[go: up one dir, main page]

SU944105A1 - Коммутатор - Google Patents

Коммутатор Download PDF

Info

Publication number
SU944105A1
SU944105A1 SU803214959A SU3214959A SU944105A1 SU 944105 A1 SU944105 A1 SU 944105A1 SU 803214959 A SU803214959 A SU 803214959A SU 3214959 A SU3214959 A SU 3214959A SU 944105 A1 SU944105 A1 SU 944105A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
shift register
generator
trigger
Prior art date
Application number
SU803214959A
Other languages
English (en)
Inventor
Феликсас Феликсович Белинскис
Альгимантас Ионович Нанартонис
Original Assignee
Институт Физико-Технических Проблем Энергетики Ан Литсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Физико-Технических Проблем Энергетики Ан Литсср filed Critical Институт Физико-Технических Проблем Энергетики Ан Литсср
Priority to SU803214959A priority Critical patent/SU944105A1/ru
Application granted granted Critical
Publication of SU944105A1 publication Critical patent/SU944105A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(5) КОММУТАТОР
1
Изобретение относитс  к автоматике и вычислительной технике.
Известны коммутаторы, содержащие регистр, триггэр и элемент ИЛИ l Однако известное устройство характеризуетс  низкой надежностью.
Наиболее близким по технической сущности к изобретению  влетс  коммутатор , содержащий сдвиговый регистр, выходы которого соединены с выходны-п fQ ми шинами, а управл ющий вход подключен к выходу элемента ИЛИ, первый вход которого соединен с управл ющей шиной, а также триггер f2}.
К недостаткам данного устройства is относитс  также низка  надежность.
Цель изобретени  - повышение надежности коммутатора.
Указанна  цель достигаетс  тем, что в коммутатор, содержащий сдвиго- -20 вый регистр, выходы которого соединены с выходными шинами, а управл ющий вход подключен к выходу элемента ИЛИ, первый вход которого соединен
с управл ющей шиной, а также триггер, введены счет.чик, генератор и элемент 2 И-ИЛИ-НЕ, каждый из первых входов которого соединен с соответствующим выходом сдвигового регистра, а каждый из вторых входов подключен к одноименной дополнительной управл ющей шине, при этом выход элемента 2ИИЛИ-НЕ соединен с дополнительной выходной шиной и с входом остановки генератора, запускающий вход которого подключен к информационному входу сдвигового регистра и единичному выходу триггера, единичный вход которого соединен с шиной запуска, а нулевой вход - с последним выходом сдвигового регистра, при этом выход генератора подключен к второму входу элемента ИЛИ, выход которого соединен со входом счетчика.

Claims (2)

  1. На чертеже представлена функциональна  схема предлагаемого коммутатора . Схема включает сдвиговый регистр Т , выходы которого соединены с ными шинами 2, а управл ющий вход подключен к выходу элемента ИЛИ 3, первый вход которого соединен с управл ющей шиной k, триггер 5. элемент 2И-ИЛИ-НЕ 6, каждый из первых входов которого соединен с соответствующим выходом сдвигового регистра 1, а каждый из вторых входов подключен к одноименной управл ющей шине 7, выход элемента 2И-ИЛИ-НЕ 6 соединен с выходной шиной 8 и со входом остановки генератора 9 запускающий вход которого подключен к информационному входу сдвигового регистра 1 и единичному выходу триггера 5, единичный вход которого соединен с шино 10 запуска, а нулевой вход - с последним выходом сдвигового регистра 1, выход генератора 9 подключен чо второму входу элемента ИЛИ 3, выход которого соединен со входом счетчика 11 . Коммутатор работает следующим образом . .При поступлении импульса по шине 10 запуска на единичный вход триггера 5 генератор 9 переводитс  в рабочее состо ние и записываетс  единица в первый разр д сдвигового регистра 1. На первом выходе сдвигового регис ра 1 по вл етс  сигнал, необходимый дл  включени  объекта. Если на соответствующий вход элемента 2И-ИЛИ-НЕ подан единичный логический уровень по одноименной управл ющей шине 7. указывающий, что данный канал коммутатора должен быть включен, то на выходе элемента 2И-ИЛИ-НЕ 6 есть нулевой логический уровень, который за прещает запуск генератора 9. После обработки канала поступает импульс по управл ющей шине , который через элемент ИЛИ 3 подаетс  на сдвиговый регистр 1, и единица передвигаетс  во второй разр д. Допустим, что этот канал надо пропустить. Дл  этого подаетс  нулевой логический уровень по второй управл ющей шине 7- В этом сл чае на выходе элемента 2И-ИЛИ-НЕ 6 имеем единичный логический уровень и генератор 9 начинает генерировать импульсы, которые через элемент ИЛИ 3 поступают на сдвиговый регистр 1 в качестве импульсов сдвига. После первого импульса единица передвигаетс  в третий разр д сдвигового регистра 1 и, если по третьей управл ющей шине 7 подаетс  единичный логический уровень, то генераци  прекращаетс  и происходит обработка следующего канала . Число импульсов, поступающих на счетчик 11 через элемент ИЛИ 3, а также показани  счетчика 11 всегда соответствуют номеру канала коммутатора , подлежащего обработке в данный момент времени. Таким образом, за счет введени  . счетчика, генератора и элемента 2И-ИЛИ-НЕ в предлагаемом изобретении по сравнению с известным достигаетс  повышение надежности коммутатора. Формула изобретени  Коммутатор, содержащий сдвиговый регистр, выходы которого соединены с выходными шинами, а управл ющий вход подключен к выходу элемента ИЛИ, первый вход которого соединен с управл ющей шиной, а также триггер, отличающийс  тем, что, с целью повышени  надежности, введены счетчик, генератор и элемент 2ИИЛИ-НЕ , каждый из первых входов которого соединен с соответствующим выходом сдвигового регистра, а каждый из вторых входов подключен к одноименной дополнительной управл ющей шине, при 3tCM выход элемента 2И-ИЛИНЕ соединен с дополнительной выходной шиной и с входом остановки генератора , запускающий вход которого подключен к информационному входу сдвигового регистра и единичному выходу триггера, единичный вход которого соединен с шиной запуска, а нулевой вход - с последним выходом сдвигового регистра, при этом выход генератора подключен к второму входу элемента ИЛИ, выход которого соединен с входом счетчика. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 617838, кл. Н 03 К 17/04, 03.01.77.
  2. 2.Самофалов К. Г. и др. Электронные цифровые вычислительные машины. Киев, Вища школа, 1976, с. 39, рис. 327 (прототип).
SU803214959A 1980-12-11 1980-12-11 Коммутатор SU944105A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803214959A SU944105A1 (ru) 1980-12-11 1980-12-11 Коммутатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803214959A SU944105A1 (ru) 1980-12-11 1980-12-11 Коммутатор

Publications (1)

Publication Number Publication Date
SU944105A1 true SU944105A1 (ru) 1982-07-15

Family

ID=20930818

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803214959A SU944105A1 (ru) 1980-12-11 1980-12-11 Коммутатор

Country Status (1)

Country Link
SU (1) SU944105A1 (ru)

Similar Documents

Publication Publication Date Title
SU944105A1 (ru) Коммутатор
SU966864A1 (ru) Устройство дл формировани сдвинутых копий псевдослучайной последовательности
SU769722A1 (ru) Устройство задержки
SU667966A1 (ru) Устройство дл сравнени чисел
SU917345A1 (ru) Коммутатор
SU945999A1 (ru) Реверсивный счетчик импульсов
SU945960A1 (ru) Г-триггер
SU834918A1 (ru) Сенсорный переключатель
SU643870A1 (ru) Арифметическое устройство параллельного действи
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU951712A1 (ru) Делитель частоты следовани импульсов с нечетным коэффициентом делени
SU894697A1 (ru) Устройство дл ввода информации
SU892441A1 (ru) Цифровой делитель частоты с дробным коэффициентом делени
SU653746A1 (ru) Двоичный счетчик импульсов
SU587628A1 (ru) Делитель частоты следовани импульсов
SU855531A1 (ru) Цифровой фазовращатель
SU855980A1 (ru) Устройство формировани сигналов
SU822376A1 (ru) Реверсивное счетное устройство
SU708346A1 (ru) Многофункциональный модуль
SU444317A1 (ru) Селектор минимальной длительности
SU367419A1 (ru) УСТРОЙСТВО дл УСТАНОВКИ ЗАПЯТОЙ СУММИРУЮЩЕЙ КЛАВИШНОЙ ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ
SU574738A1 (ru) Преобразователь фаза-интервал времени
SU669350A1 (ru) Устройство дл ввода информации
SU790304A1 (ru) Коммутатор
SU1441388A1 (ru) Устройство дл делени чисел