Изобретение относитс к импульсной технике и может быть использовано в цифровой аппаратуре, в частности в цифровых интегральных fcxeмах ,к которым I предъ вл ютс требовани установки триггеров и триггерных устройств в определенное исходное со сто ние в процессе нарастани напр жени питани ., Известны триггерные устройства, состо щие из двух интервалов с перекрестными св з ми, каждый из которых содержит два по ;ледовательно вкл ченных комплементарных МОП транзистора , затворы KOTopJx образуют вход инвертора, а стоки - выход 1. Недостаток известных устройств заключаетс в отсутствии начальной установки в определенное состо ние. Известен триггер на КМОП транзисторах , состо щий из двух инверторов с перекрестными св з ми, дл установ ки которого в определенное исходное состо ние на его вход начальной установки поступает импульс сброса, формируемый устройством начальной установки после установлени напр же ни питани 2 . Недостатком известного устройства вл етс то, что требуетс врем на установку триггераВ определенное исходное состо ние после установлени напр жени питани . Цель изобретени - установка триггера в определенное исходное состо ние в процессе нарастани напр жени питани . Дл достижени поставленной цели в триггер на КМОП транзисторах, состо щих из двух инверторов с перекрестными св з ми, введены п ть дополнительных МОП транзисторов и дополнительный триггер, состо щий из двух инверторов.с перекрестными св -. з ми, каждый из которых содержит нагрузочный и ключевой МОП транзисторы Одного типа проводимости, при этом нагрузочные транзисторы подключены к шине питани через первый дополнительный МОП транзистор того же типа проводимости в диодном включении, а выходы дополнительного триггера подключены , соответственно, к затвору второго и третьего дополнительных МОП транзисторов того же типа проводимости , истоки которых подключены к общей шине, а стоки - к затвору четвертого дополнительного МОП транзистора того же типа проводимости и через п тый дополнительный МОП транзистор дополн ющего типа провод мости -- к шине питани , исток четвертого и затвор п того дополнитель ных МОП транзисторов подключены к общей шине, а сток четвертого допол нительного МОП транзистора подключе к одному из выходов триггера. На чертеже представлена электрическа принципиальна схема устройства . Триггер 1 собтоит из двух инверторов с перекрестными св з ми, каждый из которых содержит два комплементарных транзистора 2,3 и 4,5 соответственно , последовательно вклю . ченных между шиной питани 6 и общей шиной 7. Дополнительный триггер 8 состоит из двух инверторов с пере крестными св з ми, каждый из которых содержит нагрузочный и ключевой МОП транзис.торы одного типа проводи мости, 9,10 и соответственно, 11 и 12. При этом затворы и стоки транзис торов 9 и 11 через первый дополнител ный МОП транзистор 13 того же типа проводимости в дйоДном включении подключены к шине 6, а выходы триггера 8 подключены соответственно, к затвору второго и третьего дополнительных МОП транзисторов 14 и 15, того же типа-проводимости, истоки которых подключены к шине 7, а стоки к затвору четвертого дополнительного МОП транзистора 16 того же типа проводимости и через п тый дополнительный МОП транзистор 17 дополн ющего типа проводимости - к шине 6, исток транзистора 16 и затвор транзистора 17 подключен к шине 7, а сток транзистора 16 -к одному из выходов триггера 1. Устройство работает следующим образом . В процессе нарастани напр жени питани вначале открываетс транзистор 17 и вследствие этого транзистор 16, при этом низкий потенциал поступает на один из выходов триггера 1 По мере нарастани напр жени питани триггер 1 обретает свойство имет два устойчивых состо ни и поскольку на од1|н из его выходов поступает низ кий потенциал, триггер 1 устанавливаетс в определенное начальное состо ние . При дальнейшем нарастании напр жени Питани открываетс транзистор 13 и ключевой и нагрузочный транзисторы одного из инверторов триггера 8. При этом потенциал на вы ходе другого инвертора триггера 8 возрастает вслед за дальнейшим ростом напр жени питани , что приводит к открыванию того из транзисторов 14 или 15, затвор которого подключен к выходу закрытого инвертора триггера 8. Транзисторы 14 и 15 выбираютс более мощными, чем транзистор 17, по этому потенциал в общей точке стоков транзисторов 17,14,15 падает, что приводит к запиранию транзистора 16/ это позвол ет в дальнейшем триггеру 1 управл тьс внешними логическимисигналами . Изобретение обеспечивает установку в определенное исходное состо ние в процессе нарастани напр жени питани как одиночного триггера, так и р да триггеров. Дл этого к каждому.из триггеров должен быть подключен транзистор, аналогично подключению транзистора 16 к триггеру 1,. затвор которого следует подключать к общей точке стоков транзисторов 17,14,15. Использование триггера на КМОП транзисторах позвол ет строить цифровые устройства в интегральном исполнении ,.способные выполн ть свои функции сразу после установлени напр жени -питани . Формула изобретени Триггер на КМОП транзисторах, состо щий из двух инверторов с перекрестными св з ми, отличающ и и с тем, что, с целью установки триггера в определенное исходное состо ние в процессе нарастани напр жени питани , в него введены п ть дополнительных МОП транзисторов и дополнительный триггер, состо щий из двух инверторов с перекрестными св з ми, каждый из которых содержит нагрузочный и ключевой МОП транзисторы одного-типа проводимости, при этом нагрузочные транзисторы подключены к шине питани через первый дополнительный МОП транзистор, того же типа проводимости в диодном включении, а выходаа дополнительного триггера подключены, соответственно, к затвору второго и третьего дополнительных МОП транзисторов того же типа проводимости, истоки которых подключены к общей шине, а стоки к затвору четвертого дополнительного МОП транзистора того же типа проводимости и через п тый дополнительный МОП .транзистор дополн ющего типа проводимости - к шине питани , исток четвертого и затвор п того дополнительных МОП транзисторов подключены к общей шине, а сток четвертого дополнительного МОП транзистора подключен к одному- из выходов триггера. Источники информации, прин тые во внимание при .экспертизе 1.Букреев И.Б. и др. Микроэлектронные схемы цифровых-устройств М., Советское радио , 1975.