[go: up one dir, main page]

SU905812A1 - Устройство дл опроса абонентов - Google Patents

Устройство дл опроса абонентов Download PDF

Info

Publication number
SU905812A1
SU905812A1 SU802943565A SU2943565A SU905812A1 SU 905812 A1 SU905812 A1 SU 905812A1 SU 802943565 A SU802943565 A SU 802943565A SU 2943565 A SU2943565 A SU 2943565A SU 905812 A1 SU905812 A1 SU 905812A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
information
output
inputs
subscriber
Prior art date
Application number
SU802943565A
Other languages
English (en)
Inventor
Борис Андреевич Ящук
Ольга Анатольевна Нилова
Original Assignee
Предприятие П/Я А-3517
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3517 filed Critical Предприятие П/Я А-3517
Priority to SU802943565A priority Critical patent/SU905812A1/ru
Application granted granted Critical
Publication of SU905812A1 publication Critical patent/SU905812A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

I
Изобретение относитс  к вычислительной технике и может быть использовано , например, в вычислительных системах дл  циклического подключени  абонентов к ЦВМ.
Известны устройства дл  св зи ЦВМ с абонентами, содержащие блок пам ти, блок выработки признаков, блок сравнени , местное устройство управлени  и коммутатор 1.
Недостатки этих устройств состо т в их сложности и больших затратах оборудовани .
Наиболее близким к предлагаемому по технической сущности  вл етс  устройство дл  формировани  адреса, содержащее матричный коммутатор, соединенный информационными входами с группой информационных выходов блока приема сигналов запуска, адресным входом - с выходом сметчикараспределител , инверсным входом первого элемента ИЛИ и адресным входом блока шифрации адреса, а выходами - с соответствующими входами второго элемента ИЛИ, выход которого соединен с управл ющим входом блока шифрации адреса и инверсным входом элемента И, второй вход и выход которого подключены соответственно к выходу генератора импульсов и входу счетчика-распреде/ ител , а третий вход - к выходу первого элемента ИЛИ, второй вход которого и управл ющий выход блока шифрации адреса соединены соответственно с управл ющими выходом и входом блока приема сигналов запуска 2.
Недостаток этого устройства состоит в больших аппаратурных затратах , что обусловлено необходимостью использовани  сложных блоков из-за невозможности работы устройства с импульсными сигналами управлени .
Целью изобретени   вл етс  сокращение аппаратурных затрат.
Поставленна  цель достигаетс  тем, что в устройство, содержащее
коммутатор, группа информационных входов и группа информационных выходов которого  вл ютс  соответствущими группами информационных входов и выходов устройства, два информационных выхода соединены соответственно с первыми к вторыми информационными выходами устройства и входами первого элемента ИЛИ, а адресный вход - с выходом счетчика, вход которого подключен к выходу элемента И, соединенного первым входом с выходом генератора импульсов, и второй элемент ИЛИ, введены триггер, элемент задержки, пороговый элемент задержки и два ключевых элемента, причем первый информационный вход коммутатора соединен с первым информационным входом устройства и третьим входом первого элемента ИЛИ а второй информационный вход - с выходом второго элемента ИЛИ, первый вход которого подключен через элемент задержки к выходу элемента И,а второй вход - ко второму информационному входу устройства и четвертому входу первого элемента ИЛИ, выход которого соединен с первыми входами триггера и первого ключевого элемента, выход триггера соединен со вторым своим входом, вторым входом элемента И и первым входом второго ключевого элемента, а третий вход - с выходом порогового элемента задержки, входом соединенного с вы,ходами первого и второго ключевых элементов, вторые входы которых подключены к земл ной шин
На чертеже представлена блок-схема устройства.
Устройство содержит шины информационных выходов и входов устройства , частотный переключатель 5, коммутатор 6, счетчик 7, шины 8-11 первого абонента из групп информационных выходов и входов устройства , выход 12 частотного перв ключател , шины 13-16 второго абонента из групп информационных Sbixoдов и входов устройства, элемент задержки 17, второй элемент ИЛИ 18, шины последнего абонента из групп информационных выходов и входов устройства. Частотный переключатель 5 состоит из тр ггера 23, второго ключевого элемента 2, конденсатора 25, порогового элемента 26, первого элемента ИЛИ 27, резистора 28, первого ключевого элемента
29, генератора 30 импульсов и элемента И 31- Пороговый элемент 26, конденсатор 25 и резистор 28 составл ют пороговый элемент задержки. 5 Устройство работает следующим образом.
В процессе обмена информацией на одной из шин 1-4 имеютс  импульсы , поступающие на входы частотного
o переключател  5, который работает так, что на его выходе импульсы отсутствуют при наличии импульсов хот  бы на одном из его входов. Импульсы на выходе частотного переключател  5 отсутствуют до тех пор. пока не завершитс  обмен информацией между абонентами и ЦВМ. Информационные парафазные сигналы 1 и О, поступающие по шинам 3 и из ЦВМ, передаютс  коммутатором 6 абонен0 ту, номер которого соответствует коду, имеющемус  в счетчике 7. Информационные парафазные сигналы 1 и D на и)инах 1 и 2 передаютс  ко/- мутатором 6 также от абонента, номер
5 которого соответствует коду, имеющемус  в счетчике 7. Пусть, например , только в младшем разр де счетчика будет 1, а в остальных разр дах - О. В этом случае информа0 ционные сигналы 1 и О от ЦВМ поступают только к первому абоненту (шины 8-9)) а информационные сигналы 1 и О (шины 1C и 11) только от первого абонента передаютс  на
5 шины 1 и 2 и далее в ЦВМ. После того как закончитс  обмен информацией между первым абонентом и ЦВМ (признаком окончани  обмена  вл етс  отсутствие импульсов на шинах 1-), на
0 выходе 12 по вл етс  импульс, который , поступив на счетный вход счетчика 7, устанавливает 1 во втором его разр де, а ото разрешает прохождение информационных сигналов 1

Claims (2)

1. Авторское свидетельство СССР N 225562, кл. G 06 F 9/18,1967. 5
2. Авторское свидетельство СССР fi , кл. G 06 F 9/20, 1975 Гпрототип).
SU802943565A 1980-06-20 1980-06-20 Устройство дл опроса абонентов SU905812A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802943565A SU905812A1 (ru) 1980-06-20 1980-06-20 Устройство дл опроса абонентов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802943565A SU905812A1 (ru) 1980-06-20 1980-06-20 Устройство дл опроса абонентов

Publications (1)

Publication Number Publication Date
SU905812A1 true SU905812A1 (ru) 1982-02-15

Family

ID=20903314

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802943565A SU905812A1 (ru) 1980-06-20 1980-06-20 Устройство дл опроса абонентов

Country Status (1)

Country Link
SU (1) SU905812A1 (ru)

Similar Documents

Publication Publication Date Title
Ross et al. The square of a tree
SU905812A1 (ru) Устройство дл опроса абонентов
RU2022332C1 (ru) Генератор дискретных ортогональных сигналов
SU1377847A1 (ru) Устройство дл ввода информации
RU2327200C1 (ru) Генератор производных последовательностей
RU2018942C1 (ru) Устройство для сопряжения абонентов с цвм
SU1465955A1 (ru) Генератор псевдослучайных последовательностей
RU2022353C1 (ru) Устройство для определения дополнения множества
RU2103726C1 (ru) Датчик случайных чисел с равномерным распределением повышенной точности
SU809145A1 (ru) Устройство дл сопр жени электрон-НыХ ВычиСлиТЕльНыХ МАшиН
SU1095165A1 (ru) Устройство дл опроса абонентов
SU721820A1 (ru) Веро тностное устройство дл вычислени квадратов обратных величин
SU744977A1 (ru) Преобразователь частоты в код
SU397907A1 (ru) УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ
SU847320A1 (ru) Устройство приоритета
SU1442994A1 (ru) Устройство дл сопр жени абонентов с цифровой вычислительной машиной
SU1539774A1 (ru) Генератор псевдослучайной последовательности
SU1288705A1 (ru) Устройство дл распределени ресурсов пам ти в вычислительном комплексе
RU1817106C (ru) Устройство дл определени разности множеств
SU981984A1 (ru) Устройство дл ввода инициативных сигналов
SU1453411A1 (ru) Устройство дл сопр жени абонентов с ЭВМ
SU847316A1 (ru) Устройство дл сопр жени
SU1136141A1 (ru) Устройство дл ввода-вывода информации
SU743230A1 (ru) Устройство дл временной коммутации
SU1111150A1 (ru) Устройство дл сопр жени двух вычислительных машин