[go: up one dir, main page]

SU397907A1 - УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ - Google Patents

УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ

Info

Publication number
SU397907A1
SU397907A1 SU1677944A SU1677944A SU397907A1 SU 397907 A1 SU397907 A1 SU 397907A1 SU 1677944 A SU1677944 A SU 1677944A SU 1677944 A SU1677944 A SU 1677944A SU 397907 A1 SU397907 A1 SU 397907A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
adder
counter
output
construction
Prior art date
Application number
SU1677944A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1677944A priority Critical patent/SU397907A1/ru
Application granted granted Critical
Publication of SU397907A1 publication Critical patent/SU397907A1/ru

Links

Landscapes

  • Detection And Correction Of Errors (AREA)

Description

1
Предложенное устройство относитс  к области автоматики и вычислительной техники и может быть .использовано при реализации технических средств дискретной автоматики и вычислительной техники.
Известное устройство дл  возведени  в квадрат члсел, представленных в унитарном коде, содержит два сумматора, два счетчика и дискриминатор четности, выполненный на базе триггера и четырех схем совпадени .
Однако такое устройство сложно.
Предложенное устройство отличаетс  тем, что оно содержит элемент задержки, вход которого св зан со входом сумматора и управл ющим входом устройства, а .выход - со входом дискриминатора четности, и схему «ИЛИ, входы которой св заны с третьим и четвертым выходами дискриминатора четкости, а выход- с шиной оироса состо ний счетчика. Причем первый и второй выходы дискриминатора св заны со входом счетчика и сумматора соответственно .
Это позвол ет упростить устройство без снижени  скоростных возможностей квадратора , а сэкономленный объем оборудовани  выражаетс  сумматором и счетчиком, снабженными поразр дными выходными вентил ми.
Блок-схема предложенного устройства приведена на чертеже.
Входна  клемма 1 нодключена к импульсным входам схем совпадени  2 и 3, выход последней св зан со счетным входом счетчика -/ и со входом установки в нулевое состо ние 5 триггера 5. Инверсный выход последнего подключен к управл ющим входам схем совнаден   2 и о, выходы которых через схему «ИЛИ 7 св заны с шиной опроса вентилей счетчика 4. Выход схемы совпадени  непо0 средственно св зан со входом установки в единичное состо ние тр.иггера 5, пр мой выход которого подключен к управл ющим входам схем совнаденн  3 и 8. Выход схемы совнаде ),и  8 св зан со входом младн1его раз5 р да сумматора 9, норазр дные входы которого (начина  с третьего разр да) св заны соответственно с выходами поразр дных вентилей счетчика 4, шина сброса сумматора 9 св зана с управл юнгей клеммой 10 и входом элемента задержки 11, выход которого подключен к импульсным входам схем совпадени  6 и 8.
Цепи начальных установок л норазр дные вентили счетчика 4 на чертеже не показаны.
5
В исходном состо нии счетчик 4, сумматор 9 и триггер 5 наход тс  в нулевом состо нии, схемы совнадени  2 и 6 открыты, а схемы совпадени  5 и S - закрыты.
Работа устройства осуществл етс  реали0 зацией зависимости . ,. .)j,.: В счетчике 4 фиксируетс  код числа i 1-(-) дл  чего на вход счетчика 4 подаетс  только каждый четный импульс входной последовательности . В сумматоре 9 осуществл етс  регистраци  кода члсла (-); 1 Г (--1у| ЙТ4J1 2 J дл  чего каждый нечетный импульс входной последовательности шраизводит перенос учетверенного значени  содержимого счетчика 4 в сумматор 9. С окончанием представлени  числа код сумматора 9 удваиваетс , а затем в него заноситс  код числа nucniuM лид чиСла + (-1)1 . 1(-) 2 J 2 в результате в сумматоре фиксируетс  код Числа «2. Устройство работает следующим образом. На клемму / подаетс  число п в виде последовательности .импульсов. Каждый нечетный импульс входной последовательности , пройд  через схему совпадени  2 про изводит перепись пр мого кода числа из счетчика 4 в сумматор 9, а также установку триггера 5 в единичное состо ние. При этом схема совпадени  2 закрываетс , а схема совпадени  3 открываетс . Каждый четный импульс входной последовательности , пройд  через схему совпадени  3, поступает на вход счетчика 4 и на вход установки в нулевое состо ние триггера 5. При этом схема совпадени  5 закрываетс , а схема совпадени  2 открываетс . С окончанием входной последовательности на клемму 10 подаетс  короткий импульс, который производит однократный сброс сумматора 9. При этом на единичных -выходах триггеров сумматора 9, .наход щихс  в единичных состо ни х, формируютс  импульсы переноса, и эти триггеры переход т в исходное состо ние . За счет поразр дных задержек импульсы . переноса осуществл ют запись единицы в последующие разр ды сумматора. Это значит, что код числа сумматора 9 увеличиваетс  в два раза. Импульс конца нечетной последовательности , пройд  через элемент задержки 11 н схему совпадени  8, производит запись единицы в младший, разр д сумматора 9. Импульс конца четной последовательности, проход  через схемы совпадени  6 .и «ИЛИ 7, осуществл ет перепись учетверенного кода из счетчика 4 в сумматор 9. Результат квадрировави  фиксируетс  в сумматоре 9. Предмет изобретени  Устройство дл  возведени  в квадрат чисел , представленных в унитарном коде, содержащее счетчик, выходы которого св заны с соответствующими входами сумматора, дискриминатор четности, состо щий из триггера, пр мой выход которого через первую и вторую схемы «И св зан с первой и второй выходными щинами, а инверсный через третью и четвертую схемы «И - с третьей и четвертой выходными ши.нама, причем другие входы первой и третьей схем «И св заны со входной шиной устройства, а входы второй и четвертой схем «И - со входной шиной диск;риминатора четности, выходы первой и третьей схем «И св заны соответственно со входами установки в единичное и нулевое состо ние триггера, отличающеес  тем, что, с целью упрощени  устройства, оно содержит элемент задержки, вход которого св зан со входом сумматора и управл ющим входом устройства , а выход - со входо.м дискриминатора четности, и схему «ИЛИ, входы которой св заны с третьим и четвертым выходами дискриминатора четности, а выход - с шиной опроса состо ний счетчи-ка, причем первый и второй выходы дискриминатора св заны, соотвеТс/твенно со входом счетчика и сумматора.
SU1677944A 1971-07-05 1971-07-05 УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ SU397907A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1677944A SU397907A1 (ru) 1971-07-05 1971-07-05 УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1677944A SU397907A1 (ru) 1971-07-05 1971-07-05 УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ

Publications (1)

Publication Number Publication Date
SU397907A1 true SU397907A1 (ru) 1973-09-17

Family

ID=20481814

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1677944A SU397907A1 (ru) 1971-07-05 1971-07-05 УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ

Country Status (1)

Country Link
SU (1) SU397907A1 (ru)

Similar Documents

Publication Publication Date Title
US3296426A (en) Computing device
US4160154A (en) High speed multiple event timer
SU397907A1 (ru) УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ
US3145292A (en) Forward-backward counter
SU955031A1 (ru) Устройство дл определени максимального числа
SU1193672A1 (ru) Числоимпульсный квадратор
RU2054195C1 (ru) Многоуровневый статистический анализатор длительности выбросов и провалов напряжения
SU798814A1 (ru) Устройство дл сравнени чисел
SU440795A1 (ru) Реверсивный двоичный счетчик
SU395989A1 (ru) Накапливающий двоичный счетчик
SU1001082A1 (ru) Устройство дл сравнени чисел
SU1476459A1 (ru) Арифметическое устройство
SU444180A1 (ru) Устройство дл сравнени двоичных чисел
SU866736A1 (ru) Дишифратор кодовых интервалов времени
SU717756A1 (ru) Устройство дл определени экстремального числа
SU452827A1 (ru) Устройство дл сравнени двоичных чисел
SU1193658A1 (ru) Устройство дл сравнени двоичных чисел
SU766015A1 (ru) Устройство дл распределени уровней
SU1148116A1 (ru) Многовходовое счетное устройство
SU538492A1 (ru) Счетчик последовательности импульсов
SU913367A1 (ru) Устройство для сравнения двоичных чисел 1
SU716146A1 (ru) Счетчик импульсов
SU553749A1 (ru) Пересчетное устройство
SU760088A1 (ru) Устройство для сравнения чисел с двумя порогами1
SU767753A1 (ru) Устройство дл сравнени чисел