[go: up one dir, main page]

SU898510A1 - Запоминающее устройство с самоконтролем - Google Patents

Запоминающее устройство с самоконтролем Download PDF

Info

Publication number
SU898510A1
SU898510A1 SU802931121A SU2931121A SU898510A1 SU 898510 A1 SU898510 A1 SU 898510A1 SU 802931121 A SU802931121 A SU 802931121A SU 2931121 A SU2931121 A SU 2931121A SU 898510 A1 SU898510 A1 SU 898510A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
address
information
control
Prior art date
Application number
SU802931121A
Other languages
English (en)
Inventor
Игорь Михайлович Соколов
Original Assignee
За витель
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by За витель filed Critical За витель
Priority to SU802931121A priority Critical patent/SU898510A1/ru
Application granted granted Critical
Publication of SU898510A1 publication Critical patent/SU898510A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

1
Изобретение относитс  к запоминающим устройствам и может быть использовано в ЦВМ дл  хранени  информации, в частности в микропрограммных устройствах управлени .
Известно запоминающее устройство, содержащее формирователь адреса, накопитель с зонами контрол  и информационных сигналов, коммутаторы, включенные на выходе накопител , дешифратор переключени  коммутаторов, суммирующее устройство и блок сравнени  1.
Недостатком этого устройства  вл етс  отсутствие в нем контрол  работоспособности формировател  адреса и контрол  работоспособности накопител  по отдельным словам, выбираемым из накопител .
Наиболее близким техническим решением к изобретению  вл етс  запоминающее устройство , содержащее формирователь адреса, накопитель с зонами контрол  и информационных сигналов, регистр числа, два блока контрол  2.
В этом устройстве не провер етс  работа дещифра ора адреса, осуществл етс  недостаточна  проверка работоспособности накопител  и используютс  сложные, многоступенчатые
свертки в блоках контрол , что снижает надежность запоминающего устройства. - Цель изобретени  - повыщение надежности запоминающего устройства.

Claims (2)

  1. Поставленна  цель достигаетс  тем, что в запоминающее устройство с самоконтролем, содержащее последовательно соединенные регистр адреса, дещифратор адреса и накопитель, информационные и контрольные выходы которого подключены соответственно к одним из входов первого и второго блоков контрол , выходы которых соединены со входами элемента И, выход которого  вл етс  одним из выходов устройства, введена группа элементов И и последовательно соединенные дополнительные регистр адреса, дещифратор адреса и накопитель, информационные и контрольные выходы которого подключены к другим входам второго и первого блоков контрол , первые входы элементов И группы соединены с информационными выходами накопител , вторые входы - с выходом элемента И, а выходы  вл ютс  другими выходами устройства, входы дополнительного регистра адреса подключены к адресным входам устройства . На чертеже представлена структурна  схема запоминающего устройства с самоконтролем Запоминающее устройство содержит накопитель 1 с зонами контрольных 2 и информационных 3 сигналов, адресные входы которого подключены через дешифратор адреса 4 и регистр адреса 5 к адресным входам 6 запоминающего устройства, св занным с внешним формирователем адреса (на чертеже не показан), первый 7 и второй 8 блоки контрол  (в качестве которых могут быть использованы многоступенчатые свертки), элемент И 9, выход которого  вл етс  выходом 10 за-. поминающего устройства, соединенным с внеш ним устройством обработки неисправностей. Запоминающее устройство имеет выходы 11. Устройство также содержит дополнительный накопитель 12 с зонами контрольных 13 и ин формационных 14 сигналов, адресные входы которого подключены параллельно ко входам запоминающего устройства через дополнительные деншфратор адреса 15 и регистр адреса 16, а также группу элементов И 17. Информационные и контрольный выходы накопител  1 подключены соответственно к одним из входов первого 7 и второго 8 блоков контрол , выходы которых соединены со входами элемента И 9. Информаш1онные и контрольный выходы накопител  12 подключены к другим входам блоков 8 и 7. Первые входы элементов И 17 соединены с информационными выходами накопителей 1 и 12, а выходы подключены к выходам устройства П Запоминающее устройство с самоконтролем работает следующим образом. По адресу, подаваемому на входы 6 запоминающего устройства из внешнего устройства из зон информационных сигналов 3 и 14 накопителей 1 и 12 выбираетс  полное слово, которое проходит через элементы И 17 на выходы 11 запоминающего устройства при исправной работе всех устройств, вход щих в состав запоминающего устройства. Одновремен но с выборкой и формированием информационного слова осуществл етс  проверка достоверности передаваемой информации и правильности работы всех устройств, вход щих в состав запоминающего устройства. Это осуществл етс  с помощью блоков контрол  7 и 8. Блокировка выходов элементов И 17 осу ществл етс  при неправильной информации на выходе накопителей 1 и 12 и при неправильОЙ работе устройств, вход щих в состав заоминающего устройства. Использование двух раздельных накопитеей с зонами контрольных и информационных игналов, выходы которых подключены пеекрестно ко входам блоков контрол , а адесные входы параллельно через раздельные ешифраторы адреса и регистры адреса - о входам запоминающего устройства, позво ет в предложенном устройстве на оборудоании контрол , используемом в известном только дл  контрол  правильности считьшани  нформации из накопител , осуществл ть также и проверку правильности работы дешифраторов адреса, регистров адреса. Кроме того, достоверность считьтаемой информации повышена примерно в два раза, так как в предложенном устройстве используетс  один контрольный разр д на каждую половину выбираемого слова, в то врем  как в известном используетс  один контрольный разр д на все выбираемое слово. Формула изобретени  Запоминающее устройство с самоконтролем, содержащее последовательно соединенные регистр адреса, дешифратор адреса и накопитель, информационные и контрольные выходы которого подключены соответственно к одним из входов первого и второго блоков контрол , выходы которых соединены со входами элемента И, выход которого  вл етс  одним из выходов устройства, отл чающеес  тем, что, с целью повыщени  надежности устройства , оно содержит группу элементов И и последовательно соединенные дополнительные регистр адреса, дешифратор адреса и накопитель , информационные и контрольные выходы которого подключены к другим входам второго и первого блоков контрол , первые входы элементов И группы соединены с информационными выходами накопител , вторые входы - с выходом элемента И, а выходы  вл ютс  другими выходами устройства,,входы дополнительного регистра адреса подключены к адресным входам устройства. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 746743, кл. G И С 11/00, 1978.
  2. 2.Процессор ЭВМ ЕС-1020. Под ред. А; М. Ларионова, М., Статистика, 1975, с. 129 (прототип).
    -LX;
    «
    X
    I I «4
    4j/ 17
    I
    w
    e.AL,
    i
    11
SU802931121A 1980-05-27 1980-05-27 Запоминающее устройство с самоконтролем SU898510A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802931121A SU898510A1 (ru) 1980-05-27 1980-05-27 Запоминающее устройство с самоконтролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802931121A SU898510A1 (ru) 1980-05-27 1980-05-27 Запоминающее устройство с самоконтролем

Publications (1)

Publication Number Publication Date
SU898510A1 true SU898510A1 (ru) 1982-01-15

Family

ID=20898297

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802931121A SU898510A1 (ru) 1980-05-27 1980-05-27 Запоминающее устройство с самоконтролем

Country Status (1)

Country Link
SU (1) SU898510A1 (ru)

Similar Documents

Publication Publication Date Title
SU898510A1 (ru) Запоминающее устройство с самоконтролем
SU957277A1 (ru) Запоминающее устройство с самоконтролем
SU1056274A1 (ru) Запоминающее устройство с самоконтролем
SU1571683A1 (ru) Посто нное запоминающее устройство с самоконтролем
SU955210A1 (ru) Устройство дл контрол блоков пам ти
SU702410A1 (ru) Посто нное запоминающее устройство
SU907587A1 (ru) Запоминающее устройство с коррекцией информации
SU955212A2 (ru) Запоминающее устройство с самоконтролем
SU758257A1 (ru) Запоминающее.устройство с самоконтролем / ' ' ' 1
SU849304A1 (ru) Посто нное запоминающее устройство сКОРРЕКциЕй иНфОРМАции
SU1136172A1 (ru) Устройство дл контрол программ
SU622173A1 (ru) Оперативное запоминающее устройство с блокировкой неисправных элементов пам ти
SU972600A1 (ru) Запоминающее устройство с самоконтролем
SU1095240A1 (ru) Запоминающее устройство с самоконтролем
SU1153360A1 (ru) Посто нное запоминающее устройство с самоконтролем
SU970480A1 (ru) Запоминающее устройство с самоконтролем
SU1195391A1 (ru) Резервированное запоминающее устройство
SU1095225A1 (ru) Устройство дл отображени информации
SU1251188A1 (ru) Запоминающее устройство с самоконтролем
SU834770A1 (ru) Запоминающее устройство с автоматичес-КиМ ВОССТАНОВлЕНиЕМ РАбОТОСпОСОбНОСТи
SU631912A1 (ru) Устройство дл ввода информации
SU875470A1 (ru) Запоминающее устройство с самоконтролем
SU523456A1 (ru) Посто нное запоминающее устройство
RU1837364C (ru) Оперативное запоминающее устройство с коррекцией ошибок
SU736177A1 (ru) Запоминающее устройство с самоконтролем