SU523456A1 - Посто нное запоминающее устройство - Google Patents
Посто нное запоминающее устройствоInfo
- Publication number
- SU523456A1 SU523456A1 SU2076497A SU2076497A SU523456A1 SU 523456 A1 SU523456 A1 SU 523456A1 SU 2076497 A SU2076497 A SU 2076497A SU 2076497 A SU2076497 A SU 2076497A SU 523456 A1 SU523456 A1 SU 523456A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- bit
- memory
- units
- adder
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Description
1
Изобретение относитс к области цифровой вычислительной техники и автоматики и может быть использовано в запоминающих устройствах цифровых вычислительных машин.
Известны посто нные запоминающие устройства , содержащие адресный дешифратор и накопитель, который дл хранени каждого бита информации содержит отдельный запоминающий элемент 1.
Из известных посто нных запоминающих устройств наиболее близкими по технической сущности вл ютс посто нные запоминаюи;ие устройства, содержащие адресный дешифратор и накопитель, каждый выходной разр д которого содержит по два запоминающих элемента, и блок распознавани выходных сигналов 2.
Целью изобретени вл етс упрощение устройства.
Указанна цель достигаетс тем, что блок распознавани выходных сигналов в каждом разр де содержит выходной элемент ИЛИ и сумматор но модулю два, причем первый вход выходного элемента ИЛИ подключен к выходу первого элемента пам ти данного разр да, второй вход выходного элемента ИЛИ подключен к выходу сумматора по модулю два, первый вход которого подключен к выходу второго элемента пам ти данного разр да, а второй вход -к выходу сумматора по модулю
Д1ва предыдущего разр да. В первые элементы пам ти всех разр дов записываютс одиночные единицы, а во вторые - первые единицы групп подр д расположенных единиц и первые нули, расположенные после последней единицы группы.
На чертеже приведены пример прошивки
одного дес тиразр дного слова, хранимого в
запоминающем устройстве, и схема посто нного запоминающего устройства, хран и1его четырехразр дные слова.
В первые элементы 1 пам ти всех разр дов 1-X и во вторые элементы 2 пам ти заведены св зи адресной шиной 3 в соответствии с кодом 0111110010. В первый элемент 1 пам ти разр да IX заведена св зь, что соответствует хранению одиночной единицы. Св зи, заведенные во вторые элементы пам ти разр дов И и VII, соответствуют хранению первой единицы группы подр д расположенных единиц и первого нул , расположенного после последней единицы этой группы.
Посто нное запоминаюн1,ее устройство состоит также из дешифратора 4 адреса, который адресными щинами 3 подключен к первым элемента1М 1 пам ти и вторым элементам 2 пам ти блока -5 распознавани выходных сигналов, который в каждом разр де содержит выходной элемент ИЛИ 6 и сумматор 7
по модулю два. Причем выход сумматора 7
подключен к входу выходного элемента ИЛИ 6 данного разр да и выходу сумматора 7 следующего разр да. Выходы вторых элементов 2 пам ти подключены к входам сумматоров 7 соответствующнх разр дов, а выходы первых элементов 1 пам ти - к входам выходных элементов ИЛИ 6, выходы которых подключены к триггерам 8 регистра числа.
Устройство работает следующим образом.
Дещифратор 4 возбуждает одну из адресных шин 3, котора в соответствии с программой записи подключена к элементам 1 и 2 пам ти. В разр дах, где записаны одиночные единицы, на выходах элементов 1 пам ти по вл етс сигнал, который через выходной элемент ИЛИ 6 устанавливает триггер 8 регистра числа в состо ние «1.
В разр дах, -где записаны первые единицы групп и первые после группы единиц нули, сигнал, по вившийс на выходе элементов 2 пам ти, поступает на вход сумматора 7, другой вход которого соединен с выходом сумматора 7 предыдущего разр да. Если на одном из входов сумматора 7 по витс сигнал (что соответствует разр дам, где должны хранитьс единицы групп), то триггер 8 регистра числа соответствующего разр да установитс в положении «.
Бели сигналы по вл ютс сразу на обоих входах сумматора 7 (что соответствует разр ду , где хранитс первый по пор дку нуль после группы подр д идущих единиц), то на выходе сумматора 7 сигнал не по витс и
триггер 8 данного разр да останетс и Нулевом состо нии.
На чертеже первой (левой) адресной шиной 3 записаи «ад 111.1, второй шииой 3 -код 0100 и последней шиной 3-Код 1110.
Claims (2)
1. Брик Е. А. Техника ПЗУ, «Советское радио , 1973 г.
2. Авт. ОБ. № 385317, кл. G И С 17/00, 22. 04. 71 г.
J ZP Y W ЧП W S I
r
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2076497A SU523456A1 (ru) | 1974-11-19 | 1974-11-19 | Посто нное запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2076497A SU523456A1 (ru) | 1974-11-19 | 1974-11-19 | Посто нное запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU523456A1 true SU523456A1 (ru) | 1976-07-30 |
Family
ID=20601145
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2076497A SU523456A1 (ru) | 1974-11-19 | 1974-11-19 | Посто нное запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU523456A1 (ru) |
-
1974
- 1974-11-19 SU SU2076497A patent/SU523456A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1042539A (en) | Address adder for a program-controlled computer | |
US4800535A (en) | Interleaved memory addressing system and method using a parity signal | |
SU523456A1 (ru) | Посто нное запоминающее устройство | |
SU376808A1 (ru) | Постоянное запоминающее устройство с записью информации геометрическими кодами | |
SU1080214A1 (ru) | Посто нное запоминающее устройство | |
SU636680A1 (ru) | Посто нное запоминающее устройство | |
SU607225A1 (ru) | Устройство цифровой фильтрации | |
SU1120343A1 (ru) | Функциональный преобразователь | |
SU813508A1 (ru) | Устройство дл контрол долго-ВРЕМЕННОй пАМ Ти | |
SU1236465A1 (ru) | Устройство дл вычислени тригонометрических функций | |
SU881862A1 (ru) | Посто нное запоминающее устройство | |
SU743031A1 (ru) | Запоминающее устройство | |
SU524316A1 (ru) | Устройство исправлени стираний | |
SU976449A1 (ru) | Многомерный статистический анализатор | |
SU798999A1 (ru) | Запоминающее устройство | |
SU815769A2 (ru) | Посто нное запоминающее устройство | |
SU1067501A1 (ru) | Устройство дл определени старшего значащего разр да | |
SU733020A1 (ru) | Запоминающее устройство | |
SU429466A1 (ru) | Запоминающее устройствофшд | |
SU581508A1 (ru) | Посто нное запоминающее устройство | |
SU385317A1 (ru) | Постоянное запоминающее устройство с двумя элементами памяти на разряд | |
SU1056275A1 (ru) | Логическое запоминающее устройство | |
SU652561A1 (ru) | Накапливающий сумматор с запоминанием переноса | |
SU1005048A1 (ru) | Микропрограммное устройство управлени | |
SU955212A2 (ru) | Запоминающее устройство с самоконтролем |