SU736177A1 - Запоминающее устройство с самоконтролем - Google Patents
Запоминающее устройство с самоконтролем Download PDFInfo
- Publication number
- SU736177A1 SU736177A1 SU772541249A SU2541249A SU736177A1 SU 736177 A1 SU736177 A1 SU 736177A1 SU 772541249 A SU772541249 A SU 772541249A SU 2541249 A SU2541249 A SU 2541249A SU 736177 A1 SU736177 A1 SU 736177A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- outputs
- switch
- word
- inputs
- Prior art date
Links
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
- Detection And Correction Of Errors (AREA)
Description
1
Изобретение относитс к запоминающим устройствам.
Известно запоминающее устройство с само .контролем, содержащее накопитель, регистры адреса и слова, блок управлени , блок контрол 1.
Недостатком зтого устройства вл ютс большие аппаратурные затраты.
Наиболее близким техническим решением к изобретению вл етс запоминающее устройство с самоконтролем, содержащее накопитель , подключенный к регистру адреса и ретистру слова, соединенному с блоком контрол и блоком кодировани , блок управлени , блок декодировани 2. Однако реализаци корректирующих кодов, исправл ющих многократные ошибки, требует значительной избыточности пам ти, т.е. числа дополнительных разр дов дп исправлени ошибок и больших аппаратурных затрат на блоки кодирювани и декодировани , что снижает надежность устройства.
Если подавл ющее большинство ошибок вызвано отказами типа генератор О и генератор 1, то коррекци ошибок может быть
осуществлена с меньшей избыточностью накопител .
Целью изобретени вл етс повышение надежности устройства при корре.кции многократных ошибок.
Достигаетс это тем, что запоминающее устройство содержит регистр сдвига, элементы И, коммутатор и последовательно соединенные дополнительные накопители, вход одного из которых соединен с выходом регистра
10 адреса, выход другого дополнительного накопител подключен к первому входу коммутатора , вход регистра сдвига соединен с выходом блока управлени а - с вторым входом коммутатора, выход которого подклю15 чен к одному из входов регистра слова, входБ элементов И соединены с выходами регистра слова, а выходы - с выходами устройства.
На чертеже изображена блок-схема предлагаемого устройства.
20
Claims (2)
- Устрюйство содержит регистр адреса 1 с входами 2, накопитель 3 с входами 4 и вы ходами 5, последовательно соединенные дополнительные накопители 6 и 7, имеющие ВХОДЫ соответственно 8 и 9, коммутатор 10, Р-разр дный регистр сдвига 11, рег стр слова 12, блок кодировани 13, имеющий вход 14, элементы И 15, выходы которьгх отединены с выходами 16 устройства, блок контрол 17 и блок управлени 18. Вход 8 накопител 6 соединен с выходом регистра 1, выход накопител 7 подключен к первому входу коммутатора 10. Вход регистра И соединен с вььходом блока 18, а выход - с вторым входом коммутатора 10, которого подключен к одному из входов регистра 12. Входы элементов И 15 соединень с вьЕходами регистра 12, Запоминающее устройство работает следующим образом. На входы 2 регистра адреса 1 подаетс адрес чейки, к которой необкодилда обратитьс , В режиме проверки накопител 3, например с помощью специальных программ , определ ютс управл ющие коды коммутатора 0, кот рые записываютс в дополни тельном накопителе 7, а их адрес в этом накопителе фиксируетс в дополнительном накопителе 6, при чем дл каждой i чейки накопител 3 имеетс соответствующа чейка дополнительного накопител 6. При обращении к накопителю 3 выбираетс содержимое соответствующей чейки дополнительного накопител 6, которое вл етс адресом обращени к дополнительному наколителю 7, управл ющий код коммутатора 10 подключает соответствующие выходы регистра 11 к разр дам регистра слова 12 в соответствии с управл ющим кодом коммутатора 10. В числовом канале считанное из накопител 3 слово по запрашиваемому адресу посту пает на блок контрол 17, который обнаружи ет Р + I отказ, возбуждает соответствуюиие выходы блока управлени 18. Если ошибк н обнаружены, блок управлени 18 вьщает соответствуюшие сигналы на элементы И 15 и информационное слово считываетс а выходы 16. В противном случае возбуждаютс соответ ствующие выходы блока 17, которые анализируютс блоком управлени 1-8 и разрешают последовательное подключение 1 регистра 11 к счетным входам, тех разр дов регист1:а слов 12, которые обозначены управл ющим кодом коммутатора 10, как отказавише разр ды, В случае, если изменение содержимого очередног разр да на противоположное уменьшает число возбуждаюиих выходов блока 17 (шин инди73 4 каций кратности отказов) при проверке содержимого регистра слова 12, блок управлени 18 Ш ивдирует подключение следующего разр да регистра 1 к регистру слова 12. В противном случае восстанавливаетс первоначальное значение этого разр да в регистре слова 12 и только после этого происходит подключение следую 1 ;го разр да. После последовательного подключени всех разр дов, указанных управл ющим кодом коммутатора 10, результат проверки содержимого регистра слова 12 быть отрицательным (т.е. нет возбужденнь х выходов блока 17). Если есть возбужденные выходы блока 17, то по вились новые Отказы в режиме проверки накопител 3 и считывание не может быть продолжено. Таким образом в устройстве возможна коррекци Р + 1 отказов. Описанное запоминающее устройство позвол ет увеличить эффективную емкость пам ти и гюБысить надежность устройства при коррекции многократных опшбок. Формула изобретени Запоминающее устройство с самоконтролем, содержащее накопитель, подключенный к -регастру адреса и регистру слова, соединенному с блоком контрол и блоком кодировани , и блок управлени , отличающеес ; тем,. что, с целью повышени адежности устройства , оно содержит регистр сдвига, элементы И, коммутатор и последовательно соединенные дополнительные накопители, вход одного из которых соединен с выходом регистра адреса, выход другого дополнительного накопител подключен к первому входу коммутатора , вход регистра сдвига соединен с выходом блока управлени , а выход - со вторым входом коммутатора, выход которого подключен к одному из входов регистра с.Юва , входы элементов И соединены с выходами регистра слова, а выходы - с выходами устройства. Источники информации, прин тые во внимание при экспертизе 1.Патент Великобритании № 1158010, кл. 0-4 С, 1969.
- 2.Хетагуроз Я. А., Руднев Ю. П. Повыщение надежности цифровых устройств методами избыточного кодировани . М., Энерги 1974, с. 224-229 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772541249A SU736177A1 (ru) | 1977-11-09 | 1977-11-09 | Запоминающее устройство с самоконтролем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772541249A SU736177A1 (ru) | 1977-11-09 | 1977-11-09 | Запоминающее устройство с самоконтролем |
Publications (1)
Publication Number | Publication Date |
---|---|
SU736177A1 true SU736177A1 (ru) | 1980-05-25 |
Family
ID=20732007
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772541249A SU736177A1 (ru) | 1977-11-09 | 1977-11-09 | Запоминающее устройство с самоконтролем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU736177A1 (ru) |
-
1977
- 1977-11-09 SU SU772541249A patent/SU736177A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU736177A1 (ru) | Запоминающее устройство с самоконтролем | |
SU746744A1 (ru) | Запоминающее устройство с самоконтролем | |
SU410461A1 (ru) | ||
SU1367046A1 (ru) | Запоминающее устройство с контролем цепей обнаружени ошибок | |
SU970480A1 (ru) | Запоминающее устройство с самоконтролем | |
SU608202A1 (ru) | Запоминающее устройство с самоконтролем | |
SU928421A1 (ru) | Запоминающее устройство с исправлением ошибок | |
SU368647A1 (ru) | Запоминающее устройство | |
SU970475A1 (ru) | Запоминающее устройство с обнаружением и исправлением ошибок | |
SU855730A1 (ru) | Запоминающее устройство с самоконтролем | |
SU702410A1 (ru) | Посто нное запоминающее устройство | |
SU955212A2 (ru) | Запоминающее устройство с самоконтролем | |
SU942164A1 (ru) | Запоминающее устройство с автономным контролем | |
SU452860A1 (ru) | Запоминающее устройство с автономным контролем | |
SU452037A1 (ru) | Запоминающее устройство с автономным контролем | |
SU1531175A1 (ru) | Запоминающее устройство | |
SU1167659A1 (ru) | Запоминающее устройство с самоконтролем | |
SU942160A2 (ru) | Запоминающее устройство с коррекцией ошибок | |
SU788180A1 (ru) | Запоминающее устройство с обнаружением и исправлением ошибок | |
SU1161990A1 (ru) | Запоминающее устройство с коррекцией ошибок | |
SU1649614A1 (ru) | Запоминающее устройство с самоконтролем | |
SU758260A1 (ru) | Устройство для контроля оперативной памяти „ , .л | |
SU1075312A1 (ru) | Запоминающее устройство с коррекцией ошибок | |
SU1149318A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1251188A1 (ru) | Запоминающее устройство с самоконтролем |