[go: up one dir, main page]

SU873444A1 - Устройство тактовой синхронизации - Google Patents

Устройство тактовой синхронизации Download PDF

Info

Publication number
SU873444A1
SU873444A1 SU792709540A SU2709540A SU873444A1 SU 873444 A1 SU873444 A1 SU 873444A1 SU 792709540 A SU792709540 A SU 792709540A SU 2709540 A SU2709540 A SU 2709540A SU 873444 A1 SU873444 A1 SU 873444A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
output
pulses
series
Prior art date
Application number
SU792709540A
Other languages
English (en)
Inventor
Григорий Иванович Фиркало
Эдуард Васильевич Харитонов
Вячеслав Петрович Узкий
Original Assignee
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25871 filed Critical Войсковая Часть 25871
Priority to SU792709540A priority Critical patent/SU873444A1/ru
Application granted granted Critical
Publication of SU873444A1 publication Critical patent/SU873444A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

(54) УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ
Изобретение относитс  к технике св зи и может использоватьс  дл  синхронизации систем передачи двоичной информации. Известно устройство тактовой синхронизации , содержащее последовательно соединенные приемный блок, фазовый дискриминатор , узел усреднени  и управл емый делитель , другой вход которого соединен с выходом задающего генератора, а выход подключен к другому входу фазового дискриминатора 1. Однако такое устройство обладает невысокой помехоустойчивостью. Цель изобретени  - повыщение помехоустойчивости устройства. Цель достигаетс  тем, что в устройс1;ве тактовой синхронизации, содержащем последовательно соединенные приемный блок, фазовый дискриминатор, узел усреднени  и управл емЬщ делитель, другой вход которого соединён с выходом задающего генератора , а выход подключен к другому входу фазового дискриминатора, узел усреднени  выполнен в виде последовательно соединенных реверсивного счетчика, дещифратора , блока управлени  и счетчика измереНИИ рассогласовании, выход которого подключен к второму входу блока управлени , третий вход которого соединен с входом реверсивного счетчика и другим входом счетчика измерений рассогласований, а другой вход реверсивного счетчика соединен с выходом блока управлени , при этом другие вход и выход счетчика измерений рассогласовани   вл ютс  соответственно входом и выходом узла усреднени . На чертеже приведена структурна  электрическа  схема предлагаемого устройства. Данное устройство тактовой синхронизации содержит приемный блок 1, фазовый дискриминатор 2, управл емый делитель 3, задающий генератор 4 и последовательно соединенные реверсивный счетчик 5, блок 6 управлени , счетчик 7 измерений рассогласований и дещифратор 8, образующие узел 9 усреднени . Устройство работает следующим образом. Принимаема  последовательность импульсов поступает на приемный блок 1 и далее на фазовый дискриминатор 2. При опережении фронтами принимаемых импульсов фронтов импульсов, вырабатываемых
в приемном блоке 1, на выходе фазового дискриминатора 2 возникает сери  импульсов добавлени , количество которых соответствует рассогласованию (в процентах от длительности элементарного информационного импульса), между передним фронтом принимаемого импульса и серединой импульса - стробимпульсом, вырабатываемым в приемном блоке 1.
Вслед за серией добавлени  на выходе фазового дискриминатора 2 возникает сери  импульсов вычитани , количество которых соответствует рассогласованию между стробимпульсом и задним фронтом того же импульса .
В этом случае (при опережении) количество импульсов добавлени  всегда больше количества импульсов вычитани , при отставании , наоборот, импульсов добавлени  всегда меньше, чем импульсов вычитани .
При опережении работа реверсивного счетчика 5 осуществл етс  следующим образом . Первый импульс серии добавлени  измен ет состо ние счетчика 7 измерений рассогласований на единицу (п-1, т. е. счетчик запоминает, что произведено одно измерение рассогласовани  - первый цикл). В реверсиейом счетчике 5 первый импульс записывает нулевую комбинацию, установив таким образом и начальное нулевое состо ние регистра. В пам ть блока 6 управлени  этот же импульс записывает единицу дл  запрета записи нулевой комбинации в регистр реверсивного счетчика 5 при поступлении следующих серий импульсов добавлени , он же служит сигналом дл  блока 6 управлени  о включении тактирующей цепи дл  сдвига записанной нулевой комбинации влево на один шаг.
Каждый последующий импульс этой серии добавлени  (идет первый цикл), поступа  на блок 6 управлени , сдвигает состо ние регистра реверсивного счетчика 5 на один шаг «влево, производ  последовательный перебор всевозможных в данном регистре состо ний (комбинаций - чисел), тем самым осуществл етс  суммирование импульсов добавлени , а после окончани  суммировани  в регистре записываетс  сумма импульсов серии добавлени  в форме числа - состо ни  регистра.
Вслед за импульсами добавлени  первый импульс-серии вычитани  поступает на счетчик 7 измерений рассогласований и измен ет .его состо ние на единицу, тем самым в счетчике зафиксируетс  п 2 (второе измерение ) , одновременно этот импульс служит сигналом дл  блока 6 управлени  о включении тактирующей цепи регистра реверсивного счетчика 5 дл  сдвига его состо ний вправо и сдвигает полученное суммирование в первом цикле измерени  рассогласовани  состо ние регистра - число, на один шаг вправо.
Каждый последующий импульс серии вычислени  (идет второй цикл измерени ), поступа  на блок 6 управлени  сдвигает состо ние регистра реверсивного счетчика 5 на один шаг вправо, осуществл   тем самым
алгебраическое сложение суммы импульсов добавлени , полученное в первом цикле, с импульсами вычитани , полученными во втором цикле измерени  рассогласовани , так как при опережении импульсов вычитани  меньше, чем импульсов добавлени , то их разность записываетс  состо нием регистра слева от нулевой комбинации.
При измерении рассогласовани  фронтов второго принимаемого импульса (третий цикл измерени , продолжаетс  рассмотрение
случа  опережени ) первый импульс серии добавлени  вновь измен ет состо ние счетчика 7 измерений рассогласований на единицу (зафиксирует в нем п 3), одновременно он служит сигналом дл  блока 6
управлени  о включении тактирующей цепи дл  сдвига состо ни  регистра реверсивного счетчика 5 влево и сдвигает записанную в нем в предыдущем (втором) цикле алгебраическую «сумму на один щаг (установка нулевой комбинации в регистре счетчика 5
в этом случае не происходит, так как в первом цикле в пам ть блока 6 управлени  записываетс  единица дл  запрета записи нулевой комбинации от первых импульсов, последующих серий добавлени ).
Последующие импульсы серии добавлени  (идет третий цикл измерений), поступа  на блок 6 управлени , сдвигают каждый раз состо ние регистра реверсивного счетчика 5 на один щаг влево, производ т алгебраическое суммирование трех измерений
рассогласовани .
Четвертый цикл рассогласовани  осуществл етс  аналогично второму, т. е. в счетчике 7 измерений рассогласований записываетс  единица -(п 4), тактирующа  цепь реверсивного счетчика 5 включена дл 
сдвига вправо и импульсы серии вычитани  осуществл ют его сдвиг и производ т алгебраическое сложение суммы измерений, полученной в трех. предыдуй1.их циклах с результатами четвертого цикла измерений,
а сумма,фиксируема  в регистре реверсивного счетчика 5, с каждым щагом все дальше отодвигаетс  влево от нулевой комбинации , т. е. возрастает.
Однако из-за того, что фронты импульсов, передаваемых по линии св зи, смещаютс 
под действием помех, может случитьс , что при опережении импульсов в серии добавлени  будет меньше, чем импульсов в серии вычитани , тогда, например, в процессе второго цикла измерени  рассогласовани  состо ние регистра реверсивного счетчика 5
измен етс  так долго, что число, характеризующее алгебраическую сумму измеренных рассогласований, приближаетс  к нулевой комбинации и даже может перехрдить
вправо от нее, седующие циклы измерени  искаженных импульсов и прин тых без искажений измен ют состо ние регистра реверсивного счетчика 5 так, что оно может блуждать влево и вправо от нулевой комбинации , но дл  помехи любой интенсивности существует такое число п измерений, что суммарное состо ние .регистра реверсивного счетчика 5 будет зафиксировано слева от нулевой комбинации.
При отставании, наоборот, конечна  сумма п измерений регистрируетс  справа от нулевой комбинации.
Как видно, дл  компенсации вли ни  помех, необходимо производить несколько циклов измерений рассогласований фронтов. Выбор величины п зависит от интенсивности помех и рассматриваетс  ниже.
После того, как счетчик 7 измерений рассогласований отсчитает заданное число п циклов измерений, с его выхода поступает сигнал на блок 6 управлени , который с учетом того, где была в регистре реверсивного счетчика 5 зафиксирована конечна  сумма измерений (слева от нулевой комбинации - опережение, справа - отставание ), включает быстрые тактирующие импульсы (ТИ) дл  сдвига состо ний регистра реверсивного счетчика 5 в направлении к нулевой комбинации, а также на вход счетчика 7 измерений рассогласований и в его тактирующую цепь, в тактирующую цепь дешифратора 8.
Частота следовани  быстрых ТИ выбираетс  такой, чтобы за врем , равное длительности одного элементарного информационного импульса произвести деление суммы , зафиксированной в регистре реверсивного счетчика 5 на п, а каждый импульс, полученный с выхода счетчика, использовать дл  смещени  фазы стробимпульса на 1% от длительности элементарного импульса.
Импульсы с выхода счетчика 7 измерений рассогласований, полученные от делени  суммы п измерений, позвол ют сместить фазу стробимпульса на количество процентов, равное величине рассогласовани , в направлении , обеспечивающем его компенсацию.
После того, как в регистре реверсивного счетчика 5 сформируетс  нулева  комбинаци , она выдел етс  дещифратором 8, который выдает сигнал на блок 6 управлени  о выключении быстрых ТИ, о стирании единицы в пам ти блока б управлени , и устройство синхронизации приходит в исходное состо ние, а затем начинаетс  новый этап измерений.
Введение новой функциональной возможности подсчета алгебраической суммы многих измерений рассогласований фронтов импульсов, измер емых в процентах от длительности элементарного импульса, значительно повышает помехоустойчивость устройства .

Claims (1)

  1. Формула изобретени 
    Устройство тактовой синхронизации, со20 держащее последовательно соединенные приемный блок, фазовый дискриминатор, узел усреднени  и управл емый делитель, другой вход которого соединен с вь1ходом задающего генератора, а выход подключен к другому входу фазового дискриминатора, отличающеес  тем, что, с целью повыщени  помехоустойчивости, узел усреднени  выполнен в виде последовательно соединенных реверсивного счетчика, дещифратора, блока управлени  и счетчика измерений рассогласований, выход которого подключен к второму входу блока управлени , третий вход которого соединен с входом реверсивного счетчика и другим входом счетчика измерений рассогласований, а другой вход реверсивного счетчика соединен с выходом
    35 блока управлени , при этом другие вход и выход счетчика измерений рассогласований  вл ютс  соответственно входом и выходом узла усреднени .
    40Источники информации,
    прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 362502, кл. Н 04 L 7/06, 1971.
SU792709540A 1979-01-08 1979-01-08 Устройство тактовой синхронизации SU873444A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792709540A SU873444A1 (ru) 1979-01-08 1979-01-08 Устройство тактовой синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792709540A SU873444A1 (ru) 1979-01-08 1979-01-08 Устройство тактовой синхронизации

Publications (1)

Publication Number Publication Date
SU873444A1 true SU873444A1 (ru) 1981-10-15

Family

ID=20803851

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792709540A SU873444A1 (ru) 1979-01-08 1979-01-08 Устройство тактовой синхронизации

Country Status (1)

Country Link
SU (1) SU873444A1 (ru)

Similar Documents

Publication Publication Date Title
SU873444A1 (ru) Устройство тактовой синхронизации
SU871325A2 (ru) Селектор импульсов
SU687407A1 (ru) Цифровой частотомер
SU1413590A2 (ru) Устройство дл коррекции шкалы времени
SU1013952A1 (ru) Цифровой умножитель частоты следовани импульсов
SU790210A1 (ru) Многофазный цифровой фазовращатель
SU1228030A1 (ru) Устройство дл измерени разности частот импульсов
SU744946A1 (ru) Цифровое устройство дл задержки импульсов
SU928353A1 (ru) Цифровой умножитель частоты
SU624235A1 (ru) Устройство дл скольз щего усреднени электрических сигналов
SU1035820A1 (ru) Цифровое устройство слежени за задержкой
SU970714A1 (ru) Цифровой дискриминатор псевдослучайной импульсной последовательности
SU1103256A2 (ru) Устройство дл моделировани дискретного радиоканала
SU938196A1 (ru) Фазосдвигающее устройство
SU949823A1 (ru) Счетчик
SU799119A1 (ru) Дискриминатор временного положени СигНАлОВ
SU731604A2 (ru) Устройство тактовой синхронизации с пропорциональным регулированием
SU427231A1 (ru) Отсчетно-измерительное устройстводля двухчастотных лазерныхинтерферометров
SU779903A1 (ru) Цифровой фазометр
SU1467773A1 (ru) Регенератор бинарных сигналов
US3515999A (en) Demodulator for a multivalent telegraphic signal
SU930727A1 (ru) Устройство дл измерени времени синхронизации
SU1725149A1 (ru) Устройство дл измерени отношени частот последовательностей импульсов
SU1511706A1 (ru) Цифровой фазометр
SU1434553A1 (ru) Регенератор бинарных сигналов