[go: up one dir, main page]

SU741439A2 - Устройство дл синхронизации импульсов - Google Patents

Устройство дл синхронизации импульсов Download PDF

Info

Publication number
SU741439A2
SU741439A2 SU782579431A SU2579431A SU741439A2 SU 741439 A2 SU741439 A2 SU 741439A2 SU 782579431 A SU782579431 A SU 782579431A SU 2579431 A SU2579431 A SU 2579431A SU 741439 A2 SU741439 A2 SU 741439A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
signal
pulses
Prior art date
Application number
SU782579431A
Other languages
English (en)
Inventor
Эрлен Ошерович Вольфовский
Иван Игнатьевич Трофимов
Василий Филиппович Малеев
Original Assignee
Предприятие П/Я А-7160
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7160 filed Critical Предприятие П/Я А-7160
Priority to SU782579431A priority Critical patent/SU741439A2/ru
Application granted granted Critical
Publication of SU741439A2 publication Critical patent/SU741439A2/ru

Links

Landscapes

  • Information Transfer Systems (AREA)

Description

Изобретение относитс  к вычислительной технике и может найти применение в цифровых устройствах различного назначени , например в электронных цифровых вычислительных машинах, цифровых измерительных приборах и цифровых преобразовател х . По основному авт.свид. °- 606200 известно устройство дл  синхронизации импульсов, содержащее первый элемент НЕ,вход которого соединен с шиной асинхронных импульсов, а выход - с первым входом первого элемента И и первым вхо дом входного триггера, второй вход которого соединен с выходом второго элемента И, а первый выход - с вторым вхо дом первого элемента И, третий вход которого . через второй элемент НЕ соединен с шиной синхронизирующих импульсов и с первым входом третьего элемента И, второй вход которого подключен к второму выходу входного триггера, а выход соединен с первым входом выходного триг гера, второй вход которого подключен к выходу первого элемента И, причём выход выходного триггера соединен с первым входом второго элемента И, второй вход которого с входом второго элемента НЕ, а выход третьего элемента Vi соединен с третьим входом входного триггера, третий вход второго элемента И соединен с вторым входом выходного триггера, третий вход которого соединен с третьим входом третьего и с выходом второго элемента И IJ . Однако в устройстве возможно формирование сигнала помехи на выходе устройства в момент нарастани  переднего фронта входного асинхронного импульса вслучае, е.сли врем  нарастани  переднего |ронта входного асинхронногоимпульса превышает врем  срабатывани  входного триггера и элемента И, управл ющего единичным выходом этого триггера. В резуль-рате снижаетс  надежность работы устройства. Цель изобретени  - повышение надежности работы устройства. Поставленна  цель достигаетс  тем, мто в устройстве дл  синхронизации импульсов , содержащем первый элемент НЕ, вход которого .соединен с шиной асинхронных импульсов, а выход - с первым входом первого элемента И и первым вхо дом входного триггера, второй вход которого соединен с выходом второго элемент И, а первый выход - с вторым входом пе вого элемента И, третий вход -которого , через второй элемент НЕ соединен с шиной синхронизирующих импульсов и с первым входом третьего элемента И, вто рой вход которого подключен к второму выходу входного триггера, а выход соецинен с первым входом выходного триггера , второй вход которого подключен к выходу первого элемента. И, причем выход выходного триггера соединен с первы входом второгоэлемента И, второй аход которого соединен с. входом второго элемент . НЕ, а выход третьего элемента И соединен с третьим входом входного триг гера, третий вход второго элемента И со динен с вторым входом выходного триггера , третий вход которого соединен с третьим входом третьего и с выходом вт рого элемента И, выход первого элемента НЕ соединен с четвертым входом выходного триггера и с четвертым входом второго элемента И. На чертеже изображена структурна  электрическа  схема устройства. Устройство дл  синхронизации импульсов содержит входной триггер 1, элементы 2-3 НЕ, элементы 4-6 И, выходной триггер 7, шину 8 асинхронных импульсов и шину 9, синхроннзируюишх импульсов . Выходом 10 устройства  вл етс  вы ход элемента 6 И. Устройство работает следуюшнм образом . При поступлении входного асинхронного импульса на шину 8 устройства, тр гер 1 устанавливаетс  в состо ние 1. При этом с единичного выхода этого тр гера на второй вход элемента 4 И посту пает разрешающий сигнал, а с нулевого хода на первый вход элемента 5 И - запрешающий сигнал. В течение промежутк времени, равного длительности входного асинхронного импульса, на первый вход элемента 4 И подаетс  запрещающий сиг нал с выхода элемента 3 НЕ. По истече нии промежутка времени, равного длительноса и входного асинхронного импуль . са, сигнал на первом входе элемента 4 ст ноЕитс  также разрешающим. В пауза ежду синхронизирующими импульсами, оступаюшими на шину 9 синхронизирующих импульсов, на выходе элемента 2 НЕ, ормируютс  разрец аюшие сигналы, посупшощие на третий вход элемента 4 И и на второй вход элемента 5 И, При совпадении разрешающих сигналов на первом, втором и третьем входах элемента 4 И на выходе этого элемента формируетс  импульс .который устанавливает в состо ние 1 триггер 7 и удерживает в закрытом состо нии элемент 6 И. С единичного выхода этого триггера на первый вход элемента 6 И поступает разрешающий сигнал. На выходе элемента 6 И формируетс  сигнал при по влении на его втором входе синхроимпульса с шины 9 синхронизирующих импульсов. Сигнал с выхода элемента 6 И поступает на выход 10 устройства, на нулевой вход триггера 1, на третий вход элемента 5И и на дополнительный единичный вход триггера 7. После установки триггера IB состо ние О на пер.вый вход элемента 5И подаетс  разрешающий сигнал с нулевого выхода этого триггера. Очередной сигнал с выхода элемента 2НЕ проходит в паузе между синхроимпульсами через элемент 5И на нулевой вход триггера 7 и устанавливает его в состо ние О, Этот же сигнал поступает на дополнительный нулевой вход триггера 1 и подтверждает его состо ние. Если задержка сигнала на элементе 2НЕ приводит к тому, что сигнал на его выходе в течение некоторого интервала времени д1 остаетс  разрешающим после того, как на шину 9 синхронизируюших импульсов уже поступил очередной синхроимпульс, то на выходах элементов 4-5И могут сформироватьс  сигналы помех. Сигнал помехи на выходе элемента 4И может сформироватьс  при совпадении момента нарастани  переднего фронта синхроимпульса , поступившего на шину 9 синхронизируюишх импульсов и момента спада заднего фронта входного асинхронного импульса на первом входе элемента 4И. Если при этом сигнал помехи на -выходе элемента 4И приводит к переходу триггера 7 в состо ние 1, то синхроимпульс , поступивший на шину 9, проходит на выход элемента 6И и приводит к подтверждению состо ни  1 триггера 7. Тем самым исключаетс  возврат триггера 7 в состо ние О в случае если сигнал помехи по длительности недостаточен дл  надежного удержани  в соето нйи 1 триггера 7. Кроме того, сигнал с выхода элемента 6И исключает формирование сигнала помехи на выходе элемента 5И, который может сформироватьс , если врем  задержки сигнала элементом 2Н Е превышает врем  срабатывани  элемента 4И, триггера 7, элемента 6И и триггера 1. Тем самым не попускаетс  преждевременна  установка в состо ние О триггера 7, а следовательно, исключаетс  возможность формировани  помехи на выходе 10 устройства вместо полезно сигнала. Возможно также по вление сигнала . помехи на выходе элемента 4И при совпадении момента спада заднего фронта синхроимпульса, поступающего на-шину 9 синхронизирующих импульсов, и момента спада заднего фронта асинхронных импульсов, на первом входе элемента 4И Данный сигнал может привести к преждевременной установке в состо ние 1 триггера 7 до момента окончательного спада заднего фронта синхроимпульса на шине 9 синхронизирующих импульсов. Это возможно, если врем  задержки сигнала элементов 2Н Е и элементом 4И существенно меньше времени спада заднего фронта , синхроимпульса на шине 9 и асинхронного сигнала на первом входе элемента 4И. В результате триггер 7 прех девременно переходит в состо ние 1, а так как сигнал на втором входе элемента 6 И, поступающий с шины 9 синхронизирующих импульсов, остаетс  еще разрешающим , возможно по вление помехи на выходе 10 устройства. Исключение формировани  сигнала помехи на выходе ГО устройства осуществл етс  за счет св зи с выхода элемента 4И на третий вход элемента 6И вследствие того, что сигнал помехи на выходе элемента 4И рл  элемента 6И  вл етс  запрещающим. Рассмотренна  ситуаци  имеет место если врем  задержки сигнала элементом существенно меньше времени спада или нарастани  сигнала на выходе элемента, что вполне возможно дл  элементов с непосредственными св з ми, например дл  интегральных схем.
Исключение вли ни  переходного пропесса на шине 8 асинхронных импульсов после спада заднего фронта входного асинхронного импульса, например за счет пе- реходного процесса в линии св зи, подключаемой к шине 8 асинхронных импульсов , обеспечиваетс  за счет св зи выхода элемента 5И с дополнительным нулевым входом триггера 1. Указанна  св зь
позвол ет в течение гарантированного прмежутка фемени, равного периоду синхримпульсов исключить вли ние поступающих на единичный вход триггера 1 ложн импульсов после момента окончани  заднего фронта входного асинхронного импульса .
В св зи с тем, что в исходном состонии на дополнительный нулевой вход триггера 1 поступают сигналы в паузе межд синхроимпульсами, длительность входных асинхронных импульсов должна превышат длительность паузы синхроимпульсов.
Если врем  нарастани  переднего фрота входного асинхронного импульса превышает врем  срабатывани  триггера 1 и элемента 4 И, например вследствие искажени  в линии св зи, подключаемой к шине 8 входных асинхронных импульсов, возможна ситуаци , при которой на выходе элемента 4И может сформироватьс  сигнал помехи, который приведет к ложной установке в состо ние 1 триггера 7, а, следовательно, и к формированию помехи на выходе 10 устройства. Это может произойти при переходе в состо ние 1 триггера 1 до того момента, когда сигнал на выходе элемента ЗНЕ станет запрещающим дл  элемента 4И, что возможно вследствие разброса времш срабатывани  элементов. Если при этом на третьем входе элемента 4И присутс1вует разрешающий сигнал с ВЬЕХОда элемента 2НЕ, то на ее выходе сформируетс  сигнал помехи, который поступит на единичный вход триггера 7. Исключение вли ни  указанной помехи достигаетс  введением дополнительной св зи с выхода элемента ЗНЕ, на четвертый (нулевой) вход триггера 7 и на четвёртый вход элемента 6И. Введение данной св зи позвол ет надежно удерживать григгер 7 в состо нии. О в течение промежутка времени равного длительности входного асинхронного импульса и, кроме того, удерживать в запрещенном состо нии четвертый вход элемента 6И.
Таким образом, введение дополнительной св зи позвол ет исключить формирование помех на выходе 10 устройства, в случае если длительность переднего фронта входного асинхронного импульса превьшает врем  срабатывани  входных элементов устройств--, - триггера 7 и элемента 4И, что вполне возможно из-за вли ни  линии св зи, подключаемой к шине 8 входных асинхронных импульсов, а также вследствие разброса времен ера774 батывани  элементов. При этом, как по- казывает схемно-технически и анализ, также исключаетс  самопроизвольный переброс триггера 7 в состо ние 1, нагфимер , вследствие вли ни  помех по шинам питани  в течение промежутка времени , равного длительности входного асин xpotBHoro импульса. Тем самым запрещаетс  формирование выходных импульсов на врем  длительности входного асинхрон него импульса и разрешаетс  формирование только в паузе между входными асин хронйыми импульсами, что существенно увеличивает помехоустойчивость устройства , в особенности, если длительность входного асинхронного импульса сравнима с длительностью паузы между входными асинхронными импульсами. Получаемый стробируемый промел уток времени дл .формировани  выходных импульсов уменьшаетс  в число раз, определ емое отношением Т:,. - длительность импульсов, де т: - длительность паузы между импульсами. В результате повышаетс  помехоустойчивость и надежность работы устройства . формула.изобретени  Устройство дл  синхронизации импульсов по авт.свид KC 606200, о т л и чаюш;еес  тем, что с целью повышени  наделдаости работы устройства, выход первого элемента-НЕ дополнительно соединен с четвертым входом выходного триггера и с четвертым входом второго элемента И. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 606200, кл. Н 03 К 5/13, ОЗ.О5.67.

Claims (1)

  1. Формула.изобретения
    Устройство для синхронизации импульсов по авт.свид № 606200, отличающееся тем, что с целью повышения надежности работы устройства, выход первого элемента-НЕ дополнительно соединен с четвертым входом выходного триггера и с четвертым входом второго элемента И,
SU782579431A 1978-02-16 1978-02-16 Устройство дл синхронизации импульсов SU741439A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782579431A SU741439A2 (ru) 1978-02-16 1978-02-16 Устройство дл синхронизации импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782579431A SU741439A2 (ru) 1978-02-16 1978-02-16 Устройство дл синхронизации импульсов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU606200 Addition

Publications (1)

Publication Number Publication Date
SU741439A2 true SU741439A2 (ru) 1980-06-15

Family

ID=20748789

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782579431A SU741439A2 (ru) 1978-02-16 1978-02-16 Устройство дл синхронизации импульсов

Country Status (1)

Country Link
SU (1) SU741439A2 (ru)

Similar Documents

Publication Publication Date Title
JPS5477532A (en) Key identifying circuit
SU741439A2 (ru) Устройство дл синхронизации импульсов
SU606200A1 (ru) Устройство дл синхронизации импульсов
SU900423A1 (ru) Устройство дл синхронизации импульсов
SU1476453A1 (ru) Устройство дл синхронизации приема асинхронных сигналов
SU711679A2 (ru) Устройство дл формировани импульсов разностной частоты
SU834856A2 (ru) Генератор синхроимпульсов
SU1529427A1 (ru) Устройство дл временного разделени двух импульсных сигналов
SU1764155A1 (ru) Устройство дл выделени синхронизированной пачки импульсов
SU580652A1 (ru) Устройство дл коррекции фазовых искажений
SU588621A2 (ru) Устройство дл формировани одиночного импульса
SU1605231A1 (ru) Многоканальное устройство приоритета
SU853790A1 (ru) Устройство дл синхронизациииМпульСОВ
SU1506531A1 (ru) Устройство дл вычитани и выделени импульсов
SU894851A1 (ru) Селектор импульсной последовательности
SU856039A1 (ru) Устройство дл опроса частотных датчиков
SU1061254A2 (ru) Устройство дл выделени одиночного импульса
SU942028A1 (ru) Устройство дл синхронизации сигналов
SU1411951A1 (ru) Устройство дл выделени первого и последнего импульсов в серии
SU1092715A2 (ru) Селектор импульсов заданной кодовой комбинации
SU883888A2 (ru) Многоканальное устройство дл синхронизации
RU1811003C (ru) Устройство дл разделени импульсов
SU1562914A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1686441A1 (ru) Устройство дл выделени и вычитани первого импульса из последовательности импульсов
SU886260A2 (ru) Устройство дл защиты от импульсных помех