SU580652A1 - Устройство дл коррекции фазовых искажений - Google Patents
Устройство дл коррекции фазовых искаженийInfo
- Publication number
- SU580652A1 SU580652A1 SU7602358813A SU2358813A SU580652A1 SU 580652 A1 SU580652 A1 SU 580652A1 SU 7602358813 A SU7602358813 A SU 7602358813A SU 2358813 A SU2358813 A SU 2358813A SU 580652 A1 SU580652 A1 SU 580652A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- input
- pulses
- trigger
- pulse
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1
Изобретение относитс к радиотехнике и может использоватьс в импзльсных системах синхронизации и регенераторах.
Известно устройство дл коррекции фазовых искажений, содержащее объединенные по первому входу формирователи импульсов добавлени и вычитани соответственно, на вторые входы которых поданы тактовые импульсы , на третьи входы - сигналы двойной частоты менипул ции, а на четвертые - стробирующие импульсы 1.
Однако известное устройство не может входить в синхронизм при наличии искажений типа «преобладани , что приводит к снижению точности коррекции.
С целью повышени точности коррекции при наличии искажений типа «преобладани в предлагаемое устройство дл коррекции фазовых искажений введены последовательно соединенные первый элемент И, ждущий мультивибратор , второй элемент И и триггер, выход которого подключен к первым входам формирователей импульсов добавлени и вычитани соответственно и к второму входу второго элемента И через первый элемент И, а на второй вход триггера поданы стробирующие импульсы.
На чертеже приведена структурна электрическа схема предложенного устройства.
Устройство дл коррекции фазовых искажений содержит объединенные по первым входам 1, 2 формирователи 3, 4 импульсов добавлени и вычитани соответственно, на вторые входы 5, 6 которых поданы тактовые импульсы, на третьи входы 7, 8 - сигналы двойной частоты манипул ции, а на четвертые входы 9, 10 - стробирующие импульсы, последовательно соединенные первый элемент И 11, ждущий мультивибратор 12, второй элемент И 13 и триггер 14, выход которого подключен к первым входам 1, 2 формирователей 3, 4 и к второму входу второго элемента И 13 через первый элемент И И, а второй вход триггера 14 поданы стробирующие импульсы . Вход первого элемента И 11 вл етс входом импульсов фронтов входных посылок (ИФВИ), выходы формирователей 3, 4 вл ютс соответственно выходами добавлени и вычитани .
Устройство работает следующим образом. В исходном состо нии первый элемент И 11 открыт. ИФВП проходит через открытый элемент И 11 запускает ждущий мультивибратор 12, расщир ющий ИФВП. Одновременно этот же импульс поступает на второй элемент И 13 и на входы 1, 2 формирователей 3, 4. На элемент И 13 поступает также импульс с выхода ждущего мультивибратора 12. Импульсом с элемепта И 11 элемент И 13 закрываетс . По его окончании элемент И 13
открываетс , так как импульс с ждущего мультивибратора 12 шире ИФВП, то на выходе элемента И 13 по вл етс нмпульс, перебрасывающий триггер 14, и элемент И И закрываетс .
ИФВП, прощедщий элемент И 11, поступает на формирователи 3, 4, с их выходов тактовые импульсы поступают на счетчик и усредн ющее устройство (на чертеже не показаны ). Стробирующим импульсом устройство устанавливаетс в исходное состо ние. Элементы И 11, 13, ждущий мультивибратор 12 и триггер 14 служат дл устранени ложной настройки при наличии посто нных преобладаний входных посылок.
Claims (1)
- Формула изобретениУстройство дл коррекции фазовых искажений , содержащее объединенные по первому входу формирователи импульсов добавлеПИЯ и вычитани , на вторые входы которых поданы тактовые импульсы, на третьи входы - сигналы двойной частоты манипул ции, а на четвертые - стробирующие импульсы, отличающеес тем, что с целью повышени точности коррекции при наличии искажений типа «преобладани , введены последовательно соединенные первый элемент И, ждзщий мультивибратор, второй элемент И и триггер, выход которого подключен к первым входам формировател импульсов добавлени и формировател импульсов вычитани и ко второму входу второго элемента И через первый элемент И, а на второй вход триггера поданы стробирующие импульсы.Источники информации, прин тые во внимание при экспертизе L Мартынов Е. М. Синхронизаци в системах передачи дискретных сообщений. М., «Св зь, 1972, с. 110.Sb/xoJщВыхо
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7602358813A SU580652A1 (ru) | 1976-05-10 | 1976-05-10 | Устройство дл коррекции фазовых искажений |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7602358813A SU580652A1 (ru) | 1976-05-10 | 1976-05-10 | Устройство дл коррекции фазовых искажений |
Publications (1)
Publication Number | Publication Date |
---|---|
SU580652A1 true SU580652A1 (ru) | 1977-11-15 |
Family
ID=20660816
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU7602358813A SU580652A1 (ru) | 1976-05-10 | 1976-05-10 | Устройство дл коррекции фазовых искажений |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU580652A1 (ru) |
-
1976
- 1976-05-10 SU SU7602358813A patent/SU580652A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5631231A (en) | Phase locked loop circuit | |
GB1480355A (en) | Synchronizing circuits | |
NO793384L (no) | Kobling til aa bestemme fasedirring i digitalsignaler | |
ES424344A1 (es) | Perfeccionamientos introducidos en circuitos perceptores dela anchura de impulsos. | |
SU580652A1 (ru) | Устройство дл коррекции фазовых искажений | |
IE43734L (en) | Transition indicator for two-level signal | |
JPS53118927A (en) | Video detecting unit | |
JPS5647837A (en) | Delay circuit | |
SU471582A1 (ru) | Устройство дл синхронизации импульсов | |
SU497736A1 (ru) | Устройство реверса в корректоре межсимвольных искажений | |
SU362351A1 (ru) | Счетный триггер | |
SU869060A1 (ru) | Делитель частоты импульсов | |
SU764109A1 (ru) | Формирователь импульсов | |
SU839037A1 (ru) | Селектор импульсов по длитель-НОСТи | |
SU483792A1 (ru) | Распредитель импульсов | |
RU1827054C (ru) | Устройство цикловой синхронизации | |
SU621116A2 (ru) | Приемный старт-стопный распределитель | |
SU566378A1 (ru) | Устройство синхронизации дискретной фазовой автоподстройки | |
SU970362A1 (ru) | Вычитатель частот | |
SU1058021A1 (ru) | Умножитель частоты | |
SU790120A1 (ru) | Устройство дл синхронизации импульсов | |
SU555543A1 (ru) | Фазоимпульсный реверсивный счетчик | |
SU993456A1 (ru) | Устройство дл синхронизации | |
SU606200A1 (ru) | Устройство дл синхронизации импульсов | |
SU633152A1 (ru) | Синхронизирующее устройство |