SU720557A1 - Timer - Google Patents
Timer Download PDFInfo
- Publication number
- SU720557A1 SU720557A1 SU772540157A SU2540157A SU720557A1 SU 720557 A1 SU720557 A1 SU 720557A1 SU 772540157 A SU772540157 A SU 772540157A SU 2540157 A SU2540157 A SU 2540157A SU 720557 A1 SU720557 A1 SU 720557A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- stage
- output
- comparator
- input
- elements
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Landscapes
- Programmable Controllers (AREA)
- Relay Circuits (AREA)
Description
II
Изобретение относитс к автоматике и может быть использовано в релейной защите и автоматике энергосистем.The invention relates to automation and can be used in relay protection and automation of power systems.
Известны полупроводниковые реле времени , построенные на Принципе пересчета , импульсов и содержащие генератор импульгов, пересчетную схему и дешифратор с блоком переключателей и исполнительными элементами l . Однако они сложны по конструкции. Электромеханические же реле времени недостаточно точны 2.Known semiconductor time relays, built on the principle of recalculation, pulses and containing a pulse generator, a scaling circuit and a decoder with a block of switches and actuators l. However, they are complex in design. Electromechanical time relays are not accurate enough 2.
Наиболее близким к предложенному реле вл етс многоступенчатое (программное )реле времени, содержащее одну врем; задающую RC-цепь, к которой чер.ёз разделительные диоды подключены, по числу CTyneHsAj компараторы со своими источниками опорного напр жени и исполнительными элементами 3.Closest to the proposed relay is a multi-stage (software) time relay containing one time; specifying an RC circuit, to which cher.rection diodes are connected, by the number of CTyneHsAj comparators with their own sources of reference voltage and executive elements 3.
Такое реле времени характеризуетс сравнительно низкой надежностью из-за сложности схемы, а большое количество компараторов, подключенных одновременно к врем задающей КС-цепи, увеличивает утечки и тем самым снижает точность работы реле и уменьшает коэфф циент использовани емкости врем задаю- щей цепи.Such a time relay is characterized by relatively low reliability due to the complexity of the circuit, and a large number of comparators connected simultaneously to the time of the master KS circuit increases leakage and thereby reduces the accuracy of the relay and reduces the capacity utilization time of the master circuit.
Кроме того, при небольшой разнице в установках сосед шх ступеней из-за дополнительных погрешностей и разброса выдержек времени может наблюдатьс нарушение последовательности их срабатывани .In addition, with a small difference in the settings of the neighbor of the xy steps, due to additional errors and scattering of time exposures, a violation of the sequence of their operation can be observed.
Цель изобретени - повышение надежности работы реле за счет упрощени схемы, а также повышение точности выдержки времени и расширение функциональных возможностей реле.The purpose of the invention is to improve the reliability of the relay by simplifying the circuit, as well as improving the accuracy of time delay and expanding the functionality of the relay.
Это достигаетс тем, что в программное реле времени, содержащее врем задающую RC-цепь, подключенную на один выход компаратора, резисторы по числу ступеней,образующие источники опорного напр жени , подключенные к второму входу компаратора, источник питани и исполнительные элементы, дополнитель- но введены элементы И и ИЛИ, при этом каждый иа резисторов источников опорного напр жени подключен к источнику питани через цепь иа аовательно соединенных контактов исполнительных элементов предыдущих, сту пеней, замыкающихс при их срабатывании , и контакта исполнительного элемента своей ступени, размыкающегос при его срабатывании, вход каждого из исполнительных элементов подключен к выходу элемента ИЛИ своей ступени, а выход - к его первому входу, второй вход элемента ИЛИ первой ступени подключен к выходу компаратора, а ка :каый из вторьис входов элементов ИЛИ последующих ступеней - к выходу элемента И своей ступени, каждый из первых ахо доа которых подключен к выходу компаратора , а каждый иа вторых входов к выходу исполнительного элемента предыдущей ступени. Кроме того, каждый из упом нутых элементов И снабжен задержкой на по & ление выходного сигнала. На чертеже представлена функциональ НИИ схема программного реле дл . четы ех ст тхеней. К входу компаратора 1 подключены вpe l зaдaiOlцa RC-цепь, состо ща из резистора 2 и конденсатора 3, и один из источников опорного напр жени , cioc- то щи: из посто нного резистора 4 и пе ременных резисторов 5, 6, 7 и 8 ре гулировашга выдержки времени ступеней Выход компаратора 1 подключен к первым .входам эшментов ИЛИ 9, И 10, И 11 и И12, а выходы элементов И lOt И 11 н И 12 подключены к первым аходам элементов ИЛИ 13, ИЛИ 14, и ИЛИ 15. Выходы элементов ИЛИ 9„ ИЛИ 13, ИЛИ 14 и ИЛИ 15 подключен к аходам исполнительных элементов ступеней: 16 (перва ступень), 17 (втора ступень), 18 (треть ступень) и 19 (четверта ступень), выходы которых подключены соответственно к вторьал вх дам элементов ИЛИ своей ступени и элементов И последующей ступени, а та к входам управлешш переключател ми 2О-22 опорньи напр жений, подключшо- щих тот или иной источник опорных- напр жений (резисторы 5, 6, 7 и 8 ) и источнику питани . Схема работает след тощим образом. При подйче питани начинаетс набор выдержки времени. Когда напр жени на ко1шенса1Ч)ре 3 врем задаюшей RC- епи сравн етс с опорным иаир жением ервой ступени, определ емым величиной езистора 5, подключенного в это вре к источнику питани , компаратор 1 срабатывает и через элемент И/Б1 9 включает исполнительный элемент 16 первой ступени. Последний сигналом, проход щим по второму нходу элемента ИЛИ 9, становитс на самоблокировку, а также подготавливает элемент И 1О к прохождению команды управлени па исполнительный элемент второй ступени 17, Кроме того, переключателем 20 к, компаратору 1 вместо источника опорного напр жени первой ступени подключаетс источник опорного напр жени второй ступени. При этом сигнал на оьцходе компаратора 1 исчезает. Когда напр жение на конденсаторе 3 сравн етс с новым значением опорного напр жени , снимаемого с резистора 6, компа ратор 1 срабатывает вновь и через подготовленный элемент И 10 включает исполнительный элемент второй ступени 17, который через элемент ИЛИ 13 самозаблокируетс , а переключатхэлем 21 отключит от компаратора 1 источник опорного напр жени второй ступени (резистор 6),и подключит источник опорного напр жени следующей ступени (резистор 7). При этом сигнал на выходе компаратора 1 оп ть исчезает и по вл етс вновь при сравнении уровн напр жени на врем задающем конденсаторе 3 с уровнем нового значени опорного напр жени на резисторе 7. Далее процесс повтор етс . Дл исключени возможности одновременного срабатывани исполнительных элементов сосед Х ступеней элементы И 10, И 11 иИ 12 снабжены задержкой на по вление выходного сигнала, величина которой определ етс временем исчезновени сигнала на выходе компаратора после срабатывани исполнительного элемента соответствующей ступени. В предлагаемом реле времени подключение только одного компаратора к врем аадающей RC-цепи значительно повьшает точность работы и коэффициент использовани емкости (удельную выдержку времени ); последовательность срабатывани ступеней не нарушаетс даже при ошибке в установке выдержек времени: последующа ступень может сработать только после срабатывани прешлД5ще11, что в р де случаев необходимо в релейной защите.This is achieved by the fact that the software time relay, which contains the time specifying an RC circuit connected to one comparator output, resistors in terms of the number of stages, which form the voltage sources connected to the second input of the comparator, the power source and the actuators, are additionally introduced elements AND and OR, with each of the resistors of the sources of the voltage being connected to the power source through a circuit of successively connected contacts of the executive elements of the preceding ones, which close when they are activated contact of the actuator of its stage, which opens when it is triggered, the input of each of the actuators is connected to the output of the element OR of its stage, and the output to its first input, the second input of the element OR of the first stage is connected to the output of the comparator, and from the second inputs of the elements OR of the subsequent stages to the output of the element AND its own stage, each of the first axes of which are connected to the output of the comparator, and each second input to the output of the actuating element of the previous stage. In addition, each of the AND elements mentioned is provided with a delay of & output signal. The drawing shows the functional SRI program relay diagram for. couple ex arthen. To the input of comparator 1 there are connected an l RCA circuit, consisting of a resistor 2 and a capacitor 3, and one of the sources of the reference voltage, a ciocte circuit: of a constant resistor 4 and variable resistors 5, 6, 7 and 8 adjusting the time delay of the steps The output of the comparator 1 is connected to the first entrances of the eschyments OR 9, AND 10, AND 11 and I12, and the outputs of the elements AND lOt AND 11 n And 12 are connected to the first steps of the elements OR 13, OR 14, and OR 15. The outputs of the elements OR 9 „OR 13, OR 14 and OR 15 are connected to the actuators of the executive elements of the stages: 16 (first stage), 17 (second stage), 18 (third stage) and 19 (fourth stage), the outputs of which are connected respectively to the second input of the elements OR of their stage and the elements of the subsequent stage, and that to the inputs of the control voltages of the reference voltages connected to one or another source reference voltages (resistors 5, 6, 7, and 8) and power supply. The circuit works a trace in a skinny way. When the power is reached, the time delay set begins. When the voltage on the clock signal of the 1st stage is equal to the reference pulse of the first stage, determined by the size of the resistor 5 connected at this time to the power source, the comparator 1 is activated and through element I / B1 9 turns on the actuator 16 first stage. The last signal passing through the second trip of the element OR 9 becomes self-blocking, and also prepares the element AND 1O for passing the control command to the actuator of the second stage 17, In addition, the switch 20 k, the comparator 1 is connected instead of the source voltage of the first stage. the source of the reference voltage of the second stage. At the same time, the signal at the comparator 1 disappears. When the voltage on the capacitor 3 compares with the new value of the reference voltage taken from the resistor 6, the comparator 1 is activated again and through the prepared element AND 10 turns on the actuating element of the second stage 17, which through the element OR 13 is self-blocking and switches off Comparator 1 is a second-stage reference voltage source (resistor 6), and connects the next-stage reference voltage source (resistor 7). In this case, the signal at the output of comparator 1 disappears again and appears again when comparing the voltage level for the time of the master capacitor 3 with the level of the new value of the reference voltage on the resistor 7. Then the process repeats. To eliminate the possibility of simultaneous actuation of the actuating elements, the neighbor X of the stages, the elements 10 and 11 and 11 12 are provided with a delay in the appearance of the output signal, the magnitude of which is determined by the time the signal disappears at the comparator output after the actuating element of the corresponding stage has been activated. In the proposed time relay, the connection of only one comparator to the time of the descending RC circuit greatly increases the accuracy of operation and the capacity utilization factor (specific time delay); the sequence of operation of the steps is not disturbed even if an error is set in the time delay: the subsequent stage can only work after the operation of the previous step, 11 which is necessary in relay protection in a number of cases.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772540157A SU720557A1 (en) | 1977-11-04 | 1977-11-04 | Timer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772540157A SU720557A1 (en) | 1977-11-04 | 1977-11-04 | Timer |
Publications (1)
Publication Number | Publication Date |
---|---|
SU720557A1 true SU720557A1 (en) | 1980-03-05 |
Family
ID=20731579
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772540157A SU720557A1 (en) | 1977-11-04 | 1977-11-04 | Timer |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU720557A1 (en) |
-
1977
- 1977-11-04 SU SU772540157A patent/SU720557A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU720557A1 (en) | Timer | |
US3846756A (en) | Programmable sequential logic circuit | |
US5003201A (en) | Option/sequence selection circuit with sequence selection first | |
GB1298505A (en) | Improvements in programmable sequential control means | |
SU875340A1 (en) | Programme-control device | |
SU1201798A1 (en) | Programmed control device | |
SU552704A1 (en) | Frequency divider with automatically variable division factor | |
SU463117A1 (en) | Device for averaging number pulse codes | |
SU406185A1 (en) | SOFTWARE | |
SU1709270A1 (en) | Device for programmed control | |
SU1636994A1 (en) | Semi-markovian process generation device | |
SU976493A2 (en) | Binary train generator | |
SU532860A1 (en) | Software temporary device | |
SU1248510A1 (en) | Gate unit | |
SU1550479A1 (en) | Device for program control of stepping motors | |
SU886235A1 (en) | Digital code-to-relative pulse duration converter | |
SU1226471A1 (en) | Device for checking logic units | |
SU1543510A1 (en) | Device for controlling variable ac-to-ac voltage converter | |
SU1091306A2 (en) | Signal delay device | |
SU1255997A1 (en) | Device for checking and controlling | |
SU439917A1 (en) | Phase Shift Code Converter | |
SU1160251A1 (en) | Vacuum chamber for testing article | |
SU815729A1 (en) | Device for automatic changing of scales in analogue computers | |
SU1211860A1 (en) | Pulse shaper | |
SU1520526A1 (en) | Device for checking comparison circuits |