SU661815A1 - Frequency divider - Google Patents
Frequency dividerInfo
- Publication number
- SU661815A1 SU661815A1 SU772493134A SU2493134A SU661815A1 SU 661815 A1 SU661815 A1 SU 661815A1 SU 772493134 A SU772493134 A SU 772493134A SU 2493134 A SU2493134 A SU 2493134A SU 661815 A1 SU661815 A1 SU 661815A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- trigger
- logical
- switching
- divider
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1one
Изобретение относитс к импульсной технике .The invention relates to a pulse technique.
Известен делитель частоты импульсов, содержащий регистр сдвига, состо щий из N элементов пам ти, два логических элемента НЕ и «исключительно ИЛИ и логчческий элемент «исключительно ИЛИ-НЕ соединенные соответственно с разр дами регистра сдвига 1.A pulse frequency divider is known that contains a shift register consisting of N memory elements, two logical elements NOT and "exclusively OR, and a logical element" exclusively OR NOT connected respectively to bits of shift register 1.
Недостатком такого делител вл етс его сложность.The disadvantage of such a divider is its complexity.
Наиболее близким,по технической сущности к данному изобретению вл етс делитель частоты, содержащий четыре разр да каждый из которых содержит триггер пам ти и два коммутационных триггера, первые входы каждого из которых соединены с входной щиной, выход первого коммутационного триггера первого разр да соединен со вторыми входами коммутационных триггеров второго и третьего разр дов и вторым входом второго коммутационного триггера четвертого разр да, выход первого коммутационного триггера второго разр да соединен с третьим и четвертым входами второго коммутационного триггера третьего разр да, выход первого коммутационного триггера третьего разр да соединен с третьим и четвертым входами второго коммутационного триггера четвертого разр да 2.The closest to the technical nature of this invention is a frequency divider containing four bits each of which contains a memory trigger and two switching triggers, the first inputs of each of which are connected to the input thickness, the output of the first switching trigger of the first bit is connected to the second the inputs of switching triggers of the second and third bits and the second input of the second switching trigger of the fourth discharge, the output of the first switching trigger of the second discharge is connected to the third and fourth With the third inputs of the third switching trigger of the third bit, the output of the first switching trigger of the third bit is connected to the third and fourth inputs of the second switching trigger of the fourth bit 2.
Недостатком этого делител вл етс недостаточна стабильность при коэффициенте делени 6, 5.The disadvantage of this divider is insufficient stability with a division factor of 6, 5.
Целью изобретени вл етс повыщение стабильности коэффициента делени .The aim of the invention is to increase the stability of the division ratio.
Поставленна цель достигаетс тем, что в делитель частоты, содержащий четыре соединенных последовательно разр да, каждый из которых содержит триггер пам ти и два коммутационных триггера, первые входы каждого из которых С9единены с входной шиной, выход первого коммутационного триггера первого разр да соединен со вторыми входами коммутационных триггеров второго и третьего разр дов и вторым входом второго коммутационного триггера четвертого разр да, выход первого коммутационного, триггера второго разр да соединен с третьим и четвертым входами второго коммутационного триггера третьего разр да, выход первого коммутационного триггера третьего разр да соединен с третьим и четвертым входами второго коммутационного триггера четвертого разр да, введен дополнительныйThe goal is achieved by the fact that a frequency divider containing four bits connected in series, each of which contains a memory trigger and two switching triggers, the first inputs of each C9 are connected to the input bus, the output of the first switching trigger of the first bit is connected to the second inputs switching triggers of the second and third bits and the second input of the second switching trigger of the fourth discharge, the output of the first switching trigger of the second discharge is connected to the third and fourth th inputs of the second switching trigger the third discharge, the switching output of the first flip-flop of the third discharge connected to the third and fourth inputs of the second flip-flop of the fourth switching discharge, introduced an additional
логический элемент И-НЕ, входы которого Г COieaHHeTibi с выходами второгойоммутацион-. ного триггера четвертого разр да, единичный выход первого коммутационного триггера которого соединен с дополнительным входом первого коммутационного триггера второго разр да, а единичный выход второго коммутационнного триггера четвертого разр да соединён с дополнительным входом первого коммутационного триггера первого раз р д И вторым дополнйтельнымвходом первого коммутационного триггера второго разр да . the logical element AND-NOT, the inputs of which G. COieaHHeTibi with the outputs of the second commutation. the fourth trigger, the unit output of the first switching trigger of which is connected to the auxiliary input of the first switching trigger of the second discharge, and the unit output of the second switching trigger of the fourth discharge is connected to the auxiliary input of the first switching trigger for the first time and the second additional input of the first switch. bit
Структурна электрическа схема пред лагаемого делител приведена на чертеже. Делитель содержит четыре разр да 1-4, каждый ftTfcoYbpbix состойт )кбммутационных триггеров и одного триггера пам ти . Коммутационныетриггеры выполнены на логических элементах И-НЕ 5-20, а триггеры пам ти выполнены на логических элементах И-НЕ 21-28. В состав делител входит также дополнительный логическийThe structural electrical circuit of the proposed divider is shown in the drawing. The divider contains four bits 1–4, each ftTfcoYbpbix consists of commutation triggers and one memory trigger. Switch triggers are executed on AND-NOT 5-20 logical elements, and memory triggers are executed on AND-NE 21-28 logical elements. The divider also includes an additional logical
элемент И-НЕ 29. . AND-NOT element 29..
Входной сигнал подаетс на входную шину 30, выходной clifHaJi й1ййГеТС г сiBbixoда 31. The input signal is fed to the input bus 30, the output clifHaJi i1GeTS g c iBbixo 31.
Принцип работы делител заключаетс The principle of operation of the divider is
в следующем. in the following.
В йсхбдноМ состо ййи трйггёр пам ти Втбр6Тб разр да находитс в ёЩниЧном со cfoWHnTi , триггеры пам ти остаттьных разр дов - в нулевом состо нии.In the light condition, the memory bit trigger Wb6Tb of the bit is found in the cTHWHnTi COMMON, the residual bit memory triggers are in the zero state.
Под действием Сйг ала в делителе осуществл етс обычный пересчет поступающих импульсов в двоичном коде. С прЙШдой шестбго по счету импульса на: выходе: ло-. гического элемента И-НЕ 19 по5 вл етс сигнал , равный логическому нулю, который уста Бавливает триггер пам ти четвертого разр да в единичное состо ние и который через логический, элемент И-НЕ 29 ггоступает на выход. Далее осуществл етс обычный пере -g q|4p-tojfj Tiy g Р31ц прйхЪдомUnder the action of Cigla in the divider, the usual recalculation of incoming pulses in binary code is carried out. With the sixth pulse count on: output: lo-. A logical element N-19 is a signal equal to a logical zero, which sets the fourth-bit memory trigger to the one state and which, via the logical one, AND-N-29 gains access to the output. Next, the usual trans-g q | 4p-tojfj Tiy g P31c drive is performed.
-дёейажатого Нмпулбса и делителе устанавливаетс код 1110. После окончани двенадцатого импульса на выходе Логического элемента И-НЕ 20 пЬ вЛ етсГС11гтал, равный логическому нулю, который чёрё;з логический элемент И-НЕ 29 поступает на выход . Одновременно сигнал, равный гогичес KOTSry йулю с выхода логического элемента - the decimal Nmpulbs and the divider is set to code 1110. After the termination of the twelfth pulse at the output of the Logic Element IS-NO 20 pb, the GLS11 is equal to the logical zero, which is black; the logical IS-NOT 29 arrives at the output. Simultaneously, the signal is equal to Gogic KOTSry yule from the output of the logic element
И-НЕ 29, nbctynSet на вХЩ61 ЛОГйческихAND-NOT 29, nbctynSet on the DSCH61 LOGICAL
элементов И-НЕ 5, 7,гГоэтому Тйга й г ваходахelements AND-NOT 5, 7, wherever Tiga and r in the input
будет сигнал, равный логической единице.there will be a signal equal to a logical one.
С приходом тринадцатого по счету им пульса открываютс . логические элементыWith the arrival of the thirteenth, the pulses open. logical elements
И-НЕ 6, 14, 18, йатТхЖё й Г гГбтЛ ютс AND-NOT 6, 14, 18, yatTZhYy GGGbTL are
7 сигналы, равные логическому нулю, которые7 signals equal to logical zero, which
устанавливают триггеры пам ти третьего и четвертого разр дов в нулевое состо ниеset the triggers of the memory of the third and fourth bits in the zero state
Триггера пам ти первого разр да. ТриггерThe first memory trigger. Trigger
M4i(-iijr;-i JSi-l.;:bd r:v -.м г.M4i (-iijr; -i JSi-l.;: Bd r: v-m
пам ти второго разр да свое состо ние не измен ет, поскольку логический элемент, И-НЕ 10 остаетс закрытым сначала сигналом равным логическому нулю с выхода логического элемента И-НЕ 20, а затем сигналом с выхода логического элемента И-НЕ 18. После окончани действи входного сигнала схема возвращаетс в исходное состо ние 0010.memory of the second bit does not change its state, since the logical element, the IS-NOT 10 remains closed by the signal at first equal to a logical zero from the output of the logical element IS-NOT 20, and then by the signal from the output of the logical element IS-NOT 18. After the end The input signal is returned to the initial state 0010.
Таким образом, на 13 входных импульсов делитель выдает два выходных, т. е. происходит деление частоты на 6, 5, причем выходные сигналы формируютс через равные интервалы времени. Кроме того, делитель позвол ет осуществл ть деление частотыThus, by 13 input pulses, the divider produces two output, i.e., frequency is divided into 6, 5, and the output signals are formed at equal time intervals. In addition, the divider allows frequency division
на 13, Выходным сигналом при этом будет сигнал с выхода логического элемента И-НЕ 19 или И-НЕ 20.at 13, the output signal is the signal from the output of the logical element NONE 19 or NONE 20.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772493134A SU661815A1 (en) | 1977-06-06 | 1977-06-06 | Frequency divider |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772493134A SU661815A1 (en) | 1977-06-06 | 1977-06-06 | Frequency divider |
Publications (1)
Publication Number | Publication Date |
---|---|
SU661815A1 true SU661815A1 (en) | 1979-05-05 |
Family
ID=20712002
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772493134A SU661815A1 (en) | 1977-06-06 | 1977-06-06 | Frequency divider |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU661815A1 (en) |
-
1977
- 1977-06-06 SU SU772493134A patent/SU661815A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU661815A1 (en) | Frequency divider | |
US3996523A (en) | Data word start detector | |
SU743204A1 (en) | Pulse frequency divider | |
SU671034A1 (en) | Pulse frequency divider by seven | |
SU873417A1 (en) | Pulse frequency scaler | |
SU1106010A1 (en) | Two-channel analog-to-digital converter | |
SU1292177A1 (en) | Pulse repetition frequency divider with variable countdown | |
SU1368986A1 (en) | Potential recount decade | |
SU1339657A1 (en) | Universal shift register | |
SU1221743A1 (en) | Controlled pulse repetition frequency divider | |
SU678672A1 (en) | Retunable frequency divider | |
SU762204A1 (en) | Controllable pulse frequency divider | |
SU1081804A1 (en) | Frequency divider with variable countdown | |
SU606210A1 (en) | Frequency divider with variable division coefficient | |
SU1022149A2 (en) | Device for comparing numbers | |
SU1056180A1 (en) | Device for comparing parallel codes of numbers | |
SU884150A1 (en) | Reversible pulse counter digit | |
SU1529444A1 (en) | Binary counter | |
SU1575166A1 (en) | Function generator | |
SU746944A1 (en) | Pulse frequency divider | |
SU752328A1 (en) | Binary number comparing device | |
SU1262726A1 (en) | Variable frequency divider | |
SU641658A1 (en) | Multiprogramme frequency divider | |
SU1228268A1 (en) | Counting device | |
SU538496A1 (en) | Frequency divider |