SU540402A1 - Frequency demodulator - Google Patents
Frequency demodulatorInfo
- Publication number
- SU540402A1 SU540402A1 SU2092799A SU2092799A SU540402A1 SU 540402 A1 SU540402 A1 SU 540402A1 SU 2092799 A SU2092799 A SU 2092799A SU 2092799 A SU2092799 A SU 2092799A SU 540402 A1 SU540402 A1 SU 540402A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- circuit
- output
- inputs
- circuits
- counters
- Prior art date
Links
Landscapes
- Radar Systems Or Details Thereof (AREA)
Description
1one
Устройство относитс к радиотехнике и может использоватьс в приемниках дискретных частотно-малипулированных сигналов.The device relates to radio engineering and can be used in receivers of discrete frequency malapulirovannyh signals.
Известен ча стотный демодул тор, содержащий схему сброса, на вход которой поданы тактовые импульсы, и последовательно соединенные ограничитель, дифференцирующую схему ,и опорный триггер 1.A frequency demodulator is known that contains a reset circuit, to the input of which clock pulses are fed, and a series-connected limiter, a differentiating circuit, and a reference trigger 1.
Цель изобретени - повышение помехоустойчивости .The purpose of the invention is to improve noise immunity.
Дл этого в частотный детектор, содержащий схему сброса, на вход которой поданы тактовые импульсы, и последовательно соединенные ограничитель, дифференцирующую схему и опорный триггер, введены схема сравнени и л цепей, кажда из которых Состоит из последовательно соединенных элемента задержки , триггера, сумматора по модулю два, схемы совпадени и счетчика (где - число каналов), при этом выход схемы -сброса подключен к вторым входам счетчиков, выходы которых соединены со схемой сравнени , а выход дифференцирующей схемы нодключен к управл ющим входам элементов задержки, причем ВЫХОД опорного триггера соединен с вторыми входами сумматоров по модулю два, а па вторые входы схем совпадепи поданы тактовые импульсы.For this purpose, a comparison circuit and l circuits, each of which consists of a series-connected delay element, trigger, modulator, are introduced into the frequency detector containing a reset circuit, to the input of which clock pulses are fed and series-connected limiter, differentiating circuit and reference trigger. two, coincidence and counter circuits (where is the number of channels), the output of the reset circuit is connected to the second inputs of the counters, the outputs of which are connected to the comparison circuit, and the output of the differentiating circuit is connected to the control to the inputs of the delay elements, the OUTPUT of the reference trigger is connected to the second inputs of modulo two adders, and the pa second inputs of the matching circuits are clocked.
На чертеже приведена схема частотного модул тора дл числа каналов .The drawing shows a frequency modulator circuit for the number of channels.
Частотный демодул тор содержит схему сброса 1, на вход которой поданы тактовые импульсы, последовательно соединенные ограничитель 2, дифференцирующую схему 3 иThe frequency demodulator contains a reset circuit 1, to the input of which clock pulses are applied, connected in series by limiter 2, differentiating circuit 3 and
опорный триггер 4, а также схему сравнени 5 и цепи 6-1 и 6-2, кажда из которых состоит из последовательно соединенных элемента задержки 7, триггера 8, сумматора 9 по модулю два, схемы совпадени 10 и счетчика 11.a reference trigger 4, as well as a comparison circuit 5 and a circuit 6-1 and 6-2, each of which consists of a series-connected delay element 7, a trigger 8, an adder 9 modulo two, a coincidence circuit 10, and a counter 11.
Частотный демодул тор работает следующим образом.The frequency demodulator works as follows.
В ограничителе 2 происходит безынерционное двухстороннее ограничение сигнала с выхода линейной части приемника. Импульсы, соответствующие фронтам ограниченных сигналов , через дифференцирующую схему 3 поступают на счетный вход опорного триггера 4 и на идентнч-ные цепи 6-1 и 6-2, количество которых в общем случае соответствует числу частот, различаемых при демодул ции.In limiter 2 there is an inertial two-way limiting of the signal from the output of the linear part of the receiver. The pulses corresponding to the fronts of the limited signals through the differentiating circuit 3 arrive at the counting input of the reference trigger 4 and on the identical circuits 6-1 and 6-2, the number of which in general corresponds to the number of frequencies distinguished during demodulation.
Триггер 8 в каждой из цепи 6-1 н 6-2 осуществл ет пересчет импульсов, задержанных элементом задержки 7, а сумматор 9 по модулю два вычисл ет значение функции неравнозначности между сечени ми входного сигнала, сдвинутыми на врем , определ емое элементом задержки 7. Выход сумматора 9 поThe trigger 8 in each of the circuits 6-1 n 6-2 recalculates the pulses delayed by delay element 7, and modulo two adder 9 calculates the inequality function between the input signal sections shifted by the time determined by delay element 7. Output adder 9 to
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2092799A SU540402A1 (en) | 1975-01-03 | 1975-01-03 | Frequency demodulator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2092799A SU540402A1 (en) | 1975-01-03 | 1975-01-03 | Frequency demodulator |
Publications (1)
Publication Number | Publication Date |
---|---|
SU540402A1 true SU540402A1 (en) | 1976-12-25 |
Family
ID=20606279
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2092799A SU540402A1 (en) | 1975-01-03 | 1975-01-03 | Frequency demodulator |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU540402A1 (en) |
-
1975
- 1975-01-03 SU SU2092799A patent/SU540402A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU540402A1 (en) | Frequency demodulator | |
GB1482693A (en) | Frequency-shift keying discriminator | |
US4361897A (en) | Circuit arrangement for clock pulse recovery at the receiving end of digital clock-controlled data transmission systems | |
GB1392546A (en) | Binary data communication apparatus | |
SU560360A1 (en) | Device for demodulating frequency-shifted signals | |
FR2297528A1 (en) | RECEIVER WITH MAJORITY DETECTION OF REPETITIVE MESSAGES | |
SU1054920A1 (en) | Device for automatic registering of telegraph messages | |
SU456375A1 (en) | Parcel Sync Device | |
SU565408A1 (en) | Relative phase manipulations signals receiver | |
SU497617A1 (en) | Device for transmitting discrete information | |
SU1050125A2 (en) | Bipulse signal receiving device | |
SU1660191A2 (en) | Multichannel incoherent communication system | |
SU429546A1 (en) | DISCRETE INFORMATION TRANSFER LINE ON TRACT WITH VARIABLE PARAMETERS | |
SU1075437A1 (en) | Transceiving system operating with binary coded phase-shift keyed signals | |
SU489231A1 (en) | Device for correlation reception | |
SU540401A1 (en) | Frequency-Managed Signal Receiver | |
SU1059694A1 (en) | Device for demodulation of phase-shift keyed signals | |
US2977542A (en) | Push-pull excited recognition circuit | |
SU650089A1 (en) | Apparatus for transmitting and receving frequency information | |
SU489234A1 (en) | Device for detecting address code | |
SU1405020A1 (en) | Electronic watch with correction of indicatings by standard time signals | |
SU471680A1 (en) | Device for receiving frequency-controlled signals | |
RU2025050C1 (en) | Receiver of majority-packed signals with check for parity | |
SU540383A1 (en) | Device for adaptive reception of discrete signals | |
SU1067610A2 (en) | Discriminator of frequency-shift keyed signals |