SU409227A1 - Вычислительное устройство - Google Patents
Вычислительное устройствоInfo
- Publication number
- SU409227A1 SU409227A1 SU1499113A SU1499113A SU409227A1 SU 409227 A1 SU409227 A1 SU 409227A1 SU 1499113 A SU1499113 A SU 1499113A SU 1499113 A SU1499113 A SU 1499113A SU 409227 A1 SU409227 A1 SU 409227A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- switch
- output
- pulses
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
1
Изобретение относитс к области автоматики , телемеханики и вычислительной техники и может быть использовано, иапри мер, в автоматических регул торах и измерител х дискретного действи с программным управлеиием , в цифровых вычислительных устройствах , в качестве бесконтактных номеронабирателей дл телефонных аппаратов и т. д.
Известно устройство дл изменени частоты следовани импульсов путем делени стабильной частоты, содержащее несколько счетчиков с цеп ми св зи.
Цель изобретени - осуществление автоматически управл емого нарастающего отсчета серий импульсов и числа импульсов в каждой серии, а также упрощение устройства и повышение его наделиюсти, что особенно заметно должно про вл тьс при увеличении числа отсчитываемых серий импульсов и числа импульсов в каждой серии.
Это достигаетс применением в устройстве элемента импульсной задержки, выход которого подключен к входу коммутатора. Выходы коммутатора через переключатели установки числа импульсов подсоединены к выходам щифратора, а выходы шифратора - к входам триггеров счетчика и через схему «ИЛИ к входу триггера у1правлени . Выход последнего соединен с управл ющим входом ключа и первым входом элемента имнульснои задержки, другой вход которого нодключеи к запускающему входу устройства. Счетный вход триггера управлени соединен с выходом последнего триггера счетчика. На чертеже показана функциональна схема вычислительного устройства.
Устройство содержит элемент 1 импульсной задержки, коммутатор 2, переключатели 3 установки числа импульсов, щифратор 4, схему
«ИЛИ 5, триггер 6 управлени , генератор 7 импульсов, подключенный через ключ 8 к счетной схеме на триггерах 9i-9„.
Выходы коммутатора 2 подсоединены одноименно к входам переключателей установки
числа импульсов. Следовательпо, количество выходов К01ммутатора равно количеству переключателей , количество переключателей - количеству серий импульсов, количество положений каждого переключател - 1максимальному количеству импульсов в серии, которое, в свою очередь, равно количеству входов шифратора.
При подаче импульса запуска на один из входов Элемента 1 импульсной задержки, первый импульс с его .выхода с задержкой попадает на вход коммутатора 2 и на его первом выходе по вл етс выходное напр жение. Это напр жение через контакты переключател 3 и выходы шифратора 4 поступает на соответствующие коллекторы счетной схемы, со
сто щей из триггеров 9i-9„, и через схему «ИЛИ 5 - на коллектор триггера б управлени и переключает их из нулевого состо ни . При ВТОМ с выхода 10 подаетс сигнал о начале серий, а в счетной схеме по вл етс число, дополнение которого до нулевого состо ни схемы характеризует требуемое число импульсов .в серии, установленной переключателем .
Сигнал с переключившегос триггера управлени открывает ключ 8 и с его выхода на вход счетной схемы и выход .11 начинают поступать импульсы с генератора 7. После дополнени записанного числа в счетной схеме до нулевого состо ни схемы, триггер управлени переключаетс в исходное ноложение , при этом ключ 8 закрываетс , и поступление импульсов в данной серии на вход счетной схемы прекращаетс . Па вход элемента импульсной задержки с переключившегос в исходное положение триггера 6 управлени подаетс импульс запуска следующей серии, т. е. на втором выходе коммутатора 2 по вл етс напр жение, которое через контакты переключател 3 следующей серии и выходы шифратора 4 проходит на соответствующие коллекторы триггеров счетной схемы и через схему «ИЛИ 5 на коллектор
триггера 6 управлени и так далее. Работа устройства продолжаетс до тех пор, пока коммутатор не опросит переключатели всех серий.
Предмет изобретени
Вычислительное устройство, содержащее элемент импульсной задержки, коммутатор, переключатели установки числа импульсов, шифратор, схему «ИЛИ, триггер управлени , генератор импульсов, подключенный через ключ к входу триггерного счетчика, о.т л и ч а ю щее с тем, что, с целью упрощени устройства и повышени его надежности, выход элемента импульсной задержки подключен к входу коммутатора, выходы которого через переключатели установки числа импульсов подключены к входам шифратора, выходы которого подключены к входам триггеров счетчика и через схему «ИЛИ к входу триггера управлени , выход которого соединен с управл ющим входом ключа и первым входом элемента импульсной задержки, другой вход которого подключен к запускающему входу устройства , а счетный вход триггера управлени соединен с выходом последнего триггера счетчика.
Ю
3ani/Cf(
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1499113A SU409227A1 (ru) | 1970-12-07 | 1970-12-07 | Вычислительное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1499113A SU409227A1 (ru) | 1970-12-07 | 1970-12-07 | Вычислительное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU409227A1 true SU409227A1 (ru) | 1973-11-30 |
Family
ID=20461043
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1499113A SU409227A1 (ru) | 1970-12-07 | 1970-12-07 | Вычислительное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU409227A1 (ru) |
-
1970
- 1970-12-07 SU SU1499113A patent/SU409227A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3295126A (en) | Electrical apparatus | |
US2880934A (en) | Reversible counting system | |
SU409227A1 (ru) | Вычислительное устройство | |
US3341693A (en) | Pulse counter | |
US3971994A (en) | Frequency comparison circuit | |
US3083907A (en) | Electronic counter | |
US3801917A (en) | Time interval memory device | |
US3105195A (en) | High resolution ring-type counter | |
GB1220091A (en) | Improvements in ramp type analogue to digital converters | |
US3302005A (en) | Impulse totalizer using solid state components | |
US3508253A (en) | Reset network for digital counter | |
SU1181134A1 (ru) | Делитель частоты следовани импульсов | |
SU402158A1 (ru) | Делитель частоты | |
US3219805A (en) | Gated counters | |
SU437225A1 (ru) | Триггерное устройство | |
SU394772A1 (ru) | Датчик времени | |
SU447833A1 (ru) | Устройство формировани измен емого измерительного интервала дл цифровых частотомеров | |
SU894875A2 (ru) | Устройство дл изменени частоты следовани импульсов | |
SU661810A2 (ru) | Счетное устройство | |
SU1185600A1 (ru) | Управляемый делитель частоты | |
US3129339A (en) | Pulse controlled electronic voltage control system | |
SU474760A1 (ru) | Цифровой частотомер с автоматическим выбором пределов измерени | |
SU410560A1 (ru) | ||
SU428550A1 (ru) | Устройство контроля кода для квазиэлектронных и электронных автоматических телефонных станции | |
SU474004A1 (ru) | Устройство дл делени двоичных чисел |