SU661810A2 - Счетное устройство - Google Patents
Счетное устройствоInfo
- Publication number
- SU661810A2 SU661810A2 SU762422443A SU2422443A SU661810A2 SU 661810 A2 SU661810 A2 SU 661810A2 SU 762422443 A SU762422443 A SU 762422443A SU 2422443 A SU2422443 A SU 2422443A SU 661810 A2 SU661810 A2 SU 661810A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- input
- pulses
- output
- switches
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Description
1
.Изобретение относитс к вычислительной ехнике.
Известно счетчное устройство (авт. св. № 325708), содержащее двоично-дес тичный счетчик с декадами единиц и дес тков , управл ющий счетчик, переключаель кратности числа импульсов, шифратор , элемент И, входы которых соединены с выходами двоично-дес тичного счетчика, вторые входы которых через шифратор и переключатель кратности числа импульсов соединены с выходами управл ющего счетчика , а выходы - со входами выходного элемента И.
У этого устройства ограниченные функциональные возможности - оно не обеспечивает повторени выбранной последовательности (последовательностей) сочетани импульсов.
Цель изобретени - обеспечение повторени выбранной последовательности (последовательностей ) сочетани импульсов.
Поставленна цель достигаетс тем, что в устройство, содержащее двоично-дес тичный счетчик с декадами единиц и дес тков, управл ющий счетчик, переключатель кратности числа импульсов, щифратор, элементы И, входы которых соединены с выходами
двоично-дес тичного счетчика, вторые входы которых через шифратор и переключатель кратности числа импульсов соединены с чейками управл ющего дес тичного счетчика а выходы - со входами выходного элемента И, дополнительно введены логический узел,
счсччик количества выполненных сочетаний, задатчик числа повторений выбранного сочетани (сочетаний) импульсов и элемент совпадени , причем выходы элементов И соединены со входами логического узла, выход которого соединен со входом переключени в «0. счетчика, образующего числовые сочетани импульсов, и со счетным входом счетчика количества выполненных сочетаний выходы же последнего соединены с соответствующими вхбдами задатчика числа повторений выбранного сочетани (сочетаний), причем выходы задатчика подсоединены на входы элемента совпадени , выход которого подключен на счетный вход управл ющего счетчика.
На чертеже представлена структурна
электрическа схема устройства.
Claims (1)
- Счетное устройство содержит элемент совпадени I, задатчик 2 числа повторени выбранного сочетани (сочетаний) импульсов , счетчик 3 1 оличества выполненных GOчетаний , логический узел 4, двоично-дес тичный счетчик 5 с декадами единиц 6 и дес тков 7, элементы И 8-14, управл ющий счетчик 15, переключатель кратности числа импульсов 16, шифратор 17, причем один и вхрдов элементов И соединены в определенном пор дке В2, В4, В6, 88, ЕЮ-В20 с выходами счетных декад б и 7 счетчика 5, образующего сочетани импульсов , другие входы которых через шифратор 17 и переключатели кратности числа импульсов 16 соединены с чейками управл ющего счетчика 15, а выходы их соединены с выходной логической схемой 14 и со входами логического узла 4, выход которого соединен со входом переключени «О двоично-дес тичного счетчика 5 с декадами единиц 6 и дес тков 7 и со счетным входом счетчика 3 количества выполненных сочетаний. Выходы же последнего соединены с соответствующими входами задатчика 2 числа повторений выбранного сочетани (сочетаний) импульсов , причем выходы задатчика 2 подсоединены ко входам элемента совпадени I, выход которого подк71ючен к счетно.му входу управл ющего дес тичного счетчика 15. По входу 18 происходит переключение управл ющего счетчика 15 в нулевое положение . На вход 19 поступают, импульсы от внешней схемы, подлежащие отсчету сопределенной кратностью счетчиком 5. По входу 20 происходит переключение двоично-дес тичного счетчика в положение «О. На вход 21 поступают импульсы, которые через элемент И 1 переключают чейки управл ющего счетчика 15. По входу 22 происходит переключение счетчика 3 в нулевое положение. Устройство срабатывает каждый раз после накоплени декадами 6 и 7 счетчика 5 кратного числа 4, 8, 12, 16 и т. д. или 8, 16, 24, 32 и т. д. или 12, 24, 36 и 48 и т. д., причем отсчет каждого числа ведетс с нул после сброса счетных декад. Кратность отсчитываемых импульсов выбирают с помощью переключател 16. Управл ющий счетчик 15 путем воздействи на элементы И 8-13 определ ет пор док нарастающего отсчета импульсов лвоичнодес тичны .м счетчиком 5. Повторение сочетани (сочетаний) числа ийпульсов выбирают с помощью задатчика 2 который воздействует на элемент I и запрещает переключение управл ющего счетчика 13 на отсчет следующего сочетани , до выполнени заданного числа повторении данного сочетани . В исходном состо нии счетчики 3, 5, 15 переключены в положение «О, и элементы И 8-13 закрыты. При поступлении на вход 21 импульса, который через элемент 1 (на других его входах - разрещающие сигналы С- задатчика 2) переключает первую чейку 6 0 счетчика 15, и на его первом выходе по вл етс сигнал, который через контакты переключател 16 и шифратор 17 поступает на вход элемента И 9, открыва его. Так как другой вход элемента И 9 соединен с выходом В4 счетчика 5, то на вход устройства через элемент И 9 сигнал не поступает. Когда счетчик 5 накопит 4 единицы , на выходе В4 по вл етс сигнал, который поступает на выход 23 элемента 14. Одновременно сигнал с элемента И 9 через логический узел 4 переключает первую чейку счетчика 3, фиксиру выполнение первого сочетани , а также переключает счетчик в положение «О. Второй импульс по входу через элементы И 1 переключает управл ющий счетчик 15 на вторую чейку, котора через переключатель 16и шифратор 17 подает сигнал на Эотемент И 1 1, открыва его. Так как другой вход этого элемента соединен с выходом В8 счетчика 5, то на выходе устройства сигнал по вл етс после накоплени счетчиком 5 восьми импульсов. Одновременно сигнал с элемента И 11 через логический узел 4 переключает вторую чейку счетчика 3, фиксиру выполнение второго сочетани , и переключает счетчик 5 в положение «О. Третий импульс через И I переключает счетчик 15 на третью чейку, котора через переключатель 16 и ншфратор 17 открывает элементы И 8 и 12. Так как другие входы этих, элементов соединены соответственно со-вторым выходом В2 декады единиц 6 и первым выходом В 10 декады дес тков 7 счетчика 5, то на Bbixojie 23 устройства и на выходе логического узла 4 сигналы по вл ютс после накоплени им двенадцати единиц. Одновременно счетчик 3 фиксирует выполнение третьего сочетани . а счетчик 5 переключаетс в положение «П. При повторении выбранного сочетани , например третьего, со счетчика 3 через задатчик 2 (задатчиком задано повторение третьего сочетани ) на элемент И I поступает сигнал запрета, запреща переключение счетчика 15 на следующую чейку. Следовательно, по-прежнему остаютс открытыми элементы И 8 и 12. Сигнал на выходе 23 устройства и на выходе логического узла 4 по вл етс после накоплени счетчиком 5 числа импульсов третьего сочетани (12 импульсов). Этот сигнал переключает в счетчике следующую чейку, снима тем самым запрет с элемента И 1. Вновь поступивший на вход 21 сигнал проходит через элемент И 1, переключаете счетчике 15 следующую чейку, и выполн етс следующее сочетание. С помощью задатчика 2 можно задать повторение из нескольких или всех сочетаний, выполнение которых аналогично описанному. Таким образом, по мере переключени счетчика 15 число отсчитывае.мых импульсов кратно нарастает, и при необходимости повтор ютс заданные задатчиком 12 одно или несколько сочетаний импульсов, отсчитываемых данным, счетным устройством. Аналогично ведетс отсчет импульсов с кратностью 8, 12 и т. д., а также выбор и повторение одного или нескольких сочетаний . Дл этого соответственно должны быть замкнуты другие пол переключател 16. Формула изобретени Счетное устройство по авт. св. № 325708, отличающеес тем, что, с целью обеспечени повторени выбранной последовательности (последовательностей) сочетаний импульсов, Б него введены логический узел, счетчик количества выполненных сочетаний, задатчик числа повторений выбранного сочетани (сочетаний) и элемент совпадени , причем выходьГэлементов И соединены соответственно со входами логического узла, выход которого соединен со входом установки в «О двоично-дес тичного счетчика и со счетным входом счетчика количества выполненных сочетаний, а выходы последнего соединены с соответствующими входами . задатчика числа повторений выбранного сочетани (сочетаний ), выходы задатчика соединены со входами элемента совпадени , выход которого соединен со счетным входом управл ющего счетчика.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762422443A SU661810A2 (ru) | 1976-11-24 | 1976-11-24 | Счетное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762422443A SU661810A2 (ru) | 1976-11-24 | 1976-11-24 | Счетное устройство |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU325708 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU661810A2 true SU661810A2 (ru) | 1979-05-05 |
Family
ID=20683724
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762422443A SU661810A2 (ru) | 1976-11-24 | 1976-11-24 | Счетное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU661810A2 (ru) |
-
1976
- 1976-11-24 SU SU762422443A patent/SU661810A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3369183A (en) | Binary frequency divider circuit having externally adjustable frequency selection means and reset means | |
US4027175A (en) | Threshold logic gates | |
US2880934A (en) | Reversible counting system | |
SU661810A2 (ru) | Счетное устройство | |
SU634288A1 (ru) | Устройство дл проведени статистических испытаний | |
SU319082A1 (ru) | ||
SU114565A1 (ru) | Импульсное устройство дл извлечени квадратного корн | |
SU409227A1 (ru) | Вычислительное устройство | |
SU746940A1 (ru) | Счетное устройство | |
SU640244A1 (ru) | Измеритель временных интервалов | |
SU571915A1 (ru) | Делитель частоты импульсов с регулируемым коэффициентом делени | |
SU754405A1 (ru) | Преобразователь десятичного кода в двоичный код1 | |
SU1425850A1 (ru) | Устройство защиты от импульсных помех | |
SU746945A1 (ru) | Делитель частоты следовани импульсов на 5,5 | |
SU717756A1 (ru) | Устройство дл определени экстремального числа | |
SU824448A1 (ru) | Счетчик с накоплением | |
SU115943A1 (ru) | Электронный двоичный счетчик электрических импульсов, например, дл цифровых вычислительных машин или цифровых систем автоматического регулировани | |
SU1166100A1 (ru) | Устройство дл делени | |
SU856016A1 (ru) | Реверсивный счетчик импульсов | |
SU447850A1 (ru) | Счетчик импульсов | |
SU376021A1 (ru) | Устройство дл отмывки гидротипных матриц | |
SU540413A1 (ru) | Устройство временной коммутации асинхронных импульсных сигналов | |
SU479246A1 (ru) | Устройство дл измерени длительности переходного процесса | |
SU134912A1 (ru) | Диапазонный делитель частоты | |
SU756640A1 (ru) | Многоразрядный счетчик импульсов 1 |