SU1713100A1 - Реверсивное счетное устройство - Google Patents
Реверсивное счетное устройство Download PDFInfo
- Publication number
- SU1713100A1 SU1713100A1 SU894764646A SU4764646A SU1713100A1 SU 1713100 A1 SU1713100 A1 SU 1713100A1 SU 894764646 A SU894764646 A SU 894764646A SU 4764646 A SU4764646 A SU 4764646A SU 1713100 A1 SU1713100 A1 SU 1713100A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- bit
- switching
- trigger
- output
- memory
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к цифровой технике и может быть использовано дл пересчета импульсов. Цель изобретени - упрощение устройства - достигаетс введением новых функциональных св зей междусхемными элементами. Устройство содержит тактовую шину 1, К-разр дный реверсивный счетчик 2 и счетные разр ды 3, каждый из которых, кроме .М-го разр да, содержит два элемента И-НЕ 4 и 5, два коммутационных триггера 6 и 7 и т|эиггер 8 пам ти, а М-й разр д содержит несимметричный Т-триггер 9, выполненный на двух коммутационных триггерах 6 и 7 и одном триггере 8 пам ти, шины 10 сложени и 11 вычитани . Первый коммутационный триггер 6 выполнен на элементах И-НЕ 12 и 13, второй коммутационный триггер 7 выполнен на элементах И-НЕ 14 и 15, а триггер 8 пам ти выполнен на элементах И-^НЕ 16 и 17. Устройство может быть реализовано и в базисе ИЛ И-НЕ. 1 ил.
Description
Изобретение относитс к цифровой технике и может быть использовано дл пересчета импульсов.
Цель изобретени -упрощение устройства .
На чертеже изображено предлагаемое устройство, структурна схема.
Устройство содержит тактовую шину 1, К-разр дный реверсивный счетчик 2 и счетные разр ды , каждый из которых, кроме М-го (), содержит первый 4 и второй 5 элементы И-НЕ, первый 6 и втоРО .Й 7 коммутационные триггеры и триггер 8 пам ти, которые выполнены в базисе ИНЕ , а М-й () разр д содержйт несимметричный Т-триггер 9, который выполнен на двух коммутационных триггерах 6 и 7 и одном триггере 8 пам ти в базисе И-НЕ, с входами первого элемента И-НЕ 4 разр да соединены шина 10 сложени , пр мой выход первого коммутационного триггера 6 и инверсный выход второго коммутационного триггера 6 и инверсный выход второго коммутационного триггера 7 этого же разр да, а с входами второго элемента И-НЕ 5 разр да соединены шина 11 вычитани и пр мой выход второго коммутационного триггера 7 этого же разр да, выход первого элемента И-НЕ 4 каждого разр да, кроме {М-1)-го () разр да, соединен с входами сброса и установки первого коммутационного триггера 6 последующего разр да, а выход второго элемента И-НЕ 5 каждого разр да, кроме ()-го(), соединен с входом установки второго коммутационного триггера 7 и с входами сброса обоих коммутационных триггеров 6 и 7 последующего разр да, выходы обоих элементов И-НЕ 4 и 5 (М-1)-го ) разр да соединены с входами сброса коммутационных триггеров 6 и 7 М-го () разр да, а в каждом из разр дов инверсный выход второго коммутационного триггера 7 соединен с входами сброса триггера 8 пам ти и первого коммутационного триггера 6, инверсный выход которого соединен с .входом установки триггера 8 пам ти, пр мой выход которого соединен с входом установки первого коммутационного триггера 6, а в М-м () разр де пр мой выход первого коммутационного триггера б соединен с входом установки второго коммутационного триггера 7, шины 10 сложени и 11 вычитани соединены с соответствующими входами (+ и -) К-разр дного реверсивного счетчика 2, выходы переносов ( и Р-) которого соединены с входами сброса всех коммутационных триггеров 6 и 7 счетных разр дов 31-3 М, тактова шина 1 соединена с синхровходом сСК-разр дного реверсивного счетчика 2 и с входами сброса всех коммутационных триггеров 6 и 7 счетных разр дов , а в каждом из счетных разр дов пр мой выход первого коммутационного триггера 6 соединен с входом установки второго коммутационного триггера 7 этого же разр да.
Первый коммутационный триггер б выполнен на логических элементах И-НЕ 12 и 13, второй коммутационный триггер 7 выполнен на логических элементах И-НЕ 14 и 15, а триггер 8 пам ти выполнен на логических элементах 16 и 17.
Устройство работает следующим образом .
Пр мой код состо ни реверсивного счетного устройства снимаетс в первых Кразр дах с пр мых выходов реверсивного счетчика 2, а в разр дах3 1-3 М -с пр мых выходов триггеров 8 пам ти (К - число разр дов реверсивного счетчика 2).
Реверсивный счетчик 2 формирует сигнал переноса Р+ 1 (Р- 1) дл каждого 2-го импульса на шине 1 в зависимости от режима работы устройства. Причем сигнал переноса P-t-(P-) переключаетс в паузе между импульсами на шине 1.
Пусть имеем режим сложени , т.е. на шине 10 присутствует Лог.1, а на шине 11 - Лог.О. Рассмотрим работу реверсивного счетного устройства из исходного состо ни Лог.1 на пр мых выходах К-разр дного реверсивного счетчика 2 и триггеров 8 пам ти счетных разр дов . При этих услови х сигнал на выходе переноса Р+ равен Лог.1. /
Фронт первого импульса на щине 1 переключает в Лог.О сигналы на пр мых выходах К-разр дного реверсивного счетчика 2 и в Лог. Г сигнал на пр мом выходе триггера 8 пам ти разр да . По срезу первого импульса на шине 1 переключаютс в Лог.О сигналы на выходе переноса Р+ реверсивного счетчика 2 и на пр мом выходе первого коммутационного триггера 6 разр да , после чего переключаетс в Лог.1 сигнал на выходе первого логического элемента И-НЕ 4разр да 3-1, затемв Лог.О сигнал на пр мом выходе первого коммутационного триггера 6 разр да , после чего переключаетс в Лог.Г сигнал на выходе первого логического элемента И-НЕ 4 разр да , и т.д. Затем последовательно переключаютс сигналы на пр мом выходе первого крммутационного триггера.б разр да в Лог.О и на выходе первого логического эл.емента ИНЕ 4 этого же разр да в Лог.Г . Дл правильной работы реверсивного счетного устройства в управл ющем режиме с максимальным быстродействием необходимо, чтобы последнее переключение произошло до фронта К импульса на шине 1. Это возможно лишь при выполнении услови -2 - 2, из которого следует выбирать параметры М :. К. Так, например, если К будет принимать значени 1, 2, 3 ..., то М будет принимать значени 4, S 10, 22..., т.е. при этих значени х К можно построить реверсивное счетное устройство максимально на 5, 12, 25 и т.д. разр дов.
Несмотр на то, что в разр дах организован сквозной перенос межразр дной информации, реверсивное счетное устройство работает в управл ющем режиме с минимальным периодом следовани тактовых импульсов, равным 6Та, где Тз - максимальное врем задержки логического элемента И-НЕ.
Аналогичным образом работает реверсивное счетное устройство в режиме вычитани при условии, что на шине 10 присутствует Л ог.О, а на шине 1Т - Лог. 1.
Таким образом, при сохранении максимального быстродействи устройства достигаетс упрощение его структуры за счет сокращени числа св зей на величину, равную ЗМ-4, и применени элементов с меньшим коэффициентом объединени по входу.
Реверсивное счетное устройство может быть реализовано и в базисе ИЛИ-НЕ.
Claims (1)
- Формула изобретени Реверсивное счетное устройство, содержащее тактовую шину, К-разр дный реверсивный счетчик и счетные разр ды, каждый из которых, кроме М-го разр да, содержит два элемента И-НЕ, два коммутационных триггера и триггер пам ти, которые выполнены в базисе И-НЕ, а М-й разр д содержит несимметричный Т-триггер , который выполнен на двух коммутационных триггерах и одном триггере пам ти в базисе И-НЕ, с входами первого элемента И-НЕ разр да соединены шина сложени ,пр мой выход первого коммутационного триггера и инверсный выход второго коммутационного триггера этого же разр да, а с входами второго элемента И-НЕ разр да соединё чи шина вычитани и пр мой выход второго коммутационного .триггера этого же разр да, выход первого элемента И-НЕ каждого разр да, кроме (М-1)-го разр да, соединен с входами сброса и установки первого коммутационного триггера последующего разр да, а выход второго элемента И-НЕ каждого разр да, кроме (М-1)-го разр да, соединен с входом установки второго коммутационного триггера и с входами сброса обоих коммутационных триггеров последующего разр да, выходы обоих элементов И-НЕ (М-1)-го разр да соединены с входами сброса коммутационных триггеров М-го разр да, в каждом из разр дов нулевой выход второго коммутационного триггера соединен с входами сброса триггера пам ти и первого коммутационного триггера, инверсный выход которого соединен с входом установки триггера пам ти, пр мой выход которого соединен с входом установки первого коммутационного триггера, а в М-м разр де пр мой выход первого коммутационного триггера соединен с входом установки второго коммутационного триггера, шины сложени и вычитани соединены с соответствующими входа 1и К-разр дного реверсивного счетчика , выходы переносов которого соединены с входами сброса всех коммутационных триггеров счетных разр дов, тактова шина соединена с синхровходом К-разр дного реверсивного счетчика и входами сброса всех коммутационных триггеров счетных разр дов, отличающеес тем. что, с целью его упрощени , в каждом из счетных разр дов, кроме М-го разр да, пр мой выход первого коммутационного триггера соединен с входом установки второго коммутационного триггера этого же разр да.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894764646A SU1713100A1 (ru) | 1989-11-30 | 1989-11-30 | Реверсивное счетное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894764646A SU1713100A1 (ru) | 1989-11-30 | 1989-11-30 | Реверсивное счетное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1713100A1 true SU1713100A1 (ru) | 1992-02-15 |
Family
ID=21482362
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894764646A SU1713100A1 (ru) | 1989-11-30 | 1989-11-30 | Реверсивное счетное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1713100A1 (ru) |
-
1989
- 1989-11-30 SU SU894764646A patent/SU1713100A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР Nfe 1228268. кл. Н 03 К 23/40. 1985.Авторское свидетельство СССР Ыг 1257839, кл. Н 03 К 23/56. 1986. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1713100A1 (ru) | Реверсивное счетное устройство | |
SU1406790A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU873417A1 (ru) | Делитель частоты следовани импульсов | |
SU1081803A1 (ru) | Счетчик | |
SU1264337A1 (ru) | Счетное устройство с контролем | |
SU1647888A2 (ru) | Счетное устройство | |
SU1007189A1 (ru) | Устройство дл временного разделени импульсных сигналов | |
SU364964A1 (ru) | Всесоюзная пат?111110-1шяп?! | |
SU470922A1 (ru) | Устройство дл счета импульсов | |
SU1175021A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1215167A1 (ru) | Устройство дл синхронизации импульсов | |
SU1092718A1 (ru) | Селектор импульсов по длительности | |
SU1187253A1 (ru) | Устройство для временной привязки импульсов | |
SU953743A1 (ru) | Счетное устройство | |
SU1677866A1 (ru) | Реверсивное счетное устройство | |
SU1660153A1 (ru) | Преобразователь серии импульсов в прямоугольный импульс | |
SU117503A1 (ru) | Двоичный реверсивный счетчик с запуском триггеров по единичным входам | |
SU476687A1 (ru) | Реверсивный счетчик | |
SU1272497A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
SU1081639A2 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1185601A1 (ru) | Реверсивный счетчик | |
SU1598167A1 (ru) | Синхронный двоичный счетчик | |
SU1334150A1 (ru) | Устройство дл контрол регистра сдвига | |
SU1180885A1 (ru) | Квадратор | |
SU1642527A1 (ru) | Реверсивный регистр сдвига |