SU1667224A1 - Триггерное устройство - Google Patents
Триггерное устройство Download PDFInfo
- Publication number
- SU1667224A1 SU1667224A1 SU894721703A SU4721703A SU1667224A1 SU 1667224 A1 SU1667224 A1 SU 1667224A1 SU 894721703 A SU894721703 A SU 894721703A SU 4721703 A SU4721703 A SU 4721703A SU 1667224 A1 SU1667224 A1 SU 1667224A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- input
- outputs
- pulse
- trigger
- Prior art date
Links
- 238000000034 method Methods 0.000 abstract description 5
- 230000015572 biosynthetic process Effects 0.000 abstract description 2
- 230000010365 information processing Effects 0.000 abstract description 2
- 238000004377 microelectronic Methods 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 4
- 230000007704 transition Effects 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в устройствах обработки информации, а также в микроэлектронике дл создани интегральных схем функционально законченных устройств, например триггеров. Цель изобретени - упрощение, которое достигаетс путем исключени в каждом из блоков управлени двух элементов И и введением новых конструктивных св зей. Устройство содержит RS-триггер 1, блоки 2, 3 управлени , первую пару входов 4, 5, вторую пару входов 6, 7, пр мой и инверсный выходы 8, 9. Каждый из блоков 2, 3 управлени содержит импульсный ключ 10 и элемент ИЛИ 11. В устройстве вследствие формировани коротких импульсов на входах R и S триггера 1, длительность которых определ етс только переходными процессами в импульсных ключах, возможно подключение к одному триггеру 1 любого количества блоков управлени . 4 ил.
Description
71
ю
с
9
is
ю
Ю 4
Изобретение относитс к импульсной технике и может быть использовано в устройствах обработки информации, а также вмикроэлектронике дл создани интегральных микросхем функционально законченных устройств, например триггеров.
Целью изобретени вл етс упрощение .
Цель достигаетс за счет исключени в каждом из блоков управлени двух элементов И и введени новых конструктивных св зей.
На фиг. 1 представлена электрическа структурна схема триггерного устройства; на фиг.2 - временные диаграммы, по сн ющие общие принципы функционировани устройства; на фиг.З приведена в качестве примера электрическа функциональна схема импульсного ключа; на фиг.4 - временные диаграммы, по сн ющие общие принципы работы импульсного ключа.
Триггерное устройство содержит RS- триггер с количеством пар входов R и S, равным необходимому количеству пар входов С и D (на фиг.1 показана реализаци триггерного устройства, имеющего две пары входов С и D), блоки 2 и 3 управлени , количество которых равно необходимому количеству пар входов С и D, первую пару входов 4,5, соответственно С1 и D1, вторую пару входов 6,7, соответственно С2 и D2, пр мой и инверсный выходы 8,9 устройства.
Каждый блок 2 или 3 управлени содержит импульсный ключ 10 и элемент ИЛИ 11.
Информационный входи вход управлени имульсного ключа 10 блока 2 управлени соединены соответственно с первой парой входов 4,5 (С1 и D1) устройства, вход запрещени коммутации соединен с выходом элемента ИЛИ 11, первый и второй входы которого соединены соответственно с первым и вторым выходами импульсного ключа 10 и соединены с первой парой соответственно входов R и S RS-триггера 1. Информационный вход и вход управлени импульсного ключа 10 блока 3 управлени соединены соответственно с второй парой входов 6,7 (С2 и D2) устройства, вход запрещени коммутации соединен с выходом элемента ИЛИ 11, первый и второй входы которого соединены соответственно с первым и вторым выходами импульсного ключа 10 и соединены с второй парой соответственно входов R и S RS-триггера 1, пр мой и инверсный выходы которого вл ютс соответственно пр мым и инверсным выходами 8,9 устройства.
Триггерное устройство работает следующим образом.
После подачи на устройство питающих напр жений на входах 4 и 6 должны быть
установлены уровни О, на входах 5 и 7 могут действовать произвольные логические уровни, а триггер 1 может находитьс в произвольном состо нии, например в со- сто нии 0, при котором на выходах 8 и 9
действуют соответственно уровни О и 1.
Поскольку структура триггерного устройства такова, что все его пары входов С и D однотипно подключаютс к триггеру 1, то
ограничимс рассмотрением работы устройства на примере одной пары входов С и D, например соответственно входов 4 и 5.
Пусть на входе 5 установлен уровень 1, а на вход 4 поступает тактовый импульс.
В соответствии с уровнем 1, действующим на входе управлени ключа 10, и правилом работы импульсного ключа (см.фиг.4), тактовый импульс проходит с информационного входа на второй выход ключа 10 и поступает
далее на S-вход триггера 1 и на второй вход элемента ИЛИ 11. При этом происходит переключение тригера 1 в состо ние 1, при котором на выходах 8 и 9 устанавливаютс соответственно уровни 1 и О, а на выходе
элемента ИЛИ 11 формируетс уровень 1, который поступает на вход запрещени коммутации ключа 10. Это вызывает прерывание процесса коммутации тактового импульса ключом 10, вследствие чего уровень О последовательно формируетс на его втором выходе, S-входе триггера 1 и на выходе элемента ИЛИ 11,
Таким образом, если на входе 5 установлен уровень 1, то в результате поступлени на вход 4 тактового импульса триггер 1 устанавливаетс в 1, если ранее он находилс в состо нии О, либо его состо ние не измен етс , если ранее он находилс в состо нии 1. При этом импульс на S-входе
триггера 1 имеет длительность, значительно меньшую длительности тактового импульса на входе 4.
Пусть на входе 5 установлен уровень О, а на вход 4 поступает тактовый импульс.
В соответствии с уровнем О, действующим на входе управлени ключа 10, и правилом работы импульсного ключа (см.фиг.4) тактовый импульс проходит с информационного входа на первый вход ключа 10 и поступает
на R-вход триггера 1 и на первый вход элемента ИЛИ 11. При этом происходит переключение триггера 1 в состо ние О, при котором на выходах 8 и 9 устанавливаютс соответственно уровни О и Г, а на выходе элемента ИЛИ 11 формируетс уровень Г,
который поступает на вход запрещени коммутации ключа 10. Это вызывает прерывание процесса коммутации тактового импульса ключом 10, вследствие чего уровень О последовательно формируетс на его первом выходе, R-входе триггера 1 и на выходе элемента ИЛИ 11.
Таким образом, если на входе 5 установлен уровень О, то в результате поступлени на вход 4 тактового импульса триггер 1 устанавливаетс в О, если ранее он находилс в состо нии 1, либо его состо ние не измен етс , если ранее он находилс в состо нии О. При Этом импульс на R-входе триггера 1 имеет длительность, значительно меньшую длительности тактового импульса на входе 4.
Поскольку на входах R и S триггера 1 формируютс короткие импульсы, длительность которых определ етс только пере- ходными процессами переключени логических элементов, то это позвол ет подключать к одному триггеру 1 любое количество блоков управлени , кроме того, благодар этому тактовые импульсы на вхо- дах 4 и 6 (в общем случае на всех С-входах тригерного устройства) могут перекрыватьс по длительности.
Образование в каждом из блоков управлени предлагаемого устройства новой со- вокупности межэлементных св зей обеспечивает ему существенные технико- экономические преимущества по сравнению с протитипом, которые заключаютс в более высоких показател х надежности по количеству возможных отказов и экономич
п
Claims (1)
- ности энергоресурсов, а также в повышенной и более стабильной величине нагрузочной способности по выходам и пониженных массогабаритных характеристиках. Устройство требует дл реализации существенно меньшего объема аппаратурных затрат, чем прототип, а следовательно, имеет меньшую стоимость за счет экономии материальных средств и комплектующих элементов. Конкретный объем экономии материальных средств и комплектующих элементов зависит от необходимого количества пар входов С и D и объема выпуска устройства. Формула изобретени Триггерное устройство , содержащее две или более пар входов С и D, RS-триггер, содержащий соответственно две или более пар входов R и S, идентичные блоки управлени по количеству пар входов С и D, каждый из которых содержит импульсный ключ и элемент ИЛИ, выход которого соединен с входом запрещени коммутации импульсного ключа, информационный вход и вход управлени которого вл ютс соответствующими входами С и D устройства, первый и второй выходы соединены с соответствующей парой R и S входов RS-триггера, пр мой и инверсный выходы которого вл ютс соответственно пр мым и инверсным выходами устройства, сличающеес тем, что, с целью упрощени , в нем в каждом блоке управлени первый и второй входы элемента ИЛИ соединены соответственно с первым и вторым выходами импульсного ключа.Фиг. 23ЈоИоЫiiВьи. -оВы к. 2 -оФиг. 3
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894721703A SU1667224A1 (ru) | 1989-07-17 | 1989-07-17 | Триггерное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894721703A SU1667224A1 (ru) | 1989-07-17 | 1989-07-17 | Триггерное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1667224A1 true SU1667224A1 (ru) | 1991-07-30 |
Family
ID=21462237
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894721703A SU1667224A1 (ru) | 1989-07-17 | 1989-07-17 | Триггерное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1667224A1 (ru) |
-
1989
- 1989-07-17 SU SU894721703A patent/SU1667224A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1241424,кл. Н 03 К 3/037, 1984 Авторское свидетельство СССР № 1182632,кл. Н 03 К 3/037, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4037089A (en) | Integrated programmable logic array | |
US4675556A (en) | Binomially-encoded finite state machine | |
US4264807A (en) | Counter including two 2 bit counter segments connected in cascade each counting in Gray code | |
SU1667224A1 (ru) | Триггерное устройство | |
RU2362267C1 (ru) | Самосинхронный однотактный d-триггер с низким активным уровнем сигнала управления | |
NO302390B1 (no) | Krets for multipleksing av klokkesignaler | |
US3448295A (en) | Four phase clock circuit | |
RU2366080C2 (ru) | Самосинхронный двухтактный d-триггер с низким активным уровнем сигнала управления | |
RU2365031C1 (ru) | Самосинхронный двухтактный d-триггер с высоким активным уровнем сигнала управления | |
SE324001B (ru) | ||
KR900000767A (ko) | 순서 선택 우선의 임의/순서 선택회로 | |
KR100209218B1 (ko) | 가변 주파수 클럭 발생회로 | |
SU799011A1 (ru) | Запоминающее устройство | |
KR100305027B1 (ko) | 지연장치 | |
SU1676097A1 (ru) | Синхронный делитель частоты | |
US5642060A (en) | Clock generator | |
SU1137569A1 (ru) | Триггерное устройство | |
SU1175018A1 (ru) | Генератор псевдослучайных кодов | |
SU1437969A2 (ru) | Триггер | |
SU1274135A1 (ru) | Устройство дл выделени одиночного импульса | |
SU1383481A1 (ru) | Электронный коммутатор сети переменного тока | |
RU1785007C (ru) | Обратимый амплитудный селектор | |
SU574842A1 (ru) | Устройство дл многорежимного управлени трехфаным шаговым двигателем | |
SU1180898A1 (ru) | Устройство дл контрол логических блоков | |
KR860003480Y1 (ko) | 마이크로 프로세서의 대기상태신호 발생장치 |