SU1538227A2 - Дифференциальный усилитель тока - Google Patents
Дифференциальный усилитель тока Download PDFInfo
- Publication number
- SU1538227A2 SU1538227A2 SU874280417A SU4280417A SU1538227A2 SU 1538227 A2 SU1538227 A2 SU 1538227A2 SU 874280417 A SU874280417 A SU 874280417A SU 4280417 A SU4280417 A SU 4280417A SU 1538227 A2 SU1538227 A2 SU 1538227A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- current
- transistors
- common
- source
- transistor
- Prior art date
Links
- 230000005669 field effect Effects 0.000 claims abstract description 4
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Amplifiers (AREA)
Abstract
Изобретение относитс к радиотехнике и может использоватьс в токоразностных операционных усилител х. Цель изобретени - расширение динамического диапазона по входному синфазному току. Усилитель содержит транзисторы 1-7, источники 12, 13, 14 тока, выходные шины 17,18 и входные шины 22,23 усилител . Поставленна цель достигаетс введением полевых транзисторов 10,11, тип канала которых соответствует типу базы транзисторов 1,2, транзисторов 8,9, имеющих тип транзисторов 1,2, источника 15 тока, источника 16 напр жени смещени и новыми св з ми. Как только ток транзистора 8 становитс меньше тока источника 15, отпираетс транзистор 9, ток которого через транзисторы 10,11, включенные по схеме с общим затвором, компенсирует изменение синфазного входного тока. Т.обр., синфазный входной ток обоих направлений эффективно подавл етс в усилителе. 1 ил.
Description
Изобретение относится к радиотехнике, может использоваться в токоразнортных операционных усилителях и является усовершенствованием уси- _ лителя по авт. св» № 1385256.
Цель изобретения - расширение динамического диапазона по входному синфазному току.
На чертеже представлена принципи- щ альная электрическая схема дифференциального усилителя.
Дифференциальный усилитель содержит первый 1 - девятый 9 транзисторы, первый 10 и второй 11 полевые тран- ί5 зисторы, первый 12, второй 13, третий 14 и четвертый 15 источники тока, источник 16 напряжения смещения, выходные шины 17 и 18 дифференциального усилителя, первую 19, вторую 20 и 2о общую 21 шины источника питания и входные шины 22 и 23 дифференциального усилителя.
Усилитель работает следующим образом. 25
Разность токов через входные шины и 23 протекает через эмиттеры транзисторов 3 и 4, включенных по схеме с общей базой, и усиливается дифференциальным каскадом на тран- зисторах 1 и 2. Синфазный входной ток (стрелка А) уменьшает токи транзисторов 3 и 4,.что приводит к отпиранию транзисторов 1 и 2, увеличению тока транзистора 7 и отпиранию транзисторов 5 и 6, ток которых компен- 35 сирует изменение синфазного тока. При протекании синфазного входного тока в направлении стрелки В, транзисторы 3 и 4 отпираются, что прил 4С водит к запиранию транзисторов 1 и и снижению тока транзистора 7. Сни жение тока транзистора 7 приводит к запиранию транзисторов 5, 6 и 8. Как только ток транзистора 8 становится меньше тока источника 15 тока, отпирается транзистор 8, ток которого через транзисторы 10 и 11, включенные по схеме с общим затвором, компенсирует изменение синфазного входного тока. Таким Образом синфазный входной ток обоих направлений эффективно подавляется в усилителе.
Claims (1)
- Формула изобретенияДифференциальный усилитель тока по авт. св. № 1385256, отличающийся тем, что, с целью расширения динамического диапазона по входному синфазному току, введены первый и второй полевые транзисторы, тип канала которых соответствует типу баз первого и второго транзисторов, восьмой и девятый транзисторы, имеющие тип первого и второго транзисторов, четвертый источник тока, источник напряжения смещения, включенный между первой шиной источника питания и затворами первого и второго полевых транзисторов, стоки которых подключены к базам соответственно пер.вого и второго транзисторов, а истоки соединены и подключены к эмиттеру девятого транзистора, включенного по схеме с общим коллектором, база которого соединена с выходом четвертого источника тока и коллектором восьмого транзистора, эмиттер которого соединен с второй шиной источника питания, а база - с базами пятого и шестого транзисторов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874280417A SU1538227A2 (ru) | 1987-07-07 | 1987-07-07 | Дифференциальный усилитель тока |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874280417A SU1538227A2 (ru) | 1987-07-07 | 1987-07-07 | Дифференциальный усилитель тока |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1385256 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1538227A2 true SU1538227A2 (ru) | 1990-01-23 |
Family
ID=21318004
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874280417A SU1538227A2 (ru) | 1987-07-07 | 1987-07-07 | Дифференциальный усилитель тока |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1538227A2 (ru) |
-
1987
- 1987-07-07 SU SU874280417A patent/SU1538227A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР W 1385256, кл. Н 03 F 3/45, 18.07.86. ( ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ ТОКА * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6265941B1 (en) | Balanced differential amplifier having common mode feedback with kick-start | |
US5510734A (en) | High speed comparator having two differential amplifier stages and latch stage | |
US5291149A (en) | Operational amplifier | |
KR940023027A (ko) | 레일-투-레일 공통 모드 범위를 갖는 차동 증폭기 | |
US4477782A (en) | Compound current mirror | |
US4284957A (en) | CMOS Operational amplifier with reduced power dissipation | |
GB1274672A (en) | Operational amplifier | |
US4335355A (en) | CMOS Operational amplifier with reduced power dissipation | |
JPH0582082B2 (ru) | ||
EP0481631B1 (en) | Wide dynamic range transconductance stage | |
GB1518961A (en) | Amplifier circuits | |
GB2198005A (en) | Series-connected fet voltage equalisation | |
US7459976B2 (en) | Apparatus and method for biasing cascode devices in a differential pair using the input, output, or other nodes in the circuit | |
US5798660A (en) | Cascoded differential pair amplifier with current injection for gain enhancement | |
KR900007919B1 (ko) | 전류 밀러 회로 | |
US4529948A (en) | Class AB amplifier | |
US4194136A (en) | Input stage using junction field effect transistors for biasing | |
SU1538227A2 (ru) | Дифференциальный усилитель тока | |
US4583052A (en) | Amplifier having complete isolation of power sources | |
JPH07105672B2 (ja) | 完全ダブルエンド相補電界効果トランジスタ増幅器 | |
KR970010285B1 (en) | Current mirror amplifier of insulated gate field effect transistor with nest cascode input/output stage | |
KR920013891A (ko) | 모노리틱 집적 파워 증폭기의 단일 이득 최종 스테이지 | |
EP0228843A3 (en) | Field-effect transistor amplifier | |
US4706036A (en) | Differential amplifier having ratioed load devices | |
US4316102A (en) | Input stage using junction field effect transistors for biasing |