SU1538227A2 - Differential current amplifier - Google Patents
Differential current amplifier Download PDFInfo
- Publication number
- SU1538227A2 SU1538227A2 SU874280417A SU4280417A SU1538227A2 SU 1538227 A2 SU1538227 A2 SU 1538227A2 SU 874280417 A SU874280417 A SU 874280417A SU 4280417 A SU4280417 A SU 4280417A SU 1538227 A2 SU1538227 A2 SU 1538227A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- current
- transistors
- common
- source
- transistor
- Prior art date
Links
- 230000005669 field effect Effects 0.000 claims abstract description 4
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Amplifiers (AREA)
Abstract
Изобретение относитс к радиотехнике и может использоватьс в токоразностных операционных усилител х. Цель изобретени - расширение динамического диапазона по входному синфазному току. Усилитель содержит транзисторы 1-7, источники 12, 13, 14 тока, выходные шины 17,18 и входные шины 22,23 усилител . Поставленна цель достигаетс введением полевых транзисторов 10,11, тип канала которых соответствует типу базы транзисторов 1,2, транзисторов 8,9, имеющих тип транзисторов 1,2, источника 15 тока, источника 16 напр жени смещени и новыми св з ми. Как только ток транзистора 8 становитс меньше тока источника 15, отпираетс транзистор 9, ток которого через транзисторы 10,11, включенные по схеме с общим затвором, компенсирует изменение синфазного входного тока. Т.обр., синфазный входной ток обоих направлений эффективно подавл етс в усилителе. 1 ил.This invention relates to radio engineering and can be used in current difference operational amplifiers. The purpose of the invention is to expand the dynamic range of the input common mode current. The amplifier contains transistors 1-7, current sources 12, 13, 14, output buses 17.18, and input buses 22.23 of the amplifier. The goal is achieved by introducing field-effect transistors 10.11, whose channel type corresponds to the base type of transistors 1.2, transistors 8.9, having the type of transistors 1.2, current source 15, source 16 bias voltage and new connections. As soon as the current of the transistor 8 becomes less than the current of the source 15, the transistor 9 is turned off, the current of which through the transistors 10.11, connected according to the common-gate circuit, compensates for the change in the common-mode input current. Thus, the common-mode input current of both directions is effectively suppressed in the amplifier. 1 il.
Description
Изобретение относится к радиотехнике, может использоваться в токоразнортных операционных усилителях и является усовершенствованием уси- _ лителя по авт. св» № 1385256.The invention relates to radio engineering, can be used in current-operational operational amplifiers and is an improvement in the amplifier _. St. "No. 1385256.
Цель изобретения - расширение динамического диапазона по входному синфазному току.The purpose of the invention is the expansion of the dynamic range of the input common mode current.
На чертеже представлена принципи- щ альная электрическая схема дифференциального усилителя.The drawing shows a circuit diagram of a differential amplifier.
Дифференциальный усилитель содержит первый 1 - девятый 9 транзисторы, первый 10 и второй 11 полевые тран- ί5 зисторы, первый 12, второй 13, третий 14 и четвертый 15 источники тока, источник 16 напряжения смещения, выходные шины 17 и 18 дифференциального усилителя, первую 19, вторую 20 и 2о общую 21 шины источника питания и входные шины 22 и 23 дифференциального усилителя.The differential amplifier contains the first 1 - ninth 9 transistors, the first 10 and second 11 field-effect transistors первый 5, the first 12, second 13, third 14 and fourth 15 current sources, bias voltage source 16, differential amplifier output buses 17 and 18, first 19 , the second 20 and 2 about a total of 21 power supply buses and input buses 22 and 23 of the differential amplifier.
Усилитель работает следующим образом. 25The amplifier operates as follows. 25
Разность токов через входные шины и 23 протекает через эмиттеры транзисторов 3 и 4, включенных по схеме с общей базой, и усиливается дифференциальным каскадом на тран- зисторах 1 и 2. Синфазный входной ток (стрелка А) уменьшает токи транзисторов 3 и 4,.что приводит к отпиранию транзисторов 1 и 2, увеличению тока транзистора 7 и отпиранию транзисторов 5 и 6, ток которых компен- 35 сирует изменение синфазного тока. При протекании синфазного входного тока в направлении стрелки В, транзисторы 3 и 4 отпираются, что прил 4С водит к запиранию транзисторов 1 и и снижению тока транзистора 7. Сни жение тока транзистора 7 приводит к запиранию транзисторов 5, 6 и 8. Как только ток транзистора 8 становится меньше тока источника 15 тока, отпирается транзистор 8, ток которого через транзисторы 10 и 11, включенные по схеме с общим затвором, компенсирует изменение синфазного входного тока. Таким Образом синфазный входной ток обоих направлений эффективно подавляется в усилителе.The difference between the currents through the input buses and 23 flows through the emitters of transistors 3 and 4, connected according to the scheme with a common base, and is amplified by a differential cascade on transistors 1 and 2. In-phase input current (arrow A) reduces the currents of transistors 3 and 4, which leads to the unlocking of transistors 1 and 2, an increase in the current of transistor 7 and the unlocking of transistors 5 and 6, the current of which compensates for a change in the common mode current. When the common-mode input current flows in the direction of arrow B, the transistors 3 and 4 are unlocked, which causes 4C to lock the transistors 1 and reduce the current of the transistor 7. A decrease in the current of the transistor 7 will lock the transistors 5, 6 and 8. As soon as the transistor current 8 becomes less than the current of the current source 15, the transistor 8 is unlocked, the current of which through the transistors 10 and 11, connected according to the scheme with a common gate, compensates for the change in the common-mode input current. In this way, the common-mode input current of both directions is effectively suppressed in the amplifier.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874280417A SU1538227A2 (en) | 1987-07-07 | 1987-07-07 | Differential current amplifier |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874280417A SU1538227A2 (en) | 1987-07-07 | 1987-07-07 | Differential current amplifier |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1385256 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1538227A2 true SU1538227A2 (en) | 1990-01-23 |
Family
ID=21318004
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874280417A SU1538227A2 (en) | 1987-07-07 | 1987-07-07 | Differential current amplifier |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1538227A2 (en) |
-
1987
- 1987-07-07 SU SU874280417A patent/SU1538227A2/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР W 1385256, кл. Н 03 F 3/45, 18.07.86. ( ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ ТОКА * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6265941B1 (en) | Balanced differential amplifier having common mode feedback with kick-start | |
US5510734A (en) | High speed comparator having two differential amplifier stages and latch stage | |
US5291149A (en) | Operational amplifier | |
KR940023027A (en) | Differential Amplifiers with Rail-to-Rail Common Mode Range | |
US4477782A (en) | Compound current mirror | |
US4284957A (en) | CMOS Operational amplifier with reduced power dissipation | |
GB1274672A (en) | Operational amplifier | |
US4335355A (en) | CMOS Operational amplifier with reduced power dissipation | |
JPH0582082B2 (en) | ||
EP0481631B1 (en) | Wide dynamic range transconductance stage | |
GB1518961A (en) | Amplifier circuits | |
GB2198005A (en) | Series-connected fet voltage equalisation | |
US7459976B2 (en) | Apparatus and method for biasing cascode devices in a differential pair using the input, output, or other nodes in the circuit | |
US5798660A (en) | Cascoded differential pair amplifier with current injection for gain enhancement | |
KR900007919B1 (en) | Current miller circuit | |
US4529948A (en) | Class AB amplifier | |
US4194136A (en) | Input stage using junction field effect transistors for biasing | |
SU1538227A2 (en) | Differential current amplifier | |
US4583052A (en) | Amplifier having complete isolation of power sources | |
JPH07105672B2 (en) | Complete double-ended complementary field effect transistor amplifier | |
KR970010285B1 (en) | Current mirror amplifier of insulated gate field effect transistor with nest cascode input/output stage | |
KR920013891A (en) | Single Gain Final Stage of Monolithic Integrated Power Amplifier | |
EP0228843A3 (en) | Field-effect transistor amplifier | |
US4706036A (en) | Differential amplifier having ratioed load devices | |
US4316102A (en) | Input stage using junction field effect transistors for biasing |