[go: up one dir, main page]

SU1483660A1 - Устройство синхронизации - Google Patents

Устройство синхронизации Download PDF

Info

Publication number
SU1483660A1
SU1483660A1 SU864166659A SU4166659A SU1483660A1 SU 1483660 A1 SU1483660 A1 SU 1483660A1 SU 864166659 A SU864166659 A SU 864166659A SU 4166659 A SU4166659 A SU 4166659A SU 1483660 A1 SU1483660 A1 SU 1483660A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
output
register
pulses
Prior art date
Application number
SU864166659A
Other languages
English (en)
Inventor
Владимир Иванович Корыстин
Ираида Васильевна Михеева
Сергей Павлович Белов
Виктор Николаевич Харченко
Original Assignee
Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И.
Priority to SU864166659A priority Critical patent/SU1483660A1/ru
Application granted granted Critical
Publication of SU1483660A1 publication Critical patent/SU1483660A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к электросв зи и м.б. использовано в системах тактовой синхронизации систем передачи дискретной информации. Цель изобретени  - сокращение времени вхождени  в синхронизм. Устр-во содержит блок 1 выделени  значащих моментов, задающий г-р 2, три элемента И 3, 5, 12, делитель 4 на два, реверсивный счетчик 7, счетчик 9 импульсов. Поставленна  цель достигаетс  введением в устр-во АЦП 6, регистра 8, элемента ИЛИ 10, группы ЦАП 11, сумматора напр жений 13 и триггера 14. За счет измерени  временного положени  значающего момента приход щей последовательности импульсов сокращаетс  врем  вхождени  в синхронизм. 2 ил.

Description

оо со оэ о о
10
Изобретение относитс  к электросв зи и может быть использовано в системах тактовой синхронизации систем передачи дискретной информации. г
Целью изобретени   вл етс  сокращение времени вхождени  в синхронизм.
На фиг. 1 представлена структурна  схема устройства синхронизации; на фиг. 2 - временные диаграммы его работы .
Устройство синхронизации содержит блок 1 выделени  значащих моментов, задающий генератор 2, первый элемент И 3, делитель 4 на два, второй элемент ИЗ, аналого-цифровой преобразователь (А1Ц1) 6, реверсивный счетчик 7, регистр 8, счетчик 9 импульсов, элемент ИЛИ 10, группу цифроаналоговых
кость регистра выбрана равной 4x3, следовательно, и счетчик 9 имеет модуль 4.
В следующем интервале измерени  н выходе блока 1 вновь по вл етс  импульс значащего момента входного информационного сигнала (дл  простоты по снени  алгоритма работы рассматри ваетс  случай, когда на этапе вхождени  в синхронизм на вход устройств поступает меандр, однако при произвольном сигнале устройство работает аналогично, но врем  вхождени  не- 15 сколько увеличиваетс ), под действием которого происходит запись кода его временного положени . Если сигнал принимаетс  без фазовых искажений , то этот код временного положепреобразователей (ЦАП) 11, третий эле-Ю ни  остаетс  прежним. Состо ние ре- мент И 12, сумматор 13 напр жений и триггер 14.
Устройство синхронизации работает следующим образом.
Информационна  последовательность 25 импульсов поступает на вход блока 1 выделени  значащих моментов (фиг.2а), который выдел ет значащие моменты информационного сигнала (фиг.26). Предгистра 8 011,011,000,000 (фиг. 2з).
В третьем интервале измерени  в регистр вновь записываетс  код временного положени  очередного импульса значащего момента входной последовательности . Состо ние регистра, например, 011, 011, 000 (фиг.2з).
В четвертом интервале измерени  импульс значащего момента входной
10
г
6604
кость регистра выбрана равной 4x3, следовательно, и счетчик 9 имеет модуль 4.
В следующем интервале измерени  на выходе блока 1 вновь по вл етс  импульс значащего момента входного информационного сигнала (дл  простоты по снени  алгоритма работы рассматриваетс  случай, когда на этапе вхождени  в синхронизм на вход устройства поступает меандр, однако при произвольном сигнале устройство работает аналогично, но врем  вхождени  не- 5 сколько увеличиваетс ), под действием которого происходит запись кода его временного положени . Если сигнал принимаетс  без фазовых искажений , то этот код временного положени  остаетс  прежним. Состо ние ре-
гистра 8 011,011,000,000 (фиг. 2з).
В третьем интервале измерени  в регистр вновь записываетс  код временного положени  очередного импульса значащего момента входной последовательности . Состо ние регистра, например, 011, 011, 000 (фиг.2з).
В четвертом интервале измерени  импульс значащего момента входной
положим, что момент начала приема ин- 30 информационной последовательности
формационного сигнала не совпадает со значащим моментом последовательности импульсов, т.е. имеет место ошибка синхронизации (фиг. 2, момент А). На вход пр мого счета реверсивного счетчика 7 через открытый первый элемент И 3 (триггер 14 в исходном положении находитс  в состо нии О) начинают поступать импульсы с выхода задающего генератора 2 (фиг. 2л). На выходах реверсивного счетчика 7 по вл ютс  коды временног положени  (фиг. 2в,г,д). В момент перехода огибающей входного информационного сигнала через 0 (значащий мо- мент последовательности) на выходе блока 1 по вл етс  короткий импульс, поступающий на вход последовательной записи регистра 8, на информационные входы которого поступают коды временного положени  с выходов реверсивного счетчика 7. Под действием этого импульса в первые разр ды регистра 8 записываетс  соответствующий код временного положени  данного импульса и состо ние регистра становитс , например , 011,000,000,000 (фиг.2з). В данном случае емкость реверсивного счетчика составл ет 3 разр да, ем
поступает снова в это же врем  , следовательно, в регистр записываетс  прежний код и его состо ние становитс  равным 011,011,011,011., После четырех циклов измерени  (Выбог, количества циклов обуславливаетс  состо нием помеховой обстановки в канале и требуемым временем поиска) на выходе счетчика 9 по вл етс  импульс , соответствующий окончанию тервала усреднени  ошибки синхронизации (фиг. 2ж). Одновременно с выходов регистра 8 коды временного положени  преобразуютс  ЦАП 11 в .аналоговую форму и поступают на входы сумматора 13 напр жений, в котором выходное напр жение суммируетс  и нормируетс  (делитс  на четыре), а затем поступает на вход АЦП 6, где преобразуетс  снова в цифровую форму - код временного положени  (среднее значение кода, фиг. 2и). Под действием импульса на выходе счетчика 9 среднее значение кода временного положени  значащего момента входной последовательности переписываетс  в реверсивный счетчик 7. В данном случае усредненный код равен 011, т.е. шести дол м единичного элемента. Поскольку
5 . 14836606
запись кода в реверсивный счетчик 7ственно к входам пр мого и обратного происходит на последнем такте его ра-счета реверсивного счетчика, вы- боты, т.е. при состо нии счетчика 111ход счетчика импульсов соединен с (фиг. 2е) , го в следующем такте вмес-первым входом третьего элемента И, то состо ни  000 реверсивный счет-вход блока выделени  значащих момен- чик 7 находитс  в состо нии 011, еле-тов  вл етс  входом устройства, а вы- довательно, на выходе элемента ИЛИ 10ход делител  на два - выходом уст- остаетс  1 (фиг. 2р) и импульс сройства, отличающеес  выхода счетчика 9 проходит на вход10 тем, что, с целью сокращени  времени установки в 1 триггера 14 (фиг.2н).вхождени  в синхронизм, в него введе- Последний перебрасываетс  в единич-ны аналого-цифровой преобразователь ное состо ние. Элемент И 3 закрыва-(АЦП), регистр, группа цифроаналого- етс , второй элемент И 5 открываетс .вых преобразователей (ЦА11), сумматор Импульсы с выхода задающего генера--|5 напр жений, элемент ИЛИ и триггер, тора 2 начинают поступать на входпричем выходы разр дов реверсивного обратного счета реверсивного счетчигсчетчика соединены с входами эпемен- ка 7 (фиг. 2к) через открытый второйта ИЛИ и с информационными ьхоч.лш элемент И 5. Начинаетс  режим коррек-perncipa, гход послегочг.тел ю запл- ции ошибки синхронизации величиной 62о си которого подключен к ;v олока долей элементарной посылки. Послевыделени  значащих моментов, вичоды прохождени  .шести импульсов на входодноименных разр дов pei истр годк. J обратного счета реверсивного счетчи-Чены через соответствующие к вхо- ка 7 на его выходе обратного перекосадам сумматора напр жении, вп- о; коч о- по вл етс  импульс (фиг. 2п), под дек-25рого соединен с входом АЦП, ы о;ы ствием которого триггер 14 устанавли-разр дов которого подключены , - ваетс  в исходное нулевое состо ние,формашюнным входам паралле.пьчоп а вс  информаци , записанна  в реги-писи реверсивного счетчика, PHJSVT стре 8, стираетс . Начинаетс  новыйпр мого переноса которого .ен цикл измерени  временного положени 30 через счетчик импульсов к вход} пред- значащих моментов входной последова-верительной записи реверсивною счег- тельности информационных импульсов.чика, выход обратного переноса кото- Последовательность импульсов на вы-рого соединен с нулевыми входами ходе устройства синхронизации показа-установки регистра и триггера, едина на фиг. 2м.ничный вход установки которого подключен к выходу третьего элемента И,

Claims (1)

  1. Формула изобретени второй вход которого соединен с выходом элемента ИЛИ, при этом пр мой и
    Устройство синхронизации, содер-инверсный выходы триггера соединены
    жащее блок выделени  значащих момеи-с вторыми входами соответственно
    тов, задающий генератор, первый, вто-второго и первого элементов И, перрой и третий элементы И, реверсивныйВые входы которых подключены к РЫХОсчетчик , счетчик импульсов и дели-ду задающего генератора, выход стартель на два, при этом первые входышего разр да реверсивного счетчика
    первого и второго элементов И объеди-соединен с входом делител  на два. нены, а их выходы подключены соответ-
SU864166659A 1986-12-25 1986-12-25 Устройство синхронизации SU1483660A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864166659A SU1483660A1 (ru) 1986-12-25 1986-12-25 Устройство синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864166659A SU1483660A1 (ru) 1986-12-25 1986-12-25 Устройство синхронизации

Publications (1)

Publication Number Publication Date
SU1483660A1 true SU1483660A1 (ru) 1989-05-30

Family

ID=21274906

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864166659A SU1483660A1 (ru) 1986-12-25 1986-12-25 Устройство синхронизации

Country Status (1)

Country Link
SU (1) SU1483660A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Шварцман В.О., Емель нов Г.А. Теори передачи дискретной информации. М.: Св зь, 1979, с. 160, рис.4.8. Там же, с. 164, рис. 4.14. *

Similar Documents

Publication Publication Date Title
EP0006468B1 (en) Parallel to series data converters
SU1483660A1 (ru) Устройство синхронизации
US4524346A (en) Circuit arrangement for converting an analog AC voltage signal to a digital signal
SU1297234A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
RU2058060C1 (ru) Аналого-цифровой преобразователь с промежуточным преобразованием напряжения в частоту импульсов
SU855716A1 (ru) Устройство дл передачи и регистрации данных о переходных процессах
SU995103A1 (ru) Аналого-цифровое вычислительное устройство
SU1531226A1 (ru) Устройство дл преобразовани кодов
SU1166291A1 (ru) Многоканальный преобразователь кода во временной интервал
SU1287025A1 (ru) Автоматический измеритель импульсной мощности СВЧ радиосигналов
SU1483636A1 (ru) Многостоповый преобразователь временных интервалов в цифровой код
SU1406792A1 (ru) Устройство дл измерени аналоговых величин с автоматическим масштабированием
SU1727135A1 (ru) Устройство дл поиска максимума коррел ционной функции
SU1424127A1 (ru) Устройство дл определени потери достоверности дискретной информации
SU1383330A1 (ru) Устройство дл ввода информации
SU1148121A1 (ru) Преобразователь напр жени в код системы остаточных классов
SU1283976A1 (ru) Преобразователь кода в период повторени импульсов
SU1647918A1 (ru) Устройство преобразовани частоты в код
SU432544A1 (ru) Цифровой интегратор с функциональным преобразованием
SU734662A1 (ru) Устройство дл приема информации
SU1569966A1 (ru) Цифровой фильтр
SU1341727A2 (ru) Устройство цикловой синхронизации
SU1515400A1 (ru) Устройство дл сжати цветовых сигналов телевизионных изображений
SU1062683A1 (ru) Устройство дл ввода информации
SU1177896A1 (ru) Устройство для выделения экстремумов сигнала