SU1478366A1 - Устройство передачи информации псевдослучайными сигналами - Google Patents
Устройство передачи информации псевдослучайными сигналами Download PDFInfo
- Publication number
- SU1478366A1 SU1478366A1 SU874245729A SU4245729A SU1478366A1 SU 1478366 A1 SU1478366 A1 SU 1478366A1 SU 874245729 A SU874245729 A SU 874245729A SU 4245729 A SU4245729 A SU 4245729A SU 1478366 A1 SU1478366 A1 SU 1478366A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- input
- switch
- elements
- outputs
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к электросв зи. Цель изобретени - повышение скорости передачи информации. Устройство передачи информации содержит г-р 1 тактовых импульсов, элемент И 2, блоки 3 и 6 установки начального состо ни , счетчик 4 импульсов, элемент ИЛИ 5, регистр 7 сдвига, сумматоры 8 и 9 по модулю два, дешифратор 10 и коммутатор 11, состо щий из элементов ИЛИ 12,13,14 и 15 и элементов И 16,17,18 и 19. Работа устройства состоит из трех этапов. Первый этап включает набор длины отсечки псевдослучайной последовательности (ПСП) с помощью блока 3 установки, набор шифра формируемого сообщени с помощью блока 6 установки, подачу управл ющих сигналов на входы дешифратора 10 дл образовани обратных св зей регистра 7 в соответствии с выбранным непереводимым полиномом. Второй этап включает запись установленной в блоке 3 установки длины отсечки ПСП в счетчик 4, запись шифра формируемого сообщени в регистр 7. Третий этап включает передачу информации. Цель достигаетс введением блоков установки 3 и 6, сумматора 9 и коммутатора 11. Устройство по п.2 ф-лы отличаетс выполнением коммутатора 11. 1 з.п. ф-лы, 1 ил.
Description
Јь vj
О©
оэ
С&
о
Изобретение относитс к электросв зи и может быть использовано в системах передачи дискретной информации с использованием псевдослучайных сигналов.
Цель изобретени - повышение скорости передачи информации.
На чертеже представлена структурна электрическа схема устройства передачи информации псевдослучайными сигналами.
Устройство содержит генератор 1 тактовых импульсов, элемент И 2, первый блок 3 установки начального состо ни , счетчик 4 импульсов, элемент ИЛИ 5, второй блок 6 установки начального состо ни , регистр 7 сдвига , сумматор 8 по модулю два, дополнительный сумматор 9 по модулю два, дешифратор 10 и коммутатор 11.
Коммутатор 11 содержит первый - четвертый элементы ИЛИ 12-15 и первый - четвертый элементы И 16-19.
Устройство передачи информации псевдослучайными сигналами работает следующим образом.
Первый этап (подготовка к работе) включает набор длины отсечки псевдослучайной последовательности (ПСП) с помощью первого блока 3 установки, набор шифра (номера) формируемого сообщени с помощью второго блока
6установки, подачу управл ющих сигналов на входы дешифратора 10 дл образовани обратных св зей регистра
7в соответствии с выбранным непереводимым полиномом. Второй этап включает запись установленной в первом блоке 3 установки длины отсечки ПСП в счетчик 4, запись шифра (номера) формируемого сообщени в регистр 7. Третий этап - передача информации.
В зависимости от требуемой длины отрезка ПСП в первом блоке 3 установки (блоке выбора длины отсечки ПСП) устанавливаетс в двоичном коде число элементарных сигналов (разр дов) формируемой ПСП. Информаци из первого блока 3 установки поступает на установочные входы счетчика 4.
Запись числа в двоичном коде осуществл етс при подаче импульса Запись на тактовьй вход счетчика 4. Во втором блоке 6 установки устанавливаетс в двоичном коде номер формируемого сообщени , записываетс в регистре 7 после подачи на него
импульса Запись на записывающий вход.
После запуска генератора 1 начинает вырабатывать последовательность тактовых импульсов, которые посту- пают на элемент И 2. После записи в счетчик 4 двоичной кодовой комбинации на его соответствующих выходах
Q по вл ютс потенциальные сигналы 1, которые поступают на элемент ИЛИ 5. На его выходе также.по вл етс сигнал 1, который поступа на элемент И 2, разрешает прохождение тактовых
импульсов на вычитающий вход счетчика 4 и на тактовьй вход регистра 7 до тех пор, пока на выходах счетчика 4 не установ тс сигналы О, в результате которых установ тс
0 сигналы О на выходе элемента ИЛИ 5 и на втором входе элемента И 2, запреща прохождение через него импульсов .
Следовательно, число элементарных
5 сигналов в формируемой ПСП (длина
отсечки) однозначно,определ етс двоичным числом, которое устанавливаетс на.устанавливающих входах счетчика 4 с помощью первого блока 3 установки.
0 Начальные услови дл работы регистра 7 задаютс вторым блоком 6 установки . Регистр 7 осуществл ет сдвиг записанного в нем шифра формируемого сообщени в моменты времени, опреде5 л емые поступающими на его тактовый вход импульсами с выхода элемента И 2. В первом сумматоре 8 происходит сложение по модулю два информации, записанной в чейках регистра 7.
0 Выбор заданной последовательности происходит заданием в двоичном коде номера последовательности на входах дешифратора 10. При этом на одном из выходов дешифратора 10 по вл етс
5 потенциальный сигнал 1, который поступает на первый - четвертый элементы ИЛИ 12-15 коммутатора 11. С выходов первого - четвертого элементов ИЛИ 12-15 сигнал поступает на первый - четвертый элементы И 16-19 коммутатора 11, тем самым обеспечива подключение соответствующих чеек регистра 7 к сумматору 8.
Просуммированные по модулю два элементы сообщени (соответствующие состо нию чеек регистра 7) с выхода сумматора 8 поступают на регистр 7, обеспечива формирование заданной ПСП.
0
5
На выходе дополнительного сумматора 9 за врем подачи тактовых импульсов с генератора 1 через элемент И 2 сформирована ПСП заданной длины, котора поступает в канал св зи. Если на второй вход сумматора 9 подать потенциальный сигнал 1, то на его выходе .формируетс инверсна ПСП.
Claims (2)
1. Устройство передачи информации псевдослучайными сигналами, содержащее последовательно соединенные re- нератор тактовых импульсов, элемент И, регистр сдвига и сумматор по модулю два, выход которого подсоединен к информационному входу последовательного ввода регистра сдвига, а также счетчик импульсов, дешифратор и элемент ИЛИ, причем вход генератора тактовых импульсов и входы дешифратора вл ютс соответственно запускающим входом и информационными вхо- дами устройства, отличающеес тем, что, с целью повышени скорости передачи информации, введены коммутатор, дополнительный сумматор по модулю два и первый и второй блоки установки начального состо ни , при этом выходы первого блока устанот вки начального состо ни подсоединены к соответствующим установочным входам счетчика импульсов, вычитающий вход которого подключен к выходу элемента И, к второму входу которого подключен выход элемента ИЛИ, входы которого подключены к соответствующим выходам счетчика импульсов, выходы второго блока установки начального состо ни подсоединены к соответствующим установочным входам регистра сдвига, дополнительные выходы которого подсоединены через коммутатор
0
0
5 д 5
0
5
к соответствующим входам сумматора по модулю два, управл ющие входы коммутатора подключены к соответствующим выходам дешифратора, а первый вход дополнительного сумматора по модулю два подключен к выходу регистра сдвига, причем тактовый вход счетчика импульсов, объединенные записывающие входы регистра сдвига и счетчика импульсов и второй вход дополнительного сумматора по модулю два вл ютс соответственно тактовым и управл ющим входами и дополнительным информационным входом
устройства, i
2. Устройство поп.1, отличающеес тем, что коммутатор содержит первый, второй, третий и четвертый элементы ИЛИ, выходы которых подсоединены соответственно к первым входам первого, второго, третьего i четвертого элементов И, пер.- вый вход первого элемента ИЛИ подключен к первым входам второго и третьего элементов ИЛИ, второй вход первого элемента ИЛИ подключен к второму входу второго элемента ИЛИ и к первому входу четвертого элемента ИЛИ, третий вход первого элемента ИЛИ подключен к вторым входам третьего и четвертого элементов ИЛИ, третий вход второго элемента ИЛИ подключен к третьим входам третьего и четвертого элементов ИЛИ, причем первый, второй и третий входы первого элемента ИЛИ, третий и четвертый входы второго элемента ИЛИ и четвертый вход третьего элемента ИЛИ вл ютс управл ющими входами коммутатора , вторые входы и выходы пер- вого, второго, третьего и четвертого элементов И вл ютс соответственно информационными входами и выходами коммутатора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874245729A SU1478366A1 (ru) | 1987-05-18 | 1987-05-18 | Устройство передачи информации псевдослучайными сигналами |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874245729A SU1478366A1 (ru) | 1987-05-18 | 1987-05-18 | Устройство передачи информации псевдослучайными сигналами |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1478366A1 true SU1478366A1 (ru) | 1989-05-07 |
Family
ID=21304543
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874245729A SU1478366A1 (ru) | 1987-05-18 | 1987-05-18 | Устройство передачи информации псевдослучайными сигналами |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1478366A1 (ru) |
-
1987
- 1987-05-18 SU SU874245729A patent/SU1478366A1/ru active
Non-Patent Citations (1)
Title |
---|
Пенни П.И. Системы передачи цифровой информации. - М.: Советское радио, 1976, с.286-288. Авторское свидетельство СССР № 1177940, кл. Н 04 L 25/08, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1478366A1 (ru) | Устройство передачи информации псевдослучайными сигналами | |
KR930004908B1 (ko) | 양방향 통신용 암호화/해독 시스템 | |
JP2752654B2 (ja) | スクランブル化符号のデータ伝送方式 | |
SU1636993A1 (ru) | Генератор псевдослучайных последовательностей | |
RU2029988C1 (ru) | Устройство для ввода дискретной информации | |
SU1190524A1 (ru) | Устройство дл декодировани корректирующих циклических кодов | |
SU1265994A1 (ru) | Устройство дл контрол | |
SU1363515A1 (ru) | Устройство дл передачи информации псевдослучайными сигналами | |
SU1107328A1 (ru) | Устройство дл передачи многочастотных сигналов | |
SU1372601A2 (ru) | Устройство дл формировани многопозиционных биортогональных шумоподобных сигналов | |
SU1140144A1 (ru) | Устройство дл приема и передачи информации | |
SU1562948A1 (ru) | Способ последовательной передачи и приема цифровой информации и устройство дл его осуществлени | |
SU1506584A1 (ru) | Устройство дл асинхронной коммутации цифровых сигналов | |
SU1049917A1 (ru) | Вычислительное устройство дл формировани маршрута сообщени | |
RU2042276C1 (ru) | Устройство для приема сообщений | |
SU1185365A1 (ru) | Устройство дл передачи и приема информации | |
RU2022347C1 (ru) | Устройство для обмена информацией | |
SU1522409A1 (ru) | Декодирующее устройство | |
SU1443178A1 (ru) | Устройство дл передачи и приема дискретной информации | |
SU1188891A2 (ru) | Устройство дл передачи сообщений | |
RU1771075C (ru) | Устройство приема двоичной информации в последовательном коде | |
SU1228296A2 (ru) | Устройство дл приема самосинхронизирующейс дискретной информации | |
SU1392625A1 (ru) | Устройство дл передачи информации псевдослучайными сигналами | |
SU1619407A1 (ru) | Преобразователь параллельного кода в последовательный | |
SU1356241A1 (ru) | Устройство дл телеконтрол промежуточных станций системы св зи |