SU1330737A1 - Pulse edge and droop shaper - Google Patents
Pulse edge and droop shaper Download PDFInfo
- Publication number
- SU1330737A1 SU1330737A1 SU853991680A SU3991680A SU1330737A1 SU 1330737 A1 SU1330737 A1 SU 1330737A1 SU 853991680 A SU853991680 A SU 853991680A SU 3991680 A SU3991680 A SU 3991680A SU 1330737 A1 SU1330737 A1 SU 1330737A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- bus
- flop
- flip
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение может быть использовано в системах обработки импульс- ОЙ информации в качестве синхронизирующего устройства. Цель изобрете- 1 и - устранение задержки заднего Фронта выходных импульсов относительно переднего фронта тактовых импуль- ов,. Формирователь содержит D-триг- герь 1 и 7, элемент И-НЕ 4 инвертор 6 и элементы И 11 и 12 В устройство Еведены элемент ИЛИ 3, элементы 8 задержки.; D-триггер 10 и образованы новые функциональные св зи. 2 ил (-0 00 со О |САЭThe invention can be used in systems for processing pulse information as a synchronizing device. The purpose of the invention is 1 and - to eliminate the delay of the rear front of the output pulses relative to the leading edge of the clock pulses. The shaper contains a D-flip-flop 1 and 7, the element AND-NOT 4 the inverter 6 and the elements AND 11 and 12 V device The element OR 3, the elements 8 delays are given .; D-trigger 10 and new functional connections are formed. 2 silt (-0 00 co O | SAE
Description
11eleven
Изобретение относитс к импульс- )1ой технике и может быть использовано в системах обработки импульсной ин- ,ии в качестве синхронизирующего устройстпа .The invention relates to the pulse-1 technique and can be used in the processing systems of the pulse in-, and as a synchronizing device.
Цель 1зобретени - устранение задержки заднего фронта выходных импульсов относительно переднего фронта тактовых импульсов.The purpose of the invention is to eliminate the delay of the falling edge of the output pulses relative to the leading edge of the clock pulses.
На фиг.1 представлена электрическа фу псциональна схема устройстваj на фиг.2 - временные диаграммы, по сн ющие его работу,Figure 1 shows the electrical circuit diagram of the device j in Figure 2 - timing diagrams explaining its operation,
Форьп рователь импульсов по фронту и спаду содержит первый D-триггер 1, О-вход которого соединен с информационной шиной 2, перпым входом элемента ИЛИ 3 и первглм входом элемента И-НЕ 4, R-вход соединен с выходом элемента Ш1И 3, S-вход - с выходом элемента И-НЕ А, С-вход - с шиной 5 тактовых импульсов и входом инвертора 6, а выход - с D-входом второго D-триггера 7, С-вход которого соединен с выходом инвертора 6 и входом элемента 8 задержки, R-вход - с игиной 9 Сброс и R-рходом третьего D-триггера 10, пр мой пь ход - с р-входом триггера 10, первым входом первого элемента И 11, вторым иходом элемента 1ШИ 3 и вторым входом элемента И-iiE А, а инверсньп в 11ход - с перпым входом второго эле;.|ента И 12, пыход Ki iToporo соединен с первой вы- :-:сдчой ииио 13, а зторой вход - с пр мь м Bi.xo,;,oM D-триггера 10, С-вход KOToporci сосдинегг с выходом элемента 8 задрр чки, а инперсныЛ - с втор;.1 Т1 :одом элемента И 11, выход 1{оторо -о соединен с второй Бьгх;од юй ИННОЙ 14.The front-end and decay pulse generator contains the first D-flip-flop 1, the O-input of which is connected to the information bus 2, the first input of the OR 3 element and the first input of the NAND 4 element, the R-input connected to the output of the Sh1I 3 element, S- the input is with the output of the NANDA element, the C input is with the bus of 5 clock pulses and the input of the inverter 6, and the output is with the D input of the second D flip-flop 7, the C input of which is connected to the output of the inverter 6 and the input of the element 8 delays, R-input - with igina 9 Reset and R-rokhoj third D-flip-flop 10, right my way - with p-input flip-flop 10, the first input of the first ele And 11, the second and the input element 1SHI 3 and the second input element I-iiE A, and the inverse of the 11th input - with the first input of the second element; | ENTI 12, the Ki iToporo is connected to the first you-: -: The second input is with the Bi.xo,;, oM D-flip-flop 10, C-KOToporci C-input with the output of the 8 delay valve element, and the L-port - with the second; .1 T1: And 11, output one otoo is connected with the second Bigh; one innoi 14.
Форм1грогзатель импульсов по фронту и спаду работает следующим образом. В исходном состо нии D-триггеры 7 и 10 наход тс в нулевом положении (фиг,2 ж, к). При отсутствии единичного импульса на шине 2 триггер 1 также находитс в нулевом положении (фиг.2д), так как на его S-входе имееетс единичный сигнал, а на R- входе - нулевой сигнал. На выходах элементог И 11 и 12 отсутствуют импульсы (фиг.2 л,м). Если при действи на шине 9 нулевого сигнала по вл етс единичный сигнал на шине 2 (фиг.2а) то триггер 1 устанавливаетс в единичное положение по переднему фронту перпогг посгупившего после по клечи The form1 pulse torner on the front and in the decay works as follows. In the initial state, the D-triggers 7 and 10 are in the zero position (FIG. 2, k, k). In the absence of a single pulse on bus 2, trigger 1 is also in the zero position (Figure 2d), since its S-input has a single signal and the R-input has a zero signal. At the outputs elemental And 11 and 12 there are no pulses (figure 2 l, m). If, when a zero signal appears on bus 9, a single signal appears on bus 2 (Fig. 2a), then trigger 1 is set to a single position on the leading edge of the trigger signal that was received after the clamp.
372372
единичного сигнала на шину 2 тактового импульса с шины 5 (фиг.2б). Так как триггеры 7 и 10 в единичное поло- жение не устанавливаютс , то на выходные шины 13 и 14 не выдаютс импульсы , а после окончани единичного сигнала на шине 2 триггер 1 устанавливаетс в нулевое положение.a single signal to the bus 2 clock pulse from the bus 5 (figb). Since the triggers 7 and 10 are not set to a single position, no output pulses are output to the output buses 13 and 14, and after the termination of a single signal on the bus 2, the trigger 1 is set to the zero position.
Цл приведени формировател в рабочее состо ние необходимо подать на шину 9 сигнал единичного уровн .To bring the former into operation, it is necessary to send a unit-level signal to bus 9.
При по влении единичного импульса на шине 2 триггер 1 подготавливаетс When a single impulse appears on bus 2, trigger 1 is prepared
к переводу в единичное положение, так как на его R-входе по вл етс единичный сигнал, на S-входе единичный сигнал сохран етс . Передним фронтом первого после по влени единичногоto transfer to a single position, since a single signal appears at its R input, the single signal at the S input remains unchanged. The front of the first after the appearance of a single
сигнала на шине 2 тактового импульса с шины 5 триггер 1 устанавливаетс в единичное положейие. Если в течение времени контрол , равного в этом случае t ,, t j+t° +t° (где t - дл№тельность тактового импульса на иш- не 5), входной импульс на шине 2 изменитс с единичного до нулевого уровн , то данный входной импульс считаетс помехой и триггер 1 в момент по влени на шине 2 нулевого сигнала устанавливаетс в нулевое положение сигналом нулевого уровн с выхода элемента ИЛИ 3 (фиг.2в). Если в течение времени контрол имрульс на шине 2 сохранит единичный уровень, то по переднему фронту импульса с вькода элемента НЕ 6 ( по переднему фронту паузы тактовых импульсов ) триггер 7 устанавливаетс .the signal on the bus 2 clock pulse from the bus 5 trigger 1 is set to one position. If during the monitoring time equal in this case t ,, t j + t ° + t ° (where t is for the duration of the clock pulse on ish- 5), the input pulse on bus 2 will change from one to zero, then This input pulse is considered to be interference and the trigger 1 at the time of the appearance on the bus 2 of the zero signal is set to zero position by the zero signal from the output of the element OR 3 (Fig. 2c). If during the monitoring time the impelles on the bus 2 remain at a single level, then on the leading edge of the pulse from the code of the HE 6 element (on the leading edge of the clock pulse pause), the trigger 7 is set.
в единичное положение (фиг.2е), одновременно запускаетс элемент 8 задержки (фиг.2и). При по вление сигнала единичного уровн на единичном выходе триггера 7 подготавливаетс in one position (Fig. 2e), delay element 8 is simultaneously launched (Fig. 2i). At the occurrence of a signal of a single level at the unit output of the trigger 7 is prepared
к срабатыванию триггер 10, так как на его D-входе по вл етс единичный сигнал, блокируетс работа элемента ИЛИ 3 по второму входу и включаетс элемент И 11, на выходе которого иTrigger 10 is triggered because a single signal appears at its D input, the operation of element OR 3 at the second input is blocked and AND 11 is turned on, the output of which
на шине 14 по вл етс единичный сигнал . Через врем (Г на выходе элемента 8 задержки по вл етс сигнал, по переднему фронту которого триггер 10 устанавливаетс в единичное положение , на втором входе элемента. И 11 по вл етс нулевой сигнал и на его выходе и на выходной шине 14 оканчиваетс единичный сигнал. Таким образом , на шине 14 сформирован импульс.A single signal appears on bus 14. After a time (G at the output of the delay element 8 a signal appears, on the leading edge of which the trigger 10 is set to a single position, a zero signal appears at the second input of the element. And a zero signal appears at its output and the output signal 14 ends at a single signal. Thus, an impulse is formed on the bus 14.
соответствующий,переднему фронту нм- пулЬса, поступившего на шину 2, синхронный паузе тактовых импульсов.the corresponding, to the leading edge of the NMT puls arriving on bus 2, is a synchronous pause of clock pulses.
При по влении в импульсе на шине 2 помех нулевого уровн длительностью меньше времени контрол во врем действи помехи на выходе элемента И-НЕ 4 по вл етс единичный сигнал и поэтому разрешаетс работа триггера 1 по С-входу. Если помеха совпала по времени с передним фронтом тактового импульса с шины 5, то триггер 1 устанавливаетс в нулевое положение, В момент окончани помехи, т.е. при по влении на шине 2 единичного сигнала , срабатывает элемент И-НЕ 4 и триггер 1 снова устанавливаетс в единичное положение.When a zero level noise appears in a pulse on bus 2 with a duration less than the monitoring time, a single signal appears at the output of the NAND element 4 and therefore trigger 1 on the C input is enabled. If the interference coincided in time with the leading edge of the clock pulse from the bus 5, then the trigger 1 is set to the zero position. At the moment of the end of the interference, i.e. When a single signal appears on bus 2, the AND-HE 4 element is triggered and the trigger 1 is set to the single position again.
После окончани сигнала на шине 1 по переднему фронту первого после этого тактового импульса с шины 5 триггер 1 устанавливаетс в нулевое положение. Если за врем контрол на шине 2 не по в тс импульсы единичного уровн , то по переднему фронту импульса с выхода элемента НЕ 6 (переднему фронту паузы тактовых импульсов ) устанавливаетс в нулевое положение триггер 7, одновременно запускаетс элемент 8 задержки. В св зи с исчезновением единичного сигнала на единичном выходе триггера 7 Fia выходе элемента И-НЕ 4 по вл етс единичный сигнал, а на выходе элемента ИЛИ 3 - нулевой сигнал. При по влении единичного сигнала на нулевом выходе триггера 7 срабатывает элемент И 12 и по вл етс сигнал на выходной шине 13. Через врем по переднему фронту импульса с выхода элемента 8 задержки триггер 10 устанавливаетс в нулевое положение, исчезает еди13 сформирован и выдан импульс, 1ЧН1Т- ветствующий заднему фронту импульса, поступившего- на шину 2, синхронный паузе тактовых импульсов. Формирователь импульсов по фронту и спаду возвращаетс в исходное состо ние.After the termination of the signal on bus 1 on the leading edge of the first clock pulse after this from bus 5, trigger 1 is set to zero. If during the monitoring on bus 2, no unit level pulses are received, then on the leading edge of the pulse from the output of the NOT 6 element (the leading edge of the pause of the clock pulses) the trigger 7 is set to the zero position, while the delay element 8 is simultaneously started. In connection with the disappearance of a single signal, a single signal appears at the single output of the 7 Fia trigger, the output of the NAND 4 element and a zero signal at the output of the OR 3 element. When a single signal appears at the zero output of the trigger 7, element 12 triggers and a signal appears on the output bus 13. After a time on the leading edge of the pulse from the output of the delay element 8, the trigger 10 sets to the zero position, one pulse is generated and a pulse is generated, 1ЧН1Т - branching to the trailing edge of the pulse received on bus 2, synchronous pause of clock pulses. The pulse shaper at the front and in the decay returns to its original state.
ЬB
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853991680A SU1330737A1 (en) | 1985-12-17 | 1985-12-17 | Pulse edge and droop shaper |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853991680A SU1330737A1 (en) | 1985-12-17 | 1985-12-17 | Pulse edge and droop shaper |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1330737A1 true SU1330737A1 (en) | 1987-08-15 |
Family
ID=21210600
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853991680A SU1330737A1 (en) | 1985-12-17 | 1985-12-17 | Pulse edge and droop shaper |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1330737A1 (en) |
-
1985
- 1985-12-17 SU SU853991680A patent/SU1330737A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетег.ьстБО СССР № 1132352, кл. Н 03 К 5/01, 1Ч8Ь. Авторское свидетельство СССР № 1115211, KJb Н 03 К 5/0Ь 1982 54; ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ ПО i POHTy И СПАДУ * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1330737A1 (en) | Pulse edge and droop shaper | |
SU1190498A1 (en) | Device for synchronizing pulses | |
SU1151950A1 (en) | Device for determining values of boolean functions | |
SU1117841A1 (en) | Device for providing impulse noise protection when synchronous receiving of pulse signals | |
SU1211864A1 (en) | Device for synchronizing pulses | |
SU1182651A1 (en) | Device for selecting single pulse | |
RU1798919C (en) | Device for testing pulse sequence | |
SU1599976A1 (en) | Clocking device | |
SU1298872A1 (en) | Clock synchronization device | |
SU1205277A1 (en) | Device for synchronizing pulses | |
SU966874A2 (en) | Pulse shaper | |
SU1157666A1 (en) | Single pulse generator | |
SU1633489A1 (en) | Counter with arbitrary odd scale | |
SU1381695A1 (en) | Single-pulse former | |
SU1256179A1 (en) | Generator of single pulses | |
SU1378035A1 (en) | Pulse selector by recurrence rate | |
SU1411953A1 (en) | Selector of pulses by duration | |
SU1552363A1 (en) | Control signal shaper | |
SU1238223A1 (en) | Device for separating pulses of two sequences | |
SU993456A1 (en) | Pulse synchronization device | |
SU1403351A1 (en) | Device for extracting single pulse from continuous sequence | |
SU1411950A1 (en) | Pulse shaper | |
SU1345329A1 (en) | Clutter protection device | |
SU1257818A2 (en) | Pulse shaper | |
SU1243113A1 (en) | Device for synchronizing pulses |