SU1275762A1 - Делитель частоты следовани импульсов - Google Patents
Делитель частоты следовани импульсов Download PDFInfo
- Publication number
- SU1275762A1 SU1275762A1 SU853874954A SU3874954A SU1275762A1 SU 1275762 A1 SU1275762 A1 SU 1275762A1 SU 853874954 A SU853874954 A SU 853874954A SU 3874954 A SU3874954 A SU 3874954A SU 1275762 A1 SU1275762 A1 SU 1275762A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- elements
- pulse
- pulses
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретени - повышение равномерности следовани выходных импульсов. Поставлен-г . на цель достигаетс тем, что в делитель введены шина 5 управлени , элементы И 2,3 и блок 4 вычитани импульсов . Кроме того, он содержит п-разр дный счетчик 1 импульсов, входную 6 и выходную 10 шины, элемент : ТШИ 7, группу из п элементов И 8.18 .4, шины 9 кода управлени , элемент И12 и триггер 11. 2 з.п. ф-лы, 4 ил. (Л
Description
I Изобретение относитс к импульсно технике и может быть использовано в устройствах автоматики и вычислитель ной техники. Цель изобретени - повышение равномерности следовани выходных импульсов . На фиг.1 приведена электрическа функциональна схема делител частоты следовани импульсов; на фиг.2 электрическа функциональна схема счетчиков импульсов; на фиг.З - элек трическа функциональна схема делител частоты следовани импульсов при наращиванини числа разр дов; на фиг.4 - временные диаграммы, по сн ю щие работу п-разр дного счетчика импульсов . Делитель частоты следовани импульсов содержит п-разр дный счетчик 1 (на фиг. 1 приведен пример дл случа п А), вход которого соединен с выходом первого элемента И 2 и с первым входом второго элемента И 3, вхо ды с первого по (п + 1)-й которого соединены с соответственно с первого по п-й выходами первой группы выходов п-разр дного счетчика 1 импульсов , первый вход первого элемента И 2 соединен с выходом блока 4 вычитани импульсов„ второй вход - с шиной 5 управлени ; суммирующий вход блока 4 вычитани импульсов соединен с входной шиной 6, вычитающий вход блока 4 вычитани импульсов соединен с выходом элемента ИЛИ 7, входы кото рого соединены с выходами соответствующих элементов 8.1-8.4 группы из п элементов И, первые входы указанных элементов И соединены с соответствующими разр дами шины 9 управл ющего кода, вторые входы - с соответствующими выходами второй группы выходов п-разр дного счетчика 1 импульсов; выходна шина 10 соединена с выходом второго элемента И 3, в качестве дополнительных выходных шин могут быть использованы выходы первой группы выходов п-разр дного счет чика 1 импульсов. Блок 4 вычитани импульсов может быть выполнен в виде 1 К-триггера 11 и элемента И 12, выход которого соединен с выходом блока 4 вычитани им пульсов, суммирующий вход которого соединен с 1-входом I К-триггера 11 и с первым входом элемента И 12, вто рой вход которого соединен с выхода622 ми I К-триггера 11, К-вход которого соединен с вычитающим входом блока 4 вычитани импульсов. Б делителе частоты следовани импульсов п-разр дный счетчик 1 импульсов (на примере п 4) содержит п последовательно соединенных триггеров 11.1-11.4, пр мой выход каждого из которых соединен с соответствующим выходом 13.1-13.4 первой группы выходов п-разр дного счетчика 1 импульсов , вход 14 которого соединен с входом первого триггера 11.1 и с первыми входами элементов И 15.115 .4 группы из п элементов И, выход каждого из которых соединен с соответствующим выходом 16.1-16.4 второй группы выходов п-разр дного счетчика 1 импульсов; первый вход каждого из элементов И 17.1-17.3 группы из (n-l)-ro элемента И соединены с инверсным выходом соответствующего триггера 11.2-11.4, остальные входы указанных элементов И - с пр мыми выходами всех предьщущих триггеров (например, дл элемента И 17.2 - с пр мыми выходами триггеров 11.1 и 11.2); инверсный выход первого триггера 11.1 соединен с вторым входом первого элемента И 15.1 группы из п элементов И; выходы элементов И 17.1-17.3 соединены с вторыми входами элементов 15.2-15.4. Наращивание числа разр дов устройства (фиг.З) приводит к соответствующему увеличению первых элементов И 2.1-2.2, вторых элементов И 3.1 и 3.2, групп 18.1-18.2 из п элементов И 8.1-8.3 (на примере п 3) и элементов ИЛИ 7.1-7.2, выходы которых соединены через дополнительный элемент ИЛИ 7.3 с вычитающим входом блока 4 вычитани импульсов. Сигнал с выхода блока 4 вычитани импульсов используетс в качестве тактового дл п-разр дных счетчиков 1.1 и 1.2 импульсов, а выходной сигнал элемента И 3 (в данном случае элемента И 3.1) используетс в качестве управл ющего дл последующих каскадов делени частоты. Делитель частоты следовани импульсов позвол ет производить деление частоты следовани входных импульсов на следующие коэф(|)ициенты „N + K N + K N-fK N + К, --- , -т- , -о- и т.д. где, К О - N - 1, причем значение п задаетс с шины 9 двоичным кодом. Устройство работает следующим образом . При подаче единичного уровн на шину 5 и при единичном состо нии триггера 11 блока 4 импульсы входной частоты с шины 6 поступают на вход счетчика 1 (фиг.Аа). Триггеры 11.111 .4 последовательно дел т импульсы входной частоты на два (фиг.4б,д), которые и присутствуют, соответствен но, на выходах 13.1-13.4. Элементы 17.1-17.3 вьщел ют определенные состо ни счетчика 1. Если, например, на инверсном выходе триггера 11.1 импульсы (длительность которых равна периоду входных импульсов) по вл ютс после каждого четного входного импульса (фиг.4е), то на выходе элемен та 17.1 - после первого, п того, дев того и т.д. входных импульсов (фиг.4ж), на выходе элемента 17.2 после третьего, одиннадцатого и т.д. входных импульсов (фиг.4и) и на выхо де элемента 17.3 - после седьмого, п тнадцатого и т.д. входных импульсо ( фиг.4к). С помощью элементов 15.1-15.4 дли тельность указанных импульсов укорачиваетс до длительности входных импульсов (фиг. 4л,н). Таким образом, на каждые Х1 входн Эти импульсы поступают на входы соответствукнцих элементов 8.1-8.4. На входы элемента 7 пройдут не все импульсы, а только те, дл которых существует разрешение на других вхо дах элементов 8.1-8.4 с шины 9. В случае, когда К О, на входы элеме та 7 не поступит ни одного импульса Дл нахождени количества импуль сов на входах и выходе элемента 7 число К, задаваемое с шины 9, представим следующим образом: К1..2% K2.2V КЗ.-2% К4.-2 где Kj - значени соответствующих разр дов (i 1....,4)кода на шине
Claims (3)
- 40 XI принимающие два значени : ноль или единица. Учитыва , что разр д К4 воздействует на вход элемента 8.1, разр д КЗ - на вход элемента 8.2, разр д IК2 - на вход элемента 8.3, а разр дК1 - на вход элемента 8.4, можем определить количество импульсов на входах элемента 7: на выходе элемента XI К4, на выходе элеQ . 1 будет -т- . -|1-,кз, мента 8.2 будет на выходе элемента 8-3 будет ---/К2, а на вы8- . - -flК1 импуль-. ходе элемента Так как импульсы, поступающие на входы элемента 7, взаимно нигде не перекрываютс , то на его выходе будет суммарное количество входных импульсов , равное: Каждый импульс с выхода элемента 7 воим задним фронтом измен ет состо ие триггера 11 на нулевое, запреща ем самым прохождение следующего вход ого импульса через элемент 12; этот мпульс своим задним фронтом перевоит триггер 11 в исходное состо ние. Обозначив количество входных имульсов на шине 6 в единицу времени ерез откуда количество импульсов в единицу времени на входе счетчика 1 будет равно КЗ К4 2 2 Таким образом, число импульсов в единицу времени на выходе 13.4 счетчика 1 будет в N раз меньше числа импульсов на его входе: Х1 Х2 отсюда следует, что коэффициент делени предлагаемого устройства будет равен м X М/К1 К2 КЗ K4s N + NC 2 + 2 2 Учитыва , что N 2 дл данного случа , можно записать КЗ . К4, м т J. J. - X ( jT + 2 22 2 + К1,2°н- К2,2+ К3. К4,2 N + К. Дл выхода 13.3 счетчика 1 коэффициент делени будет равен --- , дл выхода 13.2 - --- , дл выхода п 1 - 1.К 1J.1g. С помощью элемента 3 на ши е 10 формируютс выгодные импульсы (фиг.4р) длительность которых равна длительности входных импульсов на шине 6 (фиг,4а). Эта шина используетс в качестве шины переноса при построении делителей частоты следовани импульсов повышенной разр дности. Формула изобретени 1. Делитель частоты следовани им .пульсов, содержащий п-разр дный счетчик импульсов, входную и выходную шины, элемент ИЛИ, входы которого соединены с выходами соответствующих элементов И группы из п элементов И, первые входы которых соединены с соответствующими разр дами шины управл ющего кода, отличающийс тем, что, с целью повышени равномерности следовани выходных импульсов , в него введены шина управлений , первый и второй элементы И и блок вьтитани импульсов, суммирующий вход которого соединен с входной шиной , вычитающий вход - с выходом элемента ИЛИ, а выход - с первым ;зходом первого элемента И, второй вход которого соединен с шиной управлени ,, выход - с входом п-разр дного счетчика импульсов и с первым входом второго элемента И, выход которого соединен с выходной шиной, а с второго по (п+ +1)-й входы - с соответственно с первого по п-й выходами первой группы выходов п-разр дного счетчика импульсов , втора группа выходов которого соединена с вторыми входами соответствующих элементов И группы из п элементов И.
- 2.Делитель поп.1, отличающийс тем, что блок вычитани импульсов содержит элемент И и I К-триггер , К-вход которого соединен с вьгаитающим входом блока вычитани импульсов , суммирующий вход которого соединен с первым входом элемента И и с 1-входом I К-криггера, выход которого соединен с вторьм входом элемента И, выход последнего соединен с выходом блока вьтитани импульсов.
- 3.Делитель по п.1, отличающийс тем, что п-разр дный счетчик импульсов содержит п последовательно соединенных триггеров, пр мой выход каждого из которых соединен с соответствующим выходом первой группы выходов п-разр дного счетчика импульсов , вход которого соединен с входом первого триггера и с первыми входами элементов И группы из п элементов И, выход каждого из которых соединен с соответствующим выходом второй группы выходов п-разр дного счетчика импульсов , и элементы И группы из (n-l)-ro элемента И, первьй вход каждого из которых соединен с инверсным выходом соответствук цего триггера, начина с второго, остальные входы - с пр мыми выходами всех предыдущих триггеров, инверсный выход первого триггера соединен с вторым входом первого элемента И группы из п элементов И, а выходы элементов И группы из (п-1)-го элемента И соединены с вторыми входами соответствующих, начина с второго , элементов И группы из п элементов И.Фи2. 4
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853874954A SU1275762A1 (ru) | 1985-03-25 | 1985-03-25 | Делитель частоты следовани импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853874954A SU1275762A1 (ru) | 1985-03-25 | 1985-03-25 | Делитель частоты следовани импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1275762A1 true SU1275762A1 (ru) | 1986-12-07 |
Family
ID=21169752
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853874954A SU1275762A1 (ru) | 1985-03-25 | 1985-03-25 | Делитель частоты следовани импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1275762A1 (ru) |
-
1985
- 1985-03-25 SU SU853874954A patent/SU1275762A1/ru active
Non-Patent Citations (1)
Title |
---|
Лейнов Л.М. и др. Цифровые делители частоты на логически элементах. - М.: Энерги , 1975, с. 74, рис. 3-17. Авторское свидетельство СССР 1119177, кл. НОЗК23/00, 21.06.83. Авторское свидетельство СССР 365823, кл. Н 03 К 5/156, 25.05.71. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1275762A1 (ru) | Делитель частоты следовани импульсов | |
SU1509957A1 (ru) | Устройство дл селекции признаков изображени объектов | |
SU546937A1 (ru) | Перестраиваемый фазо-импульсный многоустойчивый элемент | |
SU1307550A1 (ru) | Устройство дл моделировани равноверо тной бесповторной выборки | |
SU717756A1 (ru) | Устройство дл определени экстремального числа | |
SU1262519A1 (ru) | Устройство дл логической обработки информации | |
SU792574A1 (ru) | Синхронизирующее устройство | |
SU824443A1 (ru) | Многоканальный дес тичный счетчик | |
SU1397936A2 (ru) | Устройство дл перебора сочетаний | |
SU1633529A1 (ru) | Устройство дл мажоритарного выбора асинхронных сигналов | |
SU780205A1 (ru) | Реверсивный двоично-дес тичный счетчик | |
SU1167730A1 (ru) | Счетчик-умножитель импульсов | |
SU1529207A1 (ru) | Устройство дл ввода цифровой информации | |
SU860317A1 (ru) | Резервированный счетчик импульсов | |
RU2047272C1 (ru) | Реверсивный двоичный счетчик | |
SU1552171A1 (ru) | Устройство дл сравнени чисел в системе остаточных классов | |
SU1193658A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU750480A1 (ru) | Устройство дл сравнени чисел с допусками | |
SU771660A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU1310822A1 (ru) | Устройство дл определени старшего значащего разр да | |
SU1019638A1 (ru) | Цифро-частотный умножитель | |
SU1394214A1 (ru) | Устройство дл сортировки чисел | |
SU1290517A1 (ru) | Счетное устройство | |
SU920628A1 (ru) | Устройство дл измерени временных интервалов | |
SU1444744A1 (ru) | Программируемое устройство дл вычислени логических функций |