SU1151991A1 - Устройство дл контрол электрического монтажа - Google Patents
Устройство дл контрол электрического монтажа Download PDFInfo
- Publication number
- SU1151991A1 SU1151991A1 SU833593580A SU3593580A SU1151991A1 SU 1151991 A1 SU1151991 A1 SU 1151991A1 SU 833593580 A SU833593580 A SU 833593580A SU 3593580 A SU3593580 A SU 3593580A SU 1151991 A1 SU1151991 A1 SU 1151991A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- elements
- inputs
- output
- outputs
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЭЛЕКТРИЧЕСКОГО МОНТАЖА, содержащее блок индикации, узел ввода, выходными шинами соединенный с входами регистра задани адреса, регистра задани вида проверки и управл ющиьш входами первогоблока формирователей одиночных импульсов, входы синхронизации которого подключены к выходам генератора импульсов, выход регистра задани адреса подключен к первым входам первой и второй групп элементов И, адресного блока, включающего первый и второй счетчики, информационными входами соединенные с выходами первой и второй групп элементов И соответственно, первый и второй дешифраторы , подключенные входами к выходам одних разр дов первого и второго счетчиков соответственно, подсоединенных выходами других разр дов к входам усилителей группы, первую и вторую группы элементов ИЛИ, первыми входами соединенных с выходами первого и второго дешифраторов, выход переполнени первого счетч ика соединен с первым входом первого элемента ИЛИ, выходом св занного со счетным входом второго счетчика, а входы сброса обоих счетчиков подключены к шине Установка О, вторые входы первой и второй групп элементов И св заны с соответствующими выходами , первого блока формировани одиночных импульсов, выходы первой и второй групп элементов ИЛИ св заны с входом дешифратора адреса и адресным входом контролируемого блока, который первьм выходом контактной группы соединен с информационным входом коммутатора, входом задани , стимулирующих воздействий подключенного к выходу блока стабилизаторов напр жени , формирователь командных импульсов , состо щий из третьей группы элементов ИЛИ и третьей группы элесл ментов И, выходы которой соединены с входами третьей группы элементов ИЛИ, соединенной выходами . с управл ющими входами коммутатора, блока стабилизаторов напр жени и контролируемого блока, отлиел чающеес тем, что, с целью расширени функциональных возможностей устройства, в него введены блок группового подключени точек, то щий из первого и второго й.5-триггеров и п ти элементов И, блок формировани вида проверки, состо щий из четвертой и п той групп элементов И, первого регистра сдвига, регистра оперативной пам ти вида про- , верки, второго и третьего элементов ИЛИ, третьего Р5-триггера, шестого , седьмого и восьмого элементов И и первого формировател одиночных импульсов, блок формировани шагов управлени , состо щий из второго регистра сдвига, дев того и дес того
Description
-элементов И, четвертого RS-триггера, четвертого и п того элементов ИЛИ, преобразователь кода, состо щий из третьего ичетвертого счетчиков, шестой и седьмой групп элементов И, одиннадцатого элемента И, шестого и седьмого элементов ИЛИ, второго блока формирователей одиночных импульсов , п того Rb-триггера и второго формировател одиночных импульсов блок задержки, состо щий из п того счетчика, третьего дешифратора, вось мой группы элементов И, восьмого, дев того и дес того элементов ИЛИ, третьего формировател одиночных импульсов , двенадцатого элемента И и шестого RS-триггера,блок сравнени состо щий из группы элементов сравне ни , тринадцатого и четырнадцатого элементов И, первого и второго элементов НЕ и группы разв зывающих резисторов, измеритель, состо щий из группы управл емых усилителей, компаратора, блока формировани эталонных напр жений и формировател . импульсов, управл юпщм входом соединенного с выходом третьей группы элементов ИЛИ, а информационным входом - с выходом компаратора, первый вход которого подключен к выходам группы управл емых усилителей второй вход - к входу блока, формировани эталонных напр жений, управл ю щими входами совместно с управл ющими входами группы управл емых усилителей соединенного с выходами четвер той группы элементов И и входами второго элемента ИЛИ, первые входы первого и второго элементов И соединены с выходом третьей группы элемен тов ИЛИ, выход.первого элемента И со счетным входом второго счетчика, вторые входы первой группы элементов ИЛИ подключены к Выходу третьего элемента И, первым входом св занного с пр мым выходом первого Й5-триггера и вторым входом второго элемента И, инверсный выход первого RS-триггера соединен с вторым входом первого и первым входом четвертого элементов И, третий вход второго, вторые входы третьего и четвертого и первый вход п того элементов И подключены к Пр мому выходу второго RS-триггера выход второго элемента И св зан . с вторым входом первого элемента ИЛИ а выход четвертого элемента И с вторыми входами второй группы эле1 91 ментов ИЛИ, выход переполнени первого счетчика соединен с вторым входом п того элемента И, подключенного выходом к 5-входу первого RS-триггера , R-вход которого соединен с шиной Установка О и R-входом второго RS-триггера, S-входом подключенного к одному из выходов первого блока формирователей одиночных импульсов , соответствующие выходы которого св заны с первыми входами п той группы элементов И и третьего элемента ИЛИ, вторые входы п той группы элементов И соединены с выходами регистра задани вида проверки, а выходы - с информационными входами регистра оперативной пам ти вида проверки, подключенного выходами к первым входам четвертой группы элементов И, первые входы которой соединены с выходами первого регистра сдвига, управл ющими входами подключенного к выходам шестого и седьмого элементов И, первыми входами св занных с пр мым выходом третьего ЯЗ-триггера и управл юпр1м входом первого формировател одиночных импульсов , информационный вход которого соединен с выходом второго элемента ИЛИ, вход синхронизации и вторые входы шестого и седьмого элементов ИЛИ - с выходами генератора импульсов , а выход - с R-входом третьего RS-триггера, 5-входом подключенного к выходу третьего элемента ИЛИ, BTopbJM входом-св занного с выходом седьмого элемента И, первый вход которого соединен с выходом переполнени второго счетчика, 4 второй вход с выходом последнего разр да второго регистра сдвига, управл ющие входы второго регистра сдвига подключены к выходам дев того.и дес того элементов И, а выходы - к третьей группе элементов И, первые входы дев того и дес того элементов И соединены с выходом четвертого Rs-триггера, R-входом подключенного к выходу четвертого , 3-входом - к выходу п того элементов ИЛИ, вторые входы дев того и дес того элементов И соединены с выходами генератора импульсов, первый вход четвертого элемента ИЛИ и вход сброса второго регистра сдвига св заны с шиной Установка О, остальные входы четвертого элемента ШШ - с вь1ходами третьей группы элементов ШШ, первый вход п того
элемента ИЛИ соединен с соответствующим выходом блока формирователей одиночных импульсов, второй вход с первым выходом первого формировател импульсов, а третий - с выходом второго формировател одиночных импульсов , информационный вход второго формировател одиночных импульсов подключен к выходу третьего счетчика , информационными входами соединенного с выходами шестой группы элементов И, первые входы которых подключены к выходам группы усилителей, а вторые входы - к первому выходу вто рого блока формирователей одиночных импульсов, первым входом управлени соединенного с вторым выходом первого формировател импульсов, второй вход второго блока формирователей одиночных импульсов св зан с первьм входом шестого элементаИЛИ, выход которого подключен к входам сброса третьего и четвертого счетчиков, счетными входами соединенных с выходом одиннадцатого элемента И, первым входом подключенного к выходу п то го R5-триггера и управл кицему входу второго формировател одиночных импульсов , второй вход одиннадцатого элемента И, входы синхронизации второго блока формирователей одиночных импульсов и второго формировател одиночных импульсов соединены с выходами генератора импульсов, 5-вход п того КЗ-триггера подключен к третьему выходу второго блока формирователей одиночных га пульсов, а R-вход к выходу седьмого элемента ИШ, первым входом св занного с выходом второго формировател одиночных импульсов , первымивходами седьмой группы элементов И и первым входом седьмого элемента ИЛИ, вторые входы шестого и седьмого элементов ИЛИ соединены с шиной Установка О, вторые входы седьмой группы элементов И подключены к выходам четвертого счетчика, а выходы - к первому входу блока индикации , вторым входом соединенного с выходами четвертой группы элементов И,, с вторыми входами восьмой групы элементов И, вторые входы которых соединены с выходами третьего дешифратора,, подключенного к выходам п того счетчика, счетным входом св занного с выходом двенадцатого элемента И, первый вход которого соединен с выходом шестого RS-триггера и управл ющим входом третьего формировател одиночных импульсов, информационным входом подключенного через восьмой элемент ИЛИ к выходам элементов И восьмой группы, второй вход двенадцатого элемента И и вход синхронизации третьего формировател одиночных импульсов соединены с . ззыходами генератора импульсов, S-вход шестого RS -триггера и первый вход дев того элемента ИЛИ соединены с выходом элементов ИЛИ третьей группы, а 1 -вход - с выходом дес того элемента ИЛИ, первым входом св занного с выходом третьего формировател одиночных импульсов и четвертым входом п того элемента ИЛИ, вторые входы дев того и дес того элементов ИЛИ соединены с шиной Установка О,. , а выход дев того элемента ИЛИ с входом сброса п того счетчика, п тый вход п того элемента ИЛИ подключен к выходу тринадцатого элемента И, подсоединенному через первый элемент НЕ к первому входу четырнадцатого элемента И, второй вход которого соединен с первым входом тринадцатого элемента И и соответствующим выходом третьей группы элементов ИЛИ, остальные входы тринадцатого элемента И подключены к выходам элементов сравнени и третьим входом блока индикации , первые входы элементов сравнени соединены с вторьвда выходами контактных групп контролируемого блока и через разв зывающие резисторы с выходом второго элемента НЕ, а вторые входы - с выходами дешифратора адреса , вход второго элемента НЕ подключен к соответствуючему выходу четвертой группы элементов И.
Изобретение относитс к области автоматики и вычислительной техники.
в частности к устройствам проверки и контрол целостности электрических цепей, измерени их сопротивлений и проверки функционировани релейнокоммутационных блоков. Целью изобретени вл етс расширение функциональных возможностей устройства. На фиг. 1 представлена схема устройства дл проверки электрического монтажа; на фиг. 2 - то же j блока ввода; на фиг. 3 - то же,блока группового подключени точек и адресного блока; на фиг. 4 - то же,блока форми ровани вида проверки; на фиг. 5 то же;,блока формировани шагов управлени ; на фиг. 6 - то же,формировател командных импульсов; на фиг. 7 - то же Iпреобразовател кода; на фиг. 8 - то же,генератора импульсов; на фиг. 9 - то же ,блока задержки; на фиг. 10 - то же,блока сравнени ; на фиг. 11 - то же ,измерител ; на фиг. 12 - то же,коммутатора . Устройство (фиг. 1) состоит из узла 1 ввода, блока 2 индикации, блока 3 группового подключени точек адресного блока 4, блока 5 формирова ни вида проверки, блока 6 формирова ни шагов управлени , формировател командных импульсов, преобразовател 8 кода, генератор 9 импульсов, блока 10 задержки, блока 11 сравнени , дешифратора 12 адреса, блока 13 стабилизаторов напр жени , измерител 14 и коммутатора 15, контролируемого блока 16. Узел 1 ввода (фиг.2) состоит из регистра 17 задани адреса , регистра 18 задани вида проверки , клавиатуры 19, блока 20 формирователей одиночных импульсов. Блок 3 (фиг. 3) состоит из первого 2 1 и второго 22 R5 -триггеров, первого 23, второго 25, третьего 24, четвертого 26 и п того 27 элементов И. , Адресный блок 4 (фиг. 3) состоит из Первого 28 и второго 29 счетчиков , первого 30 и второго 31 дешифра торов, первой 32 и второй 33 групп элементов ШШ, группы усилителей 34, первой 35 и второй 36 групп элементов И и элемента ИЛИ 37. Блок 5 формировани вида проверки (фиг. 4) состоит из первого регистра 38 сдвига, регистра 39 оперативной пам ти вида проверки, четвертой 40 и п той 41 групп элементов И, второго 42 и третьего 43 элемен тов ИЛИ, третьего RS-триггера 44, шестого 45, седьмого 46 и восьмого 47 элементов И и первого формировател 48 одиночных импульсов. Блок 6 формировани шагов управлени (фиг. 5) состоит из второго регистра 49 сдвига, дев того 50 и дес того 51 элементов И, четвертого RS-триггера 52, четвертого 53 и п того 54 элементов ИЖ. Формирователь 7 командных импульсов (фиг. 6) состоит из третьей группы 55 элементов И и третьей группы 56 элементов ИЛИ. Преобразователь 8 кода (фиг. 7) состоит из третьего счетчика 57 и.четвертого счетчика 58, шестой 59 и седьмой 60 групп элементов И, одиннадцатого элемента И 61, п того R5 триггера 62, шестого 63 и седьмого 64 элементов ИЛИ, второго блока 65 формирователей одиночных импульсов и второго формировател 66 одиночных импульсов-. Генератор 9 импульсов (фиг. 8) состоит из мультивибратора 67, регистра 68 и блока 69 элементов И. Блок 10 задержки (фиг. 9) состоитиз п того счетчика 70, третьего дешифратора 71, восьмой группы 72 элементов И, восьмого 73, дев того 74 и дес того 75 элементов ИПИ, третьего формировател 76 одиночных импульсов , элемента И 77 и шестого триггера 78. Блок 11 сравнени (фиг. 10) состоит из элементов 79 сравнени , тринадцатого 80 и четырнадцатого 81 элементов И, первого 82 и второго 83 элементов НЕ, резисторов 84. Измеритель 14 (фиг. 11) состоит из группы управл емых усилителей 85, компаратора 86, формировател 87 эталонных напр5рсений и формировател 88 импульсов. Коммутатор 15 (фиг. 12) состоит из группы реле 89. Контролируемь1й блок 16 в общем случае имеет входы управлени , вхоы адреса и выходы контактных групп. Устройство работает следующим образом. Перед началом проверки контролиуемого блока 16 узла задаютс виды проверки, которьми должен быть охваен контролируемый блок. Врздами проверок, например, могут ыть проверки перемычек электричесS
кой цепи, разоб це.ннь1Х цепей, сопротивлений и т.д.
Выполнение той или иной проверки обусловлено занесением логической е/диницы в соответствующий разр д .регистра 39.
Начальный адрес набираетс при помощи клавиатуры 19 и посылваетс в счетчики 28 и 29.
Синхронизаци всех блоков устрой ства достигаетс работой генератора 9, который вырабатывает четырехтактную последовательность импульсов Т1-Т4.
Работа устройства начинаетс от пускового импульса, который вырабатываетс одним из формирователей в блоке 20 при включении соответствующего переключател клавиатуры 19
С выхода блока 20 сигнал пуска поступает на вход элемента ИЛИ 43 блока 5 и включает триггер 44. С выхода последнего сигнал разрешени поступает на входы элементов И 45 и 46 и формировате л 48, на вторые входы которых поступают импульсы с выхода генератора 9. С выхода элементов И 45 и 46 импульсы поступают на управл ющие входы регистра 38. Сдвиг сигнала в разр дах регистра 38 осуществл етс в два такта - первым и третьим импульсами генератора 9, С выхода регистра 38 сигналы поступают на первые входы группы 40 элементов И, вторые входы которой соединены с выходом регистра 39, каждый триггер которого несет информацию о заданном виде проверки , котора вводитс через группу 41 элементов И из регистра 18. Совпадение сигналов выхода регистров 38 и 39 формирует на выходе группы 40 элементов И сигнал,- соответствующий заданному виду проверки
В регистре 39 каждый разр д отведен под определенный вид проверки Если какой-либо из кодов не задан дл проверки контролируемого блока 15, то триггер, соответствукшщй этому виду проверки в регистре 39, останетс не включенным. Тогда при формировании импульсов сдвига сформируетс такое количество импульсов которое необходимо дл установлени регистра 38, соответствзпощего бли-, жайщему заданному виду проверки. Эт достигаетс тем, что сигнал разрешени сдвига с триггера 44 поступае
991
до тех пор, пока триггер не переключитс в исходное (нулевое) состо ние импульсом с выхода формировател 48, который управл етс выходом элемента ИЛИ 42, подключенного входами к выходам группы 40 элементов
Смена проверки осуществл етс при совпадении единичных сигналов на входах элемента И 47, на один вход которого поступает сигнал переполнени с выхода счетчика 29, а на второй вход - сигнал с последнег разр да регистра 49.
Импульс с выхода элемента И 47 через элемент ИЛИ 43 включает триггер 44, который разрешает продолжение сдвига в регистре 38 до следующего заданного вида проверки.
Работа устройства при проверке блока 16 разбита на р д циклических операций. Один цикл работы определ ет проверку блока 16 в одной точк Количество операций, которое может выполн ть устройство, характеризует с разр дностью регистра 49.
Последний управл етс импульсами с выходов элементов И 50 и 51, подключенных одним из входов к выходу триггера 52, на другие входы которы поступают импульсы с генератора 9. Включение выхода регистра 49 св зано с передним фронтом второго такта который поступает на входы элемента И 50, а элемент И 51 ос тцествл ет подготовку и управл етс четвертым тактом.
Включение триггера 52 осуществл етс импульсами от элемента ИЛИ 54. Выключаетс триггер 52 импульсами элемента ИЛИ 53.
Начальное включение триггера 52 осуществл етс по первому входу элемента ИДИ 54 и св зано с импульсом пуска работы устройства.
Выходы регистра 49 подключены к группе 55 элементов И. Так как в каждом виде проверки может быть разное количество операций, то формирование командных импульсов св зано сопределенным видом проверки, сигналы о которьпс поступают из блока 5. При совпадении импульса регистра 49 и включенного вида проверки на выходе формировател 7 по вл етс импульс, представл кнций собой команду на выполнение соответствующей .операции дл данного вида проверки.
,71
Если выполнение операции требует большого времени, как, налример, включение (выключение) реле, то между командами формируетс задержка во времени. Это достигаетс включением соответствующей команды блока 10 При этом одновременно с пуском блока 10 производитс останов работы регистра 49 через элемент ИЛИ 53 и устройство находитс в состо нии ожидани конца операции.
Основой блока 10 вл етс п тый, счетчик 70, который обеспечивает деление входной частоты, кратное дес ти. Выходы счетчика через дешифратор 71 подключены к входам группы 72 элементов И, котора управл етс видом проверки.
Начало отсчета времени св зано с включением триггера 78. Одновременно производитс установка счетчика 70 в нулевое состо ние через элемент ИЛИ 74. При совпадении на входах .одного из элементов группы 72 элементов И сигналов с выхода дешифратора 71 и вида проверки на выходе элемента ЕЛИ 73 формируетс импульс , который через формирователь 7 и элемент ИЛИ 75 переключает триггер 78 в исходное состо ние, отсчет времени прекращаетс и производитс пуск блока 6 импульсом с выхода формировател 76. Последней командой, котора завершает цикл проверки блока 16 в одной точке, вл етс команда смены адреса. Она осз ществл етс посьшкой импульса от элементов ИЛИ формировател 7 на входы элементов И 23 и 25.,
Адре.сный блок 4 может работать в режиме последовательного выбора точек в блоке 16 или в групповом режиме подключени точек.
При последовательном подключении точек исходное состб ние блоки 3 определ етс установкой импульсом сброса триггеров 21 и 22 внулевое состо ние. При этом триггер 21 дает разрешение на прохождение счетных импульсов через элемент И 23, выход которого подключен к счетному входу счетчика 28.
Элементы И 24-27 закрыты нулевым (запрещающим) сигналом с выхода триггера 22 и в работе блока 3 и адресного блока 4 участи ие принимают Импульсы, поступающие на вход элемен та И 23 из формировател 7, обеспечн8
вают увеличение содержимого счетчика 28 и, как следствие, через дешифратор 30 и группу 32 элементов ИЛИ последовательное подключение контролируемых точек.
Сигнал переполнени с выхода счетчика 28 через элемент ИЛИ 37 поступает на счетньй вход счетчика 29, т.е. счетчики работают последовательно.
0 Разр ды первого 28 и второго 29 счетчиков имеют дополнительный выход , подключенный к входам группы 34,
Выход сигнала переполнени счетцика 29 поступает на вход элемента И 47 блока 5 дл смены вида проверки .
Дл переключени в режим группового подключени точек на второй вход блока 3 подаетс импульс с выхода
0 блока 20. Цри этом включаетс триггер 22, выход которого дает разрешение на первые входы элементов И 24 27 . Элемент И 26 открыт по двум входам , так как при начальной установке схемы на его втором входе присутствует разрешак ций сигнал с выхода триггера 21.
Выход элемента И 26 вл етс четвертым выходом блока 3, который подключен к второму входу группы 33 элементов ИЛИ. Сигнал разрешени (единичный), поступает на второй вход группы 33 элементов ШШ, в котором все элементы по второму входу объединены единой шиной, т.е. элементы открыты и единичный сигнал присутствует на выходе всей группы 33 элементов ИЖ. После переполнени счетчика 28 импульс переполнени
0 с его выхода поступает на элемент И 27 и переключает триггер 21. Элементы И 23 и 26 закрыты, а элементы И 24 и 26 открыты по вторым входам.
5 С выхода элемента И 24 сигнал разрешени по вторым входам группы 32 элементов ШШ открывает выходы всей этой группы злементов, которые вл ютс частью первого выхода блока 4.
Счетный импульс, который поступает на третий вход элемента И 25, проходит на второй вход элемента ИЛИ 37 и с его выхода на счетный вход счетчика 29, который обеспечивает последовательньй перебор адресных шин второй группы 33 элементов ИЛИ при одновременном включении адресных шин с выхода группы 32 9 элементов ИЛИ. Работа заканчиваетс по сигналу переполнени счетчика 29 Блок 16 управл етс по первому входу группой сигналов адреса, поступающих с первого выхода блока 4, и по второму входу группой сигналов с выхода формировател 7, Вторым выходом блок 16 подключен к первому входу блока 11. При подаче стимулирующих воздействий на блок 16 в виде последовательности команд и установки соответствующих кодов по адресным шинам в нем осуществл етс включение соответствующих реле, контакты которых Явл ютс вторым выходом контролируемого блока 16. Контроль правильности монтажа контактных групп реле, обмоток реле и элементов блока управлени произво дитс поочередной сменой видов проверки . При этих проверках все контактное поле второго выхода блока 16 представл етс N-разр дным двоичным числом. Контрольное число формируетс дешифратором 12, подключенным входом к адресным шинам блока 4. Контрольный код числа поступает на четвертый вход блока 11, где сравниваетс с кодом числа, поступающего на его первый вход с второго выхода блока 1 6 . Сравнение осуществл етс элементами 79 поразр дного сравнени по модулю 2. При наличии ошибки в монтаже (отсутствие цепи, наличие перемычки и др.) контрольное число и код на выходе блока 16 отличаютс друг от друга. Несовпадение фиксируетс элементом И 80. При этом дл контрол срабатывани и отпускани реле в блоке 16 дешифратор 12 формирует один, и тот же код контрольного числа, что достигаетс подачей соответствующего уровн сигнала на вход элемента НЕ 83. Например, при контроле замыкани контактов одного из реле блока 16, на вход элемента НЕ 83 по даетс высокий уровень сигнала, который , будучи проинвертирован через резисторы 84, установит на первых входах элементов 79 уровень логичес кого нул дл всех разр дов, подклю ченных к разомкнутым контактам блока 16. Через замкнутые контакты выбранного реле на соответствующий разр д блока 11 подаетс высокий 91 уровень сигнала от блока 13 через i коммутатор 15, к первому входу которого подключены первые выходы шин контактных групп блока 16. Наличие резисторов 84 обеспечивает на первом входе одного из разр дов сигнал, соответствующий уровню логической единицы . На вторые входы элементов 79 поступает кодова комбинаци из дешифраторов 12, с которой производитс сравнение. Если необходимо проверить размыкание контактов того же реле блока 16, то на входе элемента НЕ 83 формируетс сигнал низкого уровн , а на первых входах элементов 79, подключенных к замкнутым контактам реле блока 16, проинвертированный элементом НЕ 83 сигнал высокого уровн зашунтируетс сигналом низкого уровн , поданным от блока 13 на вход стимулирующих воздействий коммутатора 15. Только дл разомкнутых контактов реле блока 16 на соответствующем разр де блока 11 через резистор 84 сформируетс сигнал высокого уровн , что соответствует той же кодовой комбинации дешифратора 12, котора используетс при контроле замыкани контактов данного реле. Результат сравнени кодов в блоке 11 фиксируетс элементом И 80, выход которого вл етс вторым выходом блока 11 и через элемент НЕ 82 подключен к одному из входов элемента И 81, выход которого вл етс третьим 1зыхрдом блока 11. Элемен- ты И 80 и 81 стробированы импульсом с формировател 7. При совпадении кодов на входах элементов 79 по стробирующему импульсу на выходе элемента И 80 по вл етс сигнал равенства. При несовпадении кодов, имеющих различное значение, хот бы в одном разр де по стро ирующему импульсу формируетс сигнал неравенства на выходе элемента И 81. Сигнал райе ства с второго выхода блока 11 поступает на шестой вход блока 6. Сигнал неравенства с третьего выхода блока 11 поступает на четвертьй вход преобразовател 8. При изменении сопротивлений резисторов , сопротивлени изол ц{ш н . других измерений первый выход блока 16 через коютутатор 15 подключаетс к первому входу измерител 14.
11 1
Входной сигнал поступает на информационный вход Усилителей 85, где обрабатываетс в соответствии с управл ющим сигналом от формировател 7, который определ ет сигнал с выхода формировател 87. Выходы усилителей 85 и формировател 87 подключены к входам компаратора 86. Результат сравнени на выходе компаратора 86 опрашиваетс сигналом от формировател 7 по управл ющему входу формировател 88, который выбрасывает либо сигнал Норма, либо Не норма.
Сигнал Норма с первого выхода измерител 14 поступает на п тый вход блока 6 дл продолжени работы. Сигнал Не норма с второго выхода измерител 14 поступает на третий вход преобразовател 8, который,KaiK и сигнал неравенства кодов, включает блок 65, с выходов которого импульсы последовательно производ т сброс счетчиков 57 и 58, ввод кода адреса через группу 59 элементов И в счетчик 57, и включает триггер 62, который через элемент И 61 разрешает прохождение тактовых импульсов на счетные входы счетчиков 57 и 58.
12
51991
Счет продолжаетс до обнулени счетчика 57, сигнал с которого совместно с сигналом триггера 62 дает разрешение на включение формировател 66. Импульс с его выхода через элемент ИЛИ 64 устанавливает триггер 62 в исходное состо ние, дает разрешение на вывод преобразованного кода с выхода счетчика 58 через группу 60 элементов И на третий вход блока 2 и через второй преобразователь 8 включает по седьмому входу блок 6 формировани шагов управлени дл продолжени работы. Счетчик 58
после преобразовани кода имеет
в своих разр дах информацию в двоично-дес тичном коде. Блок 2 отображает ход проверки контролируемого блока 16 и содержит информацию о виде
проверки, контролируемом адресе
и ошибку в сравниваемых кодах.
Таким образом, предлагаемое устройство обладает высокой достоверностью проверки электрического монтажа за счет контрол объекта во включенном состо нии, что в более полной мере характеризует общее состо ние объекта.
ФмгЛ
Фнг:2
Г5
I - -1 Kl
ii
Фиь.5
.I
ФигЛ
It
- -I
I0m6 Ф«г.6
Гв
П
61
в « S
ю
Зет О
Г
п
i 60
-
66
57
f
rj
5
ej
I
. 7
гч
rj
Hi
I.:.
1
Фи1.Ю
Ф«гЛ
втбмко Фие.12
Claims (1)
- УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЭЛЕКТРИЧЕСКОГО МОНТАЖА, содержащее блок индикации, узел ввода, выходными шинами соединенный с входами регистра задания адреса, регистра задания вида проверки и управляющими входами первого'блока формирователей одиночных импульсов, входы синхронизации которого подключены к выходам генератора импульсов, выход регистра задания адреса подключен к первым входам первой и второй групп элементов И, адресного блока, включающего первый и второй счетчики, информационными входами соединенные с выходами первой и второй групп элементов И соответственно, первый и второй дешифраторы, подключенные входами к выходам одних разрядов первого и второго счетчиков соответственно, подсоединенных выходами других разрядов к входам усилителей группы, первую и вторую группы элементов ИЛИ, первыми входами соединенных с выходами первого и второго дешифраторов, выход переполнения первого счетчика соединен с первым входом первого элемента ИЛИ, выходом связанного со счетным входом второго счетчика, а вхо ды сброса обоих счетчиков подключены к шине Установка 0, вторые входы первой и второй групп элементов И связаны с соответствующими выходами первого блока формирования одиночных импульсов, выходы первой и второй групп элементов ИЛИ связаны с входом дешифратора адреса и адресным входом контролируемого блока, который первым выходом контактной группы соединен с информационным вхо дом коммутатора, входом задания, стимулирующих воздействий подключенного к выходу блока стабилизаторов напряжения, формирователь командных импульсов, состоящий из третьей группы элементов ИЛИ и третьей группы элементов И, выходы которой соединены с входами третьей группы элементов ИЛИ, соединенной выходами с управляющими входами коммутатора, блока стабилизаторов напряжения и контролируемого блока, отличающее ся тем, что, с целью расширения функциональных возможностей устройства, в него введены блок группового подключения точек, состоящий из первого и второго RS-триггеров и пяти элементов И, блок формирования вида проверки, состоящий из четвертой и пятой групп элементов И, первого регистра сдвига, регистра оперативной памяти вида про- . вепки, второго и третьего элементов ИЛИ, третьего PS-триггера, шестого, седьмого и восьмого элементов И и перв'ого формирователя одиночных импульсов, блок формирования шагов управления, состоящий из второго регистра сдвига, девятого и десятогоSU... 1151991 элементов И, четвертого RS-триггера, четвертого и пятого элементов ИЛИ, преобразователь кода, состоящий из третьего и четвертого счетчиков, шестой и седьмой групп элементов И, одиннадцатого элемента И, шестого и седьмого элементов ИЛИ, второго блока формирователей одиночных импульсов, пятого RS-триггера и второго формирователя одиночных импульсов, блок задержки, состоящий из пятого счетчика, третьего дешифратора, восьмой группы элементов И, восьмого, девятого и десятого элементов ИЛИ, третьего формирователя одиночных импульсов, двенадцатого элемента И и шестого RS-триггера,блок сравнения, состоящий из группы элементов сравнения, тринадцатого и четырнадцатого элементов И, первого и второго элементов НЕ и группы развязывающих резисторов, измеритель, состоящий из группы управляемых усилителей, компаратора, блока формирования эталонных напряжений и формирователя импульсов, управляющим входом соединённого с выходом третьей группы элементов ИЛИ, а информационным входом - с выходом компаратора, первый вход которого подключен к выходам группы управляемых усилителей^ второй вход - к входу блока, формирования эталонных напряжений, управляющими входами совместно с управляющими входами группы управляемых усилителей соединенного с выходами четвертой группы элементов И и входами второго элемента ИЛИ, первые входы первого и второго элементов И соединены с выходом третьей группы элементов ИЛИ, выход первого элемента И со счетным входом второго счетчика, вторые входы первой группы элементов ИЛИ подключены к Выходу третьего элемента И, первым входом связанного с прямым выходом первого RS —триггера й вторым входом второго элемента И, инверсный выход первого RS-триггера соединен с вторым входом первого и первым входом четвертого элементов И, третий вход второго, вторые входы третьего и четвертого и первый вход пятого элементов И подключены к прямому выходу второго RS-триггера, выход второго элемента И связан .с вторым входом первого элемента ИЛИ, а выход четвертого элемента И е вторыми входами второй группы эле1151991 ментов ИЛИ, выход переполнения первого счетчика соединен с вторым входом пятого элемента И, подключенного выходом к 5-входу первого RS-триггера, R-вход которого соединен с шиной Установка 0 и R-входом второго RS-триггера, S-входом подключенного к одному из выходов первого блока формирователей одиночных импульсов, соответствующие выходы которого связаны с первыми входами пятой группы элементов И и третьего элемента ИЛИ, вторые входы пятой группы элементов И соединены с выходами регистра задания вида проверки, а выходы - с информационными входами регистра оперативной памяти вида проверки, подключенного выходами к первым входам четвертой группы элементов И, первые входы которой соединены с выходами первого регистра сдвига, управляющими входами подключенного к выходам шестого и седьмого элементов И, первыми входами связанных с прямым выходом третьего £3-Триггера и управляющим входом первого формирователя одиночных импульсов, информационный вход которого соединен с выходом второго элемента ИЛИ, вход синхронизации и вторые входы шестого и седьмого элементов ИЛИ - с выходами генератора импульсов, а выход - с R-входом третьего RS-триггера, 5-входом подключенного к выходу третьего элемента ИЛИ, вторым входом·связанного с выходом седьмого элемента И, первый вход которого соединен с выходом переполнения второго счетчика, А второй вход с выходом последнего разряда второго регистра сдвига, управляющие входы второго регистра сдвига подключены к выходам девятого.и десятого элементов И, а выходы - к третьей группе элементов И, первые входы девятого и десятого элементов И соединены с выходом четвертого RS-триггера, R-входом подключенного к выходу четвертого, 3-входом - к выходу пятого элементов ИЛИ, вторые входы девятого и десятого элементов И соединены с выходами генератора импульсов, первый вход четвертого элемента ИЛИ и вход сброса второго регистра' сдвига связаны с шиной Установка 0”, остальные входы четвертого элемента ИЛИ - с выходами третьей группы элементов ИЛИ, первый вход пятого элемента ИЛИ соединен с соответствующим выходом блока формирователей одиночных импульсов, второй вход с первым выходом первого формирователя импульсов, а третий - с выходом второго формирователя одиночных импульсов, информационный вход второго формирователя одиночных импульсов подключен к выходу третьего счетчика, информационными входами соединенного с выходами шестой группы элементов И, первые входы которых подключены к выходам группы усилителей, а вторые входы - к первому выходу второго блока формирователей одиночных импульсов, первым входом управления соединенного с вторым выходам первого формирователя импульсов, второй вход второго блока формирователей одиночных импульсов связан с первым г входом шестого элемента'ИЛИ, выход которого подключен к входам сброса третьего и четвертого счетчиков, счетными входами соединенных с выходом одиннадцатого элемента И, первым входом подключенного к выходу пятого RS-триггера и управляющему входу второго формирователя одиночных импульсов, второй вход одиннадцатого элемента И, входы синхронизации второго блока формирователей одиночных импульсов и второго формирователя одиночных импульсов соединены с выходами генератора импульсов, 5-вход пятого RS-триггера подключен к третьему выходу второго блока формирователей одиночных импульсов, а R-вход к выходу седьмого элемента ИЛИ, первым входом связанного с выходом второго формирователя одиночных импульсов, первыми'входами седьмой группы элементов И и первым входом седьмого элемента ИЛИ, вторые входы шестого и седьмого элементов ИЛИ соединены с шиной ’’Установка 0, вторые входы седьмой группы элементов И подключены к выходам четвертого счетчика, а выходы - к первому входу блока индикации, вторым входом соединенного с выходами четвертой группы элемен1151991 тов И,, с вторыми входами восьмой группы элементов И, вторые входы которых соединены с выходами третьего дешифратора,, подключенного к выходам пятого счетчика, счетным входом связанного с выходом двенадцатого элемента И, первый вход которого соединен с выходом шестого P-S-триггера и управляющим входом третьего формирователя одиночных импульсов, информационным входом подключенного через восьмой элемент ИЛИ к выходам элементов И восьмой группы, второй вход двенадцатого элемента И и вход синхронизации третьего формирователя одиночных импульсов соединены с.выходами генератора импульсов, S-вход шестого RS -триггера и первый вход девятого элемента ИЛИ соединены с выходом элементов ИЛИ третьей группы, а R-вход - с выходом десятого элемента ИЛИ, первым входом связанного с выходом третьего формирователя одиночных импульсов и четвертым входом , пятого элемента ИЛИ, вторые входы девятого и десятого элементов ИЛИ соединены с шиной Установка О,· а выход девятого элемента ИЛИ с входом сброса пятого счетчика, пятый вход пятого элемента ИЛИ подключен к выходу тринадцатого элемента И, подсоединенному через первый элемент НЕ к первому входу четырнадцатого элемента И, второй вход которого соединен с первым входом тринадцатого элемента И и соответствующим [выходом третьей группы элементов ИЛИ, остальные входы тринадцатого элемен- . та И подключены к выходам элементов сравнения и третьим входом блока индикации, первые входы элементов сравнения соединены с вторыми выходами контактных групп контролируемого блока и через развязывающие резисторы с выходом второго элемента НЕ, а вторые входы - с выходами дешифратора адреса , вход второго элемента НЕ подключен к соответствующему выходу четвертой группы элементов И.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833593580A SU1151991A1 (ru) | 1983-05-18 | 1983-05-18 | Устройство дл контрол электрического монтажа |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833593580A SU1151991A1 (ru) | 1983-05-18 | 1983-05-18 | Устройство дл контрол электрического монтажа |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1151991A1 true SU1151991A1 (ru) | 1985-04-23 |
Family
ID=21064249
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833593580A SU1151991A1 (ru) | 1983-05-18 | 1983-05-18 | Устройство дл контрол электрического монтажа |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1151991A1 (ru) |
-
1983
- 1983-05-18 SU SU833593580A patent/SU1151991A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 796860, кл. G 06 F 15/46, 1979. Авторское свидетельство СССР № 758174, кл. G 06 F 15/46, 1978. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU678434A1 (ru) | Устройство дл измерени одиночных и многократных ударных импульсов | |
SU1151991A1 (ru) | Устройство дл контрол электрического монтажа | |
SU993168A1 (ru) | Устройство дл контрол логических узлов | |
RU2109318C1 (ru) | Автоматическое контрольное устройство | |
SU1336037A1 (ru) | Устройство дл контрол электрического монтажа | |
SU511719A2 (ru) | Датчик испытательных комбинаций параллельного кода | |
SU1644168A1 (ru) | Самодиагностируемое парафазное асинхронное логическое устройство | |
SU388288A1 (ru) | Всесоюзная | |
JPS6222433B2 (ru) | ||
SU527708A1 (ru) | Устройство дл обнаружени неисправностей в релейных структурах | |
SU839033A2 (ru) | Устройство задержки с программ-НыМ упРАВлЕНиЕМ | |
SU1439623A1 (ru) | Устройство дл контрол электрического монтажа | |
SU1140065A1 (ru) | Устройство дл функционально-параметрического контрол логических элементов | |
SU1394181A1 (ru) | Устройство дл проверки электрических межразъемных соединений | |
SU1432528A2 (ru) | Устройство дл контрол функционировани логических блоков | |
SU1297018A2 (ru) | Устройство дл задани тестов | |
SU1183969A1 (ru) | Устройство для контроля логических блоков | |
SU1640822A1 (ru) | Преобразователь частоты в код | |
SU824178A1 (ru) | Генератор потоков случайных событий | |
RU1772804C (ru) | Устройство дл контрол регистра сдвига | |
SU1534545A1 (ru) | Устройство дл проверки электромагнитных реле | |
JPS635713B2 (ru) | ||
SU1059550A1 (ru) | Устройство дл поиска неисправностей | |
SU762014A1 (ru) | Устройство для диагностики неисправностей цифровых узлов 1 | |
SU1575207A1 (ru) | Устройство дл контрол неисправности объекта |