SU839033A2 - Устройство задержки с программ-НыМ упРАВлЕНиЕМ - Google Patents
Устройство задержки с программ-НыМ упРАВлЕНиЕМ Download PDFInfo
- Publication number
- SU839033A2 SU839033A2 SU792818988A SU2818988A SU839033A2 SU 839033 A2 SU839033 A2 SU 839033A2 SU 792818988 A SU792818988 A SU 792818988A SU 2818988 A SU2818988 A SU 2818988A SU 839033 A2 SU839033 A2 SU 839033A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- switch
- output
- delay
- law
- input
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
дифференцирующие цепи, два дешифратора , коммутатор, переключатель, три элемента совпадени , усилитель, входна клемиа устройства соединена с входами двух триггеров и -с входом первого дешифратора, один из выходов первого триггера через первый элемент совпадени , другой вход которого св зан с источником питани , соединен с входом генератора тактовых импульсов, выход которого соединен с входом двух последовательно соединенных через первую дифференцирующую цепь счетчиков импульсов, объединенные поразр дные входы счетчиков через первый и третий элементы совпадени соответственно подключены к источнику питани , вторые входы второго и третьего элементов совпадени соединены с выходами первого и второго триггеров сопадени , поразр дные выходы счетчиков импульсов через ключи соединены с поразр дными входами дешифраторов выходы первого из которых через коммутатор соединены с отводс ми линии задержки, выход которой соединен с входом усилител , выходы счетчиков импульсов через соответствующие дифференцирующие цепи .подключены к сбросовым входам первого и второго триггеров соответственно, поразр дные выходы второго дешифратора через переключатель соединены с входами коммутатора, введены элемент ИЛИ, коммутатор, тумблер, причем выход элемента ИЛИ соединен с выходом дифференцирующей цепи, подключенной к выходу старшего разр да первого счетчика импульсов, а входы элемента ИЛИ через коммутатор подключены к выходным шинам дешифратора, управл ющий вход коммутатора соединен через тумблер с источником питани .
На чертеже представлена схема устройства.
Устройство содержит генератор 1 тактовых импульсов, ключи 2-1 2-п , 3-1 - 3-п, счетчики 4 и 5 импульсов , дешифратор б, коммутатор 7, дифференцирующие цепи 8 и 9, дешифратор 10, линию 11 задержки, коммутатор 12, усилитель 13, триггеры 14 и 15, элементы 16-18 совпадени , элемент ИЛИ 19, коммутатор 20, тумблер 21, переключатель 22.
Устройство работает следующим образом.
Работа устройства без элемента ИЛИ 19, коммутатора 20 и тумблера 21 происходит аналогично работе известного устройства, поэтому дл простоты изложени в дальнейшем упоминаютс только его состо ни , необходимые дл у снени вли ни отличительной части на работу устройства в целом. В исходном состо нии при включении напр жени питани и отсутствии зондирующих импульсов
на входе в программном устройстве автоматически устанавливаетс первый закон задер)хки, т.е. работа его аналогична работе известного устройства .
При установке тумблера 21 в положение Откл., работа предлагаемого устройства ничем не отличаетс от работы известного так как напр жение источника питани через тумблер 21 поступает на управл ющий вход диодного коммутатора 20 и в результате запираютс диоды, через которые осуществл етс св зь между выходами дешифратора 10 и входами элемента ИЛ 19, т.е. управл ющие импульсы, с выхода дешифратора 10 не поступают на входы элемента ИЛИ 19, кроме как с выхода дифф еренцирующей цепи 8. В этом случае устройство производит плавную задержку входных импульсов по любому закону, измен ющемус от цикла к циклу по заданной программе автоматически. Количество возможных законов задержек равно 32. После каждого окончани цикла задержки входны импульсов ПО определенному закону с выхода старшего разр да счетчика 4 импульсов через дифференцирующую цеп 8 подаетс запускающий импульс на вход счетчика 5 импульсов, в результате изменени состо ни которого подключаетс в коммутаторе 12 программного устройства новый закон задержки , и так продолжаетс до полно ,го заполнени п тиразр дного счетчика 5 импульсов, с приходом тридцать третьего запускающего импульса в устройстве снова устанавливаетс первый закон задержки.
При установке тумблера 21 в положение Вкл. электрическа св зь между выходами дешифратора 10 и входами элемента ИЛИ 19 восстанавливаетс . С приходом зондирующих импульсов на вход устройства начинаетс плавна задержка их по первому закону. Нулевой потенциал с выхода ключа 2-1 - 2-п открывает, а положительный потенциал закрывает выходы дешифратора 10, т.е. задержка импульсов по первому закону происходит в течение времени действи нулевого потенциала на первый выход дешифратора 10. Задержка импульсов по первому закону продолжаетс в течение периода повторени тактового генератора или в течение половины периода триггера младшего разр да счетчика
4импульсов Как только нулевой потенциал на первой шине дешифратора 10 смен етс положительным, то он закрывает первую шину дешифратора 10 а также подаетс через коммутатор
20 на вход элемента ИЛИ 19, с выхода которого поступает на счетный вход счетчика 5 импульсов. Счетчик
5импульсов измен ет свое состо ние и в результате включаетс второй закон задержки. Задержка импульсов по второму закону будет продолжатьс также в течение времени, равному периоду повторени тактового генератора , Задержка входных импульсов начинаетс с первого закона и продолжаетс в течение 1/32 времени цикла задержки.
Затем подключаетс второй закон задержки на врем , равное 1/32 от ощего цикла и так далее, пока не подключитс последний отрезок траектории 32 закона, на котором и заканчиваетс задержка входных импульсов. Если врем цикла задержки дл каждого закона отлаживать на оси абсцис и разделить его на 32 равные части и из точек делени провести пр мые, параллельные оси ординат,г, на которой отлаживаетс величина Зсщержки, то в новый закон задержки будут входить соответствующие отрезки траектории законов, начина с первого и конча 32- ым последним.
После окончани цикла задержки триггер старшего разр да счетчика импульсов измен ет свое состо ние, тогда с выхода дифференцирую аей цепи 8 получаем короткий импульс, совпадающий по времени с задним фронто импульса триггера, который поступает на вход счетчика 5 импульсов. В результате переключени счетчика 5 импульсов подключаетс второй закон задержки. В этом случае задержка входных импульсов начинаетс с второго закона, заканчиваетс первым законом, за врем цикла последовательно проход через соответствующие отрезки траекторий всех 32 законов.
Следовательно, емкость програмного устройства увеличиваетс в два раза, у которого будет 32 основных закона и 32 производных закона, составленных из отдельных отрезков .траекторий основных законов. Благодар такому решению расшир ютс функциональные возможности известного устройства , так как по вл етс возможность производить задержку входных импульсов как по основным, так и по производным законам, составленным из отрезков траекторий основных законов . Соединени между соответствущими выходами дешифратора 10 и входами элемента ИЛИ 19 через коммутат 20 не вл ютс посто ниьвди, так как эти соединени в коммутаторе 20 проход т через переключающуюматрицу,
котора позвол ет производить любое соединение одного из входов элемента ИЛИ 19 с любым из выходов дешифратора 10.
.Таким образом, в коммутаторе 20 можно получить количество сочетаний возможных соединений, равное 32 , что соответствует числу 1024 получени paзличJ ыx производных законов задержки из 32 основных. Предлагаемое устройство позвол ет производить
0 плавную задержку входных импульсов по 32 основным законам и по 32 производным, составленным из основных законов. Кроме того, общее количество возможных производных
5 законов составл ет 1024, из которых любые 32 непосредственно закладываютс в пам ть программного устройства дл их реализации. Такое построение предлагаемого устройства задержки с программным управлением по срав0 нению с известшлм позвол ет не перепаивать отводы линии задержки дл получени нового закона что составл ет трудоемкую операцию, а путем Простой устаноёки переключателей в
5 соответствующее положение и соединенных с-матрицей коммутатора 20 дает возможность получать новые законы, В устройстве также очень просто осуществл етс перепрограммирование, ко0 торое не требует монтад ных работ и, тем самым, значительно сокращаетс врем на эту операцию.
Claims (1)
- Формула изобретениУстройство с программным управлением по авт. св. № 660219, отличающеес тем, что, с целью увеличени емкости пам ти программного устройства и уменьшени времени перепрограммировани , в него введены элемент ИЛИ, коммутатор , тумблер, причем выход элемента Ш1И соединен с выходом дифференцирующей цепи, подключенной к выходу старшего разр да первого счетчика импульсов, а входы элемента ИЛИ через коммутатор подключены к выходmsn шинам дешифратора, управл ющий вход коьвлутатора соединен через тумблер с источником питани .Источники информации, прин тые во внимание при экспертизе1, Авторское свидетельство СССР 660219, кл. Н 03 К 5/13, 22.11.76 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792818988A SU839033A2 (ru) | 1979-09-14 | 1979-09-14 | Устройство задержки с программ-НыМ упРАВлЕНиЕМ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792818988A SU839033A2 (ru) | 1979-09-14 | 1979-09-14 | Устройство задержки с программ-НыМ упРАВлЕНиЕМ |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU660219 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU839033A2 true SU839033A2 (ru) | 1981-06-15 |
Family
ID=20850351
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792818988A SU839033A2 (ru) | 1979-09-14 | 1979-09-14 | Устройство задержки с программ-НыМ упРАВлЕНиЕМ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU839033A2 (ru) |
-
1979
- 1979-09-14 SU SU792818988A patent/SU839033A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU839033A2 (ru) | Устройство задержки с программ-НыМ упРАВлЕНиЕМ | |
RU2718218C1 (ru) | Генератор последовательностей импульсов | |
SU976493A2 (ru) | Генератор двоичных последовательностей | |
SU1443151A1 (ru) | Комбинированное устройство временной задержки и формировани импульсов | |
SU970281A1 (ru) | Логический пробник | |
SU856012A1 (ru) | Делитель частоты следовани импульсов с переменным дробным коэффициентом делени | |
KR920003035Y1 (ko) | 배수출력을 가지는 입력 신장 출력회로 | |
SU1151991A1 (ru) | Устройство дл контрол электрического монтажа | |
SU669361A1 (ru) | Устройство дл определени среднего гармонического значени случайного процесса | |
SU756642A1 (en) | Scaling device | |
SU824415A1 (ru) | Генератор пачек импульсов | |
SU542336A1 (ru) | Генератор импульсов | |
SU604154A1 (ru) | -Канальный кольцевой распределитель | |
SU938412A1 (ru) | Устройство управлени счетчиком | |
SU886235A1 (ru) | Преобразователь цифровых кодов в скважность импульсов | |
SU839032A1 (ru) | Формирователь длительностииМпульСОВ | |
SU1084695A1 (ru) | Дискретное фазометрическое устройство | |
SU564714A1 (ru) | Устройство дл формировани временных интервалов | |
SU744996A1 (ru) | Делитель частоты на четыре, п ть | |
SU1429053A1 (ru) | Измеритель характеристик электрического сигнала | |
SU1005146A1 (ru) | Устройство дл определени числа исполнительных узлов в радиально-кольцевой структуре системы телемеханики | |
SU845289A1 (ru) | Делитель частоты следовани импуль-COB | |
SU126537A1 (ru) | Система управлени электрическим шаговым двигателем | |
SU746945A1 (ru) | Делитель частоты следовани импульсов на 5,5 | |
SU583436A1 (ru) | Устройство дл проверки схем сравнени |