со 1C
dt&
со
05
со Изобретение относитс к импульсной технике и может быть использова но дл делени импульсов, сгруппиро ванных в пакеты импульсов. По основному авт. св. № 913601 известен делитель импульсов, содержащий п-разр дный счетчик с входом установки в О, счетньш вход которого соединен с входной шиной, деши ратор, перва группа входов которого соединена с выходами счетчика, сдвиговый регистр с входами управлени Сдвиг вправо и Сдвиг влево входы которого соединены с шинами кода управлени 5 а выходы подключены к второй группе входов дешифратора , первый и второй элементы И, первый и второй элементы ЗАПРЕТ, элемент задержки, элемент ИЛИ и триггер, выход которого соединен с первым входом второго элемента И и входом элемента задержки, выход которого соединен с первым входом первого элемента И и запрещающим входом второго элемента ЗАПРЕТ, управл ющий вход которого соединен со вторым входом первого элемента И и выходом дешифратора, а выход второго элемента ЗАПРЕТ соединен с установочным входом триггера, вход сбро са которого соединен со входом управлени Сдвиг влево регистра, входом установки в О счетчика и выходом первого элемента ЗАПРЕТ, запрещающий вход которого соединен с входной шиной, а управл ющий - с выходо| 1 первого элемента И и первым входом элемента ИЛИ, второй вход которО|ю соединен с выходом второго элемента И, а выход элемента ИЛИ соединен с выходной шиной CU. Недостаток такого делител импульсов заключаетс в том, что в пр , цессе приведени его в исходное с.осто ние перед очередным циклом де лени на входы Сдвиг вправо и : Сдвиг влево регистра в течение не которого промежутка времени одновременно поступают управл ющие сигналы . Это может привести к искажени информации, записанной в регистре и как следствие этого, к нарушению работы делител . Цель изобретени - повьш1ение надежности работы делител импульсов. Поставленна цель достигаетс те что в делитель импульсов введен тре тий элемент ЗАПРЕТ, выход которого соединен с входом управлени Сдвиг 69 вправо регистра, запрещающий вход соединен с выходом элемента задержки , а управл ющий - с выходом триггера . На чертеже представлена схема делител импульсов. Делитель импульсов содержит п-разр дный счетчик 1 с входом установки в О, счетньй вход которого соединен с входной шиной 2, дешифратор 3, перва группа входов которого соединена с выходами счетчика 1, сдвиговьй регистр входами . управлени Сдвиг рправо 5 и Сдвиг влево 6, входы которого соединены с шинами 7 кода уп (Равлени , а выходы подклк чены к второй группе входов дешифратора 3, первый и второй элементы 8 и 9 И, первый и второй элементы 10 и 11 ЗАПРЕТ, элемент 12 задержки, элемент 13 ИЛИ и триггер 14, выход которого соединен с первым входом второго элемента 9 И и входом элемента 12 задержки , выход которого соединен с первым входом первого элемента 8 И и запрещающим входом второго элемента 11 ЗАПРЕТ, управл ющий вход которого соединен со вторым входом первого элемента 8 И и с выходом дешифратора 3, а выход второго элемен ,та 11 ЗАПРЕТ соединен с установочным входом триггера 14, вход сброса которого соединен со входом 6 управ-, лени Сдвиг влево регистра, входом установки в О счетчика 1 и выходом первого элемента 10 ЗАПРЕТ, запрещающий вход которого соединен с входной шиной 2, а управл ющий - с выходом первого элемента 8 И и первьм входом элемента 13 ИЛИ, второй вход которого соединен с выходом второго элемента 9 И, а выход элемента 13 ИЛИ соединен с выходной шиной 15, третий элемент 16 ЗАПРЕТ, выход которого соединен с входом 5 управлени Сдвиг вправо регистра 4,запрещающий вход соединен свыходом элемента задержки 12, а управл ющий вход - с выходом триггера 14. В исходном положении двоичный счетчик 1 и триггер J4 установлены нулевые состо ни . Код управлени оэффициентом делени К записан в оответствующие чейки пам ти региста 4. При этом на вторзто группу вхоов дешифратора 3 поступает код полоинного коэффициента делени . Устройство работает следующим образом. При поступлении на входную шину 2 входных импульсов происходит заполнение счетчика 1. С приходом 0,5 К-го входного импульса на выходах счетчика 1 устанавливаетс код числа 0,5 К и на выходе дешифратора 3 по вл етс сигнал единичного уров н . Этот сигнал через элемент 11 ЗАПРЕТ поступает на установочный вход триггера 14 и переводит его в единичное состо ние. Одновременно сигнал с выхода дешифратора 3 посту пает на один из входов элемента 8 И на другом входе которого в это вре ч присутствует сигнал нулевого уро н . После перехода триггера 1А в единичное состо ние на выходе элемента 16 ЗАПРЕТ по вл етс сигнал единичного уровн , который поступает на вход 5 управлени Сдвиг вправо регистра 4. При этом происходит сдвиг содержимого регистра 4 на один разр д вправо (в сторону старших разр дов), в результате чего на выходах регистра 4 устанавливаетс полный код управлени коэф фициентом делени , а сигнал на выхо де дешифратора 3 становитс равным нулю. Через некоторое врем после изме нени состо ни триггера 14 на выходе элемента 12 задержки по вл етс сигнал единичного уровн , кото рым элементы 11 и 16 ЗАПРЕТ закрываютс , а элемент 8 И открываетс . Счет входных импульсов продолжа етс до тех пор, пока не поступит К-й выходной импульс, при подсчете которого на выходах счетчика 1 устанавливаетс код, совпадающий с 694. полным кодом управлени коэффициентом делени . При этом на выходе дешифратора 3 вновь по вл етс сигнал единичного уровн , который поступает через открытый элемент 8 И на управл ющий вход элемента 10 ЗАПРЕТ, а .через элемент 13 ИЛИ - на выходную шину 15. В момент окончани K-fo входного импульса на выходе элемента 10 ЗАПРЕТ по вл етс сигнал единичного уровн , который поступает на вход 6 управлени Сдвиг влево регистра А, нулевой вход триггера 14 и на вход установки в О счетчика 1 и переводит схему делител в исходное состо ние . При этом заканчиваетс выходной импульс делител . В дальнейшем работа делител импульсов происходит согласно описанному до тех пор, пока не закончитс пакет входных импульсов. Сигнал об окончаний пакета выходных импульсов с выхода формировател 17 поступает через элемент 9 И и элемент 13 ИЛИ на выходную шину 15, если триггер 14 оказываетс в этом врем в единичном состо нии. Таким образом, введение в делитель импульсов третьего элемента ЗАПРЕТ, обеспечивающего формирование импульса управлени сдвигом содержимого регистра на один разр д вправо (в сторону старших разр дов), позвол ет исключить одновременную подачу сигналов единичного уровн на входы управлени Сдвиг вправо и Сдвиг влево регистра при приведении делител в исходное состо ние перед очередным циклом делени и тем самьм увеличить надежность работы устройства и точность работы аппаратуры, в которой используютс подобные делители импульсов.