SU1127086A2 - Адаптивный импульсно-кодовый модул тор - Google Patents
Адаптивный импульсно-кодовый модул тор Download PDFInfo
- Publication number
- SU1127086A2 SU1127086A2 SU823550608A SU3550608A SU1127086A2 SU 1127086 A2 SU1127086 A2 SU 1127086A2 SU 823550608 A SU823550608 A SU 823550608A SU 3550608 A SU3550608 A SU 3550608A SU 1127086 A2 SU1127086 A2 SU 1127086A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulse
- output
- code modulation
- register
- serial
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
АДАПТИВНЫЙ ИМПУЛЬСНО-КОДОВЫЙ МОДУЛЯТОР по авт. св. № 790282, отличающийс тем, что, с целью расширени функциональных возможностей, в него введены блок арифметического вычитани , элемент задержки, дешифратор импульсно-кодовой модул ции, последовательный регистр импульсно-кодовой модул ции, регистр сдвига, дешифратор дифференциальной импульсно-кодовой модул ции и последовательный регистр дифференциальной импульсно-кодовой модул ции , причем вход дешифратора импульсно-кодовой модул ции последовательно соединенного с последовательным регистром импульсно-кодовой модул ции, подключён к первому выходу дискретизато второй выход которого соединен с первым входом блока арифметического вычитани и через элемент задержки с вторым входом блока арифметического вычитани , выход которого через последовательно соединенные регистр сдвига, дешифратор дифференциальной импульсно-кодовой модул ции и последовательный регистр дифференциальной импульснокодовой модул ции соединен с выходной шиной последовательности диффе (Л ренциальной импульсно-кодовой модул ции , a выход последовательного регистра импульсно-кодовой модул ции соединен с выходной шиной последовательности импульсно-кодовой модул ции .
Description
1 Изобретение относитс к импульсной технике и может быть использовано при преобразовании аналоговых сиг налов в цифровую форму. По основному авт. св. № 790282 известен адаптивный импульсно-кодоный модул тор, содержащий блок дельта-модул ции , вход которого соединен с шиной входного сигнала, два генератора импульсов, реверсивный счетчик и дцскретизатор, синхронизирующий вход которого соединен с выходом первого генератора импульсов , выход второго генератора импуль сов соединен с синхронизирующим входом блока дельта-модул ции, выход дискретизатора соединен с шиной выходного сигнала, а также управл емый делитель, причем выход блока дельтамодул ции через управл емый делитель соединен с входом реверсивного счетчика , выход которого соединен с входом дискретизатора и с управл ющим входом управл емого делител щ. Известное устройство характеризуетс узкими функциональными возможност ми , вьфажающимис в отсутствии выхода с последовательностью дифференциальной импульсно-кодовой модул ции (ДИКМ)... Целью изобретени вл етс расширение функциональных возможностей устройства. Поставленна цель достигаетс тем НТО в адаптивный импульсно-кодовый модул тор введены блок арифметического вычитани , элемент задержки, дешифратор импульсно-кодовой модул ции (ИКМ), последовательный регистр импульсно-кодовой модул ции, регистр сдвига, дешифратор дифференциальной импульсно-кодовой МОДУЛЯЩ1И и последовательный регистр дифференциальной импульсно-кодовой модул ции, причем вход дешифратора импульсно-кодовой модул ции, последовательно соединенного с последовательным регистром импульсно-кодовой модул ции, подключен к первому выходу дискретизатора, второй выход которого соединен с первым входом блока арифметического вычитани и через элемент задержки с вторым входом блока арифметического вычитани , выход которого через последовательно соединенные регистр сдвига, дешифратор дифференциальной импульсно-кодовой модул ции и последовательный регистр дифференциальной 86. 2 импульсно-кодовой модул ции соединен с выходной шиной последовательности дифференпиальнрй импульсно-коповой модул ции, а выход последовательного регистра импульсно-кодовой модул ции соединен с выходной шиной последовательности импульсно-кодовой модул ции . . На представлена блок-схема устройства. Устройство содержит блок 1 дельта юдул цин , вход которого соединен с выходом первого генерато- . ра 2 импульсов, а выход - с первым входом упрал емого делител 3, выход которого подключен к входу реверсивного, счетчика А. Выход реверсивного счетчика 4 подключен к второму входу управл емого делител 3 и к синхронизирующему входу дискретизатора 5, вход которого соединен с выходом второго генератора 6 импульсов, первый выход через последовательно соединенные дешифратор 7 импульсно-кодовой модул ции (ИКМ) и последовательный регистр 8 ИКМ подключен к выходной шине 9 ИКМпоследовательности , а второй выход к первому входу блока 10 арифметического вычитани и через элемент 11 задержки к второму входу блока 10 арифметического вычита и . Выход блока to арифметического вычитани через последовательно соединенные регистр 12 сдвига, деш «| ратор 13 ДИКМ и последовательный регистр 14 ДИКМ соединен с выходной шиной 15 ДИКМ-последовательности. Устройство работает следующим образом. Аналоговый сигнал поступает на вход блока 1 дельта-модул ции (ДМ), который осуществл ет преобразование его в цифровой дельта-поток. Импульсы дельта-потока поступают на вход управл емого делител 3, коэффициент делени которого измен етс в соответствии с законом кодировани и управл етс с выхода реверсивного счетчика 4, В реверсивном счетчике 4 определ етс разность положительных и отрицательных импульсов с выхода блока 1 ДМ. Эта разность соответствует мгновенному значению входного аналогового сигнала в данной точке дискретизации, определ емой в соответствии с теоремой Котельникова . Дискретизатор 5 производит
3
трансл цию параллельного кода с выходов реверсивного счетчика 4 в последовательность импульсов ИКМ.
Разр дность выходной последовательности дискретизатора 5 больше, чем разр дность выходной ИКМ-последовательности . Дополнительные символы выходной последовательности дискретизатора 5 необходимы дл достижени более точного соответстви (например, с дес тыми част ми шага квантовани ) выходной последовательности дискретизатора 5 мгновенному значению входного аналогового сигнала , а следовательно, и дл устранени дополнительной погрешности квантовани , возникающей при арифметическом вычитании чисел обычной ИКМпоследовательности , при формировании последовательности ДИКМ. Это позвол ет достичь мощности .шума квантовани последовательности ДИКМ не превышающей мощность шума квантовани ИКИ-последовательности.
Выходна последовательность дискретизатора 5 с второго выхода последовательным кодом поступает непосредственно и через элемент 11 задержки на врем , равное цикловому периоду, на блок 10 ариф27086 4
метического вычитани дл формировани последовательности ДИКМ. Разностный сигнал ДИКМ записываетс ; в регистр 12.сдвига. 5 Дешифраторы 7 ИКМ и 13 ДИКМ mxn () преобр азуют выходную последовательность дискретизатора 5 и регистра 12 сдвига, состо щую из m символов, в последовательность ИКМ
0 и ДШШ с оценкой погрешности отбрасываемых щ-п младших разр дов, т.е. в дешифраторах 7 и 13 производитс округление полученных в дискретизаторе 5 и регистре 12 сдвига после5 довательностей до числа разр дов, передаваем в линию.
. Последовательные регистры 8 ИКМ и 14 ДИКМ преобразуют параллельный код в последовательный и вьпают на
0 выходные шины 9 и 15 соответственно последовательности ИКМ и ДИКМ.
ПредлагаеьоШ адаптивный импульсйокодовый модул тор обладает широкими функциональными возможност ми, так
5 как вхшетс универсальным кодером дли ИКМ и ДИКМ с единым законом компрессировани , что позвол ет, например , упростить обеспечение встречной работы аппаратуры уплотнени с ИКМ с аппаратурой уплотнА и с фКМ.
Claims (1)
- АДАПТИВНЫЙ ИМПУЛЬСНО-КОДОВЫЙ МОДУЛЯТОР по авт. св. № 790282, отличающийся тем, что, с целью расширения функциональных возможностей, в него введены блок арифметического вычитания, элемент задержки, дешифратор импульсно-кодовой модуляции, последовательный регистр импульсно-кодовой модуляции, регистр сдвига, дешифратор дифференциальной импульсно-кодовой модуляции и последовательный регистр дифференциальной импульсно-кодовой модуляции, причем вход дешифратора импульсно-кодовой модуляции последовательно соединенного с последовательным регистром импульсно-кодовой модуляции, подключён к первому выходу дискретизатора^ второй выход которого соединен с первым входом блока арифметического вычитания и через элёмент задержки с вторым входом блока арифметического вычитания, выход которого через последовательно соединенные регистр сдвига, дешифраTO.P дифференциальной импульсно-кодовой модуляции и последовательный регистр дифференциальной импульсно- с кодовой модуляции соединен с выход- ® ной шиной последовательности дифференциальной импульсно-кодовой модуляции, а выход последовательного регистра импульсно-кодовой модуляции соединен с выходной шиной последовательности импульсно-кодовой модуляции.SU - 1127086
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823550608A SU1127086A2 (ru) | 1982-11-16 | 1982-11-16 | Адаптивный импульсно-кодовый модул тор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823550608A SU1127086A2 (ru) | 1982-11-16 | 1982-11-16 | Адаптивный импульсно-кодовый модул тор |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU790282 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1127086A2 true SU1127086A2 (ru) | 1984-11-30 |
Family
ID=21049033
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823550608A SU1127086A2 (ru) | 1982-11-16 | 1982-11-16 | Адаптивный импульсно-кодовый модул тор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1127086A2 (ru) |
-
1982
- 1982-11-16 SU SU823550608A patent/SU1127086A2/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 790282, кл. .Н 03 К 13/01, 12.02.79 (npoTCTlin) . * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3754237A (en) | Communication system using binary to multi-level and multi-level to binary coded pulse conversion | |
JPS5564445A (en) | Code converter circuit | |
SU1127086A2 (ru) | Адаптивный импульсно-кодовый модул тор | |
US4032914A (en) | Analog to digital converter with noise suppression | |
JPS5451343A (en) | Code converter | |
GB1282641A (en) | Speech encoding and decoding | |
SU421139A1 (ru) | Модулятор телефонного канала с импульсно-кодовой модуляцией | |
RU1781823C (ru) | Система бинарного кодировани и декодировани сигналов | |
GB1357799A (en) | Data handling | |
SU1184101A1 (ru) | Устройство для передачи и приема информации | |
JP2826162B2 (ja) | 信号符号化方式および信号変換装置 | |
SU843218A1 (ru) | Преобразователь цифровой код-временнойиНТЕРВАл | |
SU1598190A1 (ru) | Устройство дл разделени сигналов в многоканальных системах передачи | |
SU1068836A1 (ru) | Цифровой фазометр | |
SU805487A1 (ru) | Аналого-цифровой преобразователь | |
SU1132359A1 (ru) | Устройство дл дельта-модул ции | |
SU1325702A1 (ru) | Врем импульсный преобразователь отношени величин | |
US3932864A (en) | Circuit for converting a companded digital time-amplitude pulse code into a linear digital amplitude pulse code | |
SU1511865A2 (ru) | Устройство дл передачи двоичного кода | |
CA2020264A1 (en) | Digital filter | |
SU907852A1 (ru) | Устройство дл ограничени спектра частотно-манипулированного сигнала | |
SU1128400A1 (ru) | Анализатор качества канала | |
SU404085A1 (ru) | УСТРОЙСТВО дл УМНОЖЕНИЯ ЧАСТОТЫ СИГНАЛОВ | |
JPS5471913A (en) | Code transmission system | |
SU594583A1 (ru) | Дельта-декодер с экспандированием |