RU2768627C1 - Логический преобразователь - Google Patents
Логический преобразователь Download PDFInfo
- Publication number
- RU2768627C1 RU2768627C1 RU2021109214A RU2021109214A RU2768627C1 RU 2768627 C1 RU2768627 C1 RU 2768627C1 RU 2021109214 A RU2021109214 A RU 2021109214A RU 2021109214 A RU2021109214 A RU 2021109214A RU 2768627 C1 RU2768627 C1 RU 2768627C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- elements
- majority
- inputs
- exclusive
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/57—Arithmetic logic units [ALU], i.e. arrangements or devices for performing two or more of the operations covered by groups G06F7/483 – G06F7/556 or for performing logical operations
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
- H03K19/23—Majority or minority circuits, i.e. giving output having the state of the majority or the minority of the inputs
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- General Physics & Mathematics (AREA)
- Computational Mathematics (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- Mathematical Analysis (AREA)
- Logic Circuits (AREA)
Abstract
Изобретение относится к вычислительной технике. Технический результат заключается в обеспечении реализации любой из простых симметричных булевых функций. Логический преобразователь предназначен для реализации простых симметричных булевых функций и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Логический преобразователь содержит восемь мажоритарных элементов (11, …, 18) и три элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (21, 22, 23). За счет указанных элементов и новой схемы их соединения обеспечивается реализация любой из простых симметричных булевых функций τ1, τ(n-1)/2, τ(n+1)/2, τ(n+3)/2, τn, зависящих от n аргументов - входных двоичных сигналов, при n=7. 1 ил., 2 табл.
Description
Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны логические преобразователи (патент РФ 2517720, кл. G06F 7/57, 2014 г.; патент РФ 2549158, кл. G06F 7/57, 2015 г.; патент РФ 2559708, кл. G06F 7/57, 2015 г.), которые содержат мажоритарные элементы и реализуют любую из простых симметричных булевых функций τ1, τ(n-)/2, τ(n+1)/2, τ(n+3)/2, τn, зависящих от n аргументов - входных двоичных сигналов, при n=5.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не обеспечивается реализация любой из функций τ1, τ(n-)/2, τ(n+1)/2, τ(n+3)/2, τn при n=7.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (патент РФ 2629451, кл. G06F 7/57, 2017 г.), который содержит мажоритарные элементы и реализует любую из простых симметричных булевых функций τ1, τ(n-)/2, τ(n+1)/2, τ(n+3)/2, τn, зависящих от n аргументов - входных двоичных сигналов, при n=5.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не обеспечивается реализация любой из функций τ1, τ(n-)/2, τ(n+1)/2, τ(n+3)/2, τn при n=7.
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации любой из простых симметричных булевых функций τ1, τ(n-)/2, τ(n+1)/2, τ(n+3)/2, τn, зависящих от n аргументов - входных двоичных сигналов, при n=7.
Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем восемь мажоритарных элементов, выход третьего и первый вход пятого мажоритарных элементов соединены соответственно с вторым входом четвертого мажоритарного элемента и первым настроечным входом логического преобразователя, особенность заключается в том, что в него дополнительно введены три элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, третий вход i-го , третьи входы четвертого, пятого и j-й вход k-го мажоритарных элементов соединены соответственно с выходами (i-2)-го, первого, второго мажоритарных элементов и j-м входом k-го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, j-й вход шестого, вторые входы пятого, восьмого и второй вход седьмого мажоритарных элементов соединены соответственно с выходами j-го, четвертого, седьмого мажоритарных элементов и выходом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а второй, третий входы третьего, j-й вход (i-6)-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выход восьмого мажоритарного элемента соединены соответственно с выходами первого, второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, (3×i-20+j)-м информационным входом и выходом логического преобразователя, первый, второй, третий настроечные и первый информационный входы которого соединены соответственно с первыми входами четвертого, седьмого, восьмого и третьего мажоритарных элементов.
На чертеже представлена схема предлагаемого логического преобразователя.
Логический преобразователь содержит мажоритарные элементы 11, …, 18 и элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 21, 22, 23, причем второй вход элемента 14, третьи входы элементов 1i , 14, 15 и j-й вход элемента 1k соединены соответственно с выходами элементов 13, 1i-2, 11, 12 и j-м входом элемента 2k, j-й вход элемента 16, вторые входы элементов 15, 17, 18 и первый вход элемента 14 соединены соответственно с выходами элементов 1j, 14, 23, 17 и первым входом элемента 15, а второй, третий входы элемента 23, j-й вход элемента 2i-6 и выход элемента 18 соединены соответственно с выходами элементов 21, 22, (3×i-20+j)-ым информационным входом и выходом логического преобразователя, первый, второй, третий настроечные и первый информационный входы которого соединены соответственно с первыми входами элементов 14, 17, 18 и 23.
Работа предлагаемого логического преобразователя осуществляется следующим образом. На его первый, …, седьмой информационные и первый, второй, третий настроечные входы подаются соответственно двоичные сигналы и сигналы константной настройки. В представленных ниже табл. 1 и табл. 2 приведены соответственно значения внутренних сигналов предлагаемого логического преобразователя, полученные для всех возможных наборов значений сигналов и значения его выходного сигнала Z, полученные для всех возможных наборов значений сигналов x1, z1, …, z4 при 1) ƒ1=ƒ2=ƒ3=1; 2) ƒ1=ƒ3=1, ƒ2=0; 3) ƒ1=ƒ2=0, ƒ3=1; 4) ƒ1=ƒ3=0, ƒ2=1; 5) ƒ1=ƒ2=ƒ3=0.
Если ƒ1=ƒ2=ƒ3=1 либо ƒ1=ƒ3=1, ƒ2=0 либо ƒ1=ƒ2=0, ƒ3=1 либо ƒ1=ƒ3=0, ƒ2=1 либо ƒ1=ƒ2=ƒ3=0, то согласно табл. 1, табл. 2 имеем
где τ1, τ3, τ4, τ5, τ7 есть простые симметричные булевы функции семи аргументов x1, …, х7 (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974 г.).
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь обладает более широкими по сравнению с прототипом функциональными возможностями, так как реализует любую из простых симметричных булевых функций τ1, τ(n-)/2, τ(n+1)/2, τ(n+3)/2, τn, зависящих от n аргументов - входных двоичных сигналов, при n=7.
Claims (1)
- Логический преобразователь, предназначенный для реализации простых симметричных булевых функций, содержащий восемь мажоритарных элементов, причем выход третьего и первый вход пятого мажоритарных элементов соединены соответственно с вторым входом четвертого мажоритарного элемента и первым настроечным входом логического преобразователя, отличающийся тем, что в него дополнительно введены три элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, третий вход i-го, третьи входы четвертого, пятого и j-й вход k-го мажоритарных элементов соединены соответственно с выходами (i-2)-го, первого, второго мажоритарных элементов и j-м входом k-го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, j-й вход шестого, вторые входы пятого, восьмого и второй вход седьмого мажоритарных элементов соединены соответственно с выходами j-го, четвертого, седьмого мажоритарных элементов и выходом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а второй, третий входы третьего, j-й вход (i-6)-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выход восьмого мажоритарного элемента соединены соответственно с выходами первого, второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, (3×i-20+j)-м информационным входом и выходом логического преобразователя, первый, второй, третий настроечные и первый информационный входы которого соединены соответственно с первыми входами четвертого, седьмого, восьмого и третьего мажоритарных элементов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2021109214A RU2768627C1 (ru) | 2021-04-02 | 2021-04-02 | Логический преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2021109214A RU2768627C1 (ru) | 2021-04-02 | 2021-04-02 | Логический преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2768627C1 true RU2768627C1 (ru) | 2022-03-24 |
Family
ID=80820061
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2021109214A RU2768627C1 (ru) | 2021-04-02 | 2021-04-02 | Логический преобразователь |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2768627C1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2803625C1 (ru) * | 2023-05-11 | 2023-09-18 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Логический преобразователь |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5485411A (en) * | 1993-11-30 | 1996-01-16 | Texas Instruments Incorporated | Three input arithmetic logic unit forming the sum of a first input anded with a first boolean combination of a second input and a third input plus a second boolean combination of the second and third inputs |
US5596763A (en) * | 1993-11-30 | 1997-01-21 | Texas Instruments Incorporated | Three input arithmetic logic unit forming mixed arithmetic and boolean combinations |
RU2517720C1 (ru) * | 2013-01-09 | 2014-05-27 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Логический преобразователь |
RU2549158C1 (ru) * | 2014-03-28 | 2015-04-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Логический преобразователь |
RU2559708C1 (ru) * | 2014-08-20 | 2015-08-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Логический преобразователь |
RU2629451C1 (ru) * | 2016-04-19 | 2017-08-29 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Логический преобразователь |
-
2021
- 2021-04-02 RU RU2021109214A patent/RU2768627C1/ru active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5485411A (en) * | 1993-11-30 | 1996-01-16 | Texas Instruments Incorporated | Three input arithmetic logic unit forming the sum of a first input anded with a first boolean combination of a second input and a third input plus a second boolean combination of the second and third inputs |
US5596763A (en) * | 1993-11-30 | 1997-01-21 | Texas Instruments Incorporated | Three input arithmetic logic unit forming mixed arithmetic and boolean combinations |
RU2517720C1 (ru) * | 2013-01-09 | 2014-05-27 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Логический преобразователь |
RU2549158C1 (ru) * | 2014-03-28 | 2015-04-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Логический преобразователь |
RU2559708C1 (ru) * | 2014-08-20 | 2015-08-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Логический преобразователь |
RU2629451C1 (ru) * | 2016-04-19 | 2017-08-29 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Логический преобразователь |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2803625C1 (ru) * | 2023-05-11 | 2023-09-18 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Логический преобразователь |
RU2809209C1 (ru) * | 2023-08-11 | 2023-12-07 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Логический модуль |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2517720C1 (ru) | Логический преобразователь | |
RU2647639C1 (ru) | Логический преобразователь | |
RU2294007C1 (ru) | Логический преобразователь | |
RU2580799C1 (ru) | Логический преобразователь | |
RU2629451C1 (ru) | Логический преобразователь | |
RU2641454C2 (ru) | Логический преобразователь | |
RU2768627C1 (ru) | Логический преобразователь | |
RU2701464C1 (ru) | Логический преобразователь | |
RU2704735C1 (ru) | Пороговый модуль | |
RU2629452C1 (ru) | Логический преобразователь | |
RU2634229C1 (ru) | Логический преобразователь | |
RU2697727C2 (ru) | Мажоритарный модуль | |
RU2700557C1 (ru) | Логический преобразователь | |
RU2300137C1 (ru) | Мажоритарный модуль | |
RU2676888C1 (ru) | Логический модуль | |
RU2776921C1 (ru) | Логический преобразователь | |
RU2776920C1 (ru) | Логический модуль | |
RU2580798C1 (ru) | Логический преобразователь | |
RU2704737C1 (ru) | Логический модуль | |
RU2549158C1 (ru) | Логический преобразователь | |
RU2778678C1 (ru) | Логический модуль | |
RU2710877C1 (ru) | Мажоритарный модуль | |
RU2757817C1 (ru) | Логический преобразователь | |
RU2700556C1 (ru) | Логический преобразователь | |
RU2809210C1 (ru) | Логический преобразователь |