RU2384938C1 - Complementary differential amplifier with controlled gain - Google Patents
Complementary differential amplifier with controlled gain Download PDFInfo
- Publication number
- RU2384938C1 RU2384938C1 RU2008134298/09A RU2008134298A RU2384938C1 RU 2384938 C1 RU2384938 C1 RU 2384938C1 RU 2008134298/09 A RU2008134298/09 A RU 2008134298/09A RU 2008134298 A RU2008134298 A RU 2008134298A RU 2384938 C1 RU2384938 C1 RU 2384938C1
- Authority
- RU
- Russia
- Prior art keywords
- common emitter
- circuit
- differential
- input
- emitter circuit
- Prior art date
Links
Images
Classifications
-
- Y02B60/50—
Landscapes
- Amplifiers (AREA)
Abstract
Description
Предлагаемое изобретение относится к области радиотехники и связи и может быть использовано в устройствах автоматической регулировки усиления, фазовых детекторах и модуляторах, в системах фазовой автоподстройки и умножения частоты или в качестве усилителя, коэффициент передачи по напряжению которого зависит от уровня сигнала управления. Управляемый усилитель является базовым узлом современных систем приема и обработки сигналов ВЧ- и СВЧ-диапазонов, аналоговой вычислительной и измерительной техники.The present invention relates to the field of radio engineering and communication and can be used in devices for automatic gain control, phase detectors and modulators, in systems of phase locked loop and frequency multiplication, or as an amplifier, the voltage transfer coefficient of which depends on the level of the control signal. The controlled amplifier is the base unit of modern systems for receiving and processing signals of the high and microwave ranges, analog computing and measuring equipment.
В настоящее время в аналоговой микросхемотехнике в составе систем электронной регулировки усиления, смешения или перемножения сигналов широкое применение находят схемы управляемых усилителей на основе дифференциальных каскадов с изменяющимся статическим режимом. Такая структура стала основой построения практически всех известных в настоящее время прецизионных управляемых усилителей и аналоговых перемножителей сигналов. В этой связи задача улучшения параметров этого функционального узла РЭА нового поколения относится к числу достаточно актуальных задач современной микроэлектроники.Currently, in analog microcircuit technology as part of electronic control systems for amplifying, mixing, or multiplying signals, circuits of controlled amplifiers based on differential stages with variable static mode are widely used. Such a structure has become the basis for the construction of almost all currently known precision controlled amplifiers and analog signal multipliers. In this regard, the task of improving the parameters of this functional unit of REA of the new generation is one of the rather urgent tasks of modern microelectronics.
Известны схемы комплементарных дифференциальных усилителей (КДУ), реализованных на основе двух параллельно включенных дифференциальных каскадов (ДК) с источниками опорного тока в эмиттерных цепях входных транзисторов (так называемые «dual input stage») [1-20]. По такой архитектуре, на модификации которой выдано более 50 патентов различных стран, выполнены микросхемы ведущих микроэлектронных фирм (НА5190, НА2539 и др. [16, 18]). Все варианты построения дифференциальных усилителей «dual input stage» можно разбить на два больших класса. В усилителях первого класса передача сигнала от параллельно включенных по входу дифференциальных каскадов на выход осуществляется через сумматоры выходных токов, реализованные в виде двух токовых зеркал [1-13]. В усилителях второго класса сигнал от входных дифференциальных каскадов передается на выход дифференциального усилителя через сумматор выходных токов, реализованный в виде транзисторных каскадов по схеме с общей базой [14-20].Known schemes for complementary differential amplifiers (CDDs), implemented on the basis of two parallel-connected differential stages (DC) with sources of reference current in the emitter circuits of input transistors (the so-called "dual input stage") [1-20]. According to this architecture, the modification of which issued more than 50 patents of various countries, microcircuits of leading microelectronic companies (NA5190, NA2539, etc. [16, 18]) were made. All options for building differential amplifiers “dual input stage” can be divided into two large classes. In amplifiers of the first class, the signal from the differential stages connected in parallel at the input to the output is transmitted through the output current adders, realized in the form of two current mirrors [1-13]. In amplifiers of the second class, the signal from the input differential stages is transmitted to the output of the differential amplifier through the output current adder, implemented as transistor stages in accordance with a common base circuit [14–20].
Ближайшим прототипом (фиг.1) заявляемого устройства является комплементарный дифференциальный усилитель (КДУ), описанный в патенте США №4.600.893 (фирма Toshiba) фиг.3, содержащий первый 1 дифференциальный каскад, имеющий первый 2 и второй 3 потенциальные входы, токовый выход 4, связанный с первым 5 входом выходного сумматора токов 6, первый 7 источник опорного тока, соединенный с общей эмиттерной цепью 8 первого 1 дифференциального каскада, второй дифференциальный каскад 9, имеющий первый 10 и второй 11 потенциальные входы, связанные с соответствующими первым 2 и вторым 3 потенциальными входами первого дифференциального каскада 1 и первым 12 и вторым 13 входами комплементарного дифференциального усилителя, а также токовый выход 14, связанный со вторым 15 входом выходного сумматора токов 6, второй 16 источник опорного тока, соединенный с общей эмиттерной цепью 17 второго дифференциального каскада 9.The closest prototype (figure 1) of the claimed device is a complementary differential amplifier (CDA) described in US patent No. 4,600.893 (Toshiba) of figure 3, containing the first 1 differential stage having first 2 and second 3 potential inputs,
Существенный недостаток известного КДУ состоит в том, что он не имеет специального входа «У» для электронного управления коэффициентом усиления по напряжению, «привязанному» к общей шине источников питания. Это существенно сужает область его использования, не позволяет реализовывать на его основе адаптивные функциональные узлы систем на кристалле, например СВЧ-операционные усилители, у которых петлевое усиление изменяется по заданному алгоритму в зависимости от свойств источников сигнала и цепей обратных связей (см. например, патент РФ №2307393 «Способ управления коэффициентом передачи решающего усилителя с глубокой отрицательной обратной связью»).A significant drawback of the known KDU is that it does not have a special input “U” for electronic control of the voltage gain, “tied” to the common bus of the power sources. This significantly narrows the scope of its use, does not allow implementing adaptive functional units of systems on a chip, for example, microwave operational amplifiers, in which the loop gain varies according to a given algorithm depending on the properties of the signal sources and feedback circuits (see, for example, patent RF №2307393 "Method of controlling the gain of a decisive amplifier with deep negative feedback").
Основная цель предлагаемого изобретения состоит в создании условий для электронного управления коэффициентом усиления по напряжению КДУ. При этом управляющее напряжение Uy должно подаваться относительно общей шины источников питания. Реализация этой цели позволяет выполнять на базе заявляемого устройства не только широкополосные ВЧ- и СВЧ-усилители с регулируемыми параметрами, но создавать на его основе более сложные функциональные узлы, например, аналоговые перемножители широкополосных сигналов.The main objective of the invention is to create conditions for electronic control of the gain of voltage KDU. In this case, the control voltage U y must be supplied relative to the common bus of the power sources. The implementation of this goal allows you to perform on the basis of the claimed device not only broadband RF and microwave amplifiers with adjustable parameters, but create on its basis more complex functional units, for example, analog multipliers of broadband signals.
Первая дополнительная цель - создание архитектуры КДУ с малым напряжением питания и электронным управлением его коэффициента усиления по напряжению, а также обеспечение возможности практической реализации устройства по технологии SG25H2 (рабочее напряжение для n-p-n транзисторов Up=1,9В, для p-n-p транзисторов Uп=2,8B).The first additional goal is the creation of a KDU architecture with a low supply voltage and electronic control of its voltage gain, as well as the possibility of practical implementation of the device using SG25H2 technology (operating voltage for npn transistors U p = 1.9 V, for pnp transistors U p = 2 , 8B).
Вторая дополнительная цель - реализация на базе известного КДУ функции аналогового смесителя двух напряжений.The second additional goal is the implementation on the basis of the well-known KDU functions of an analog mixer of two voltages.
Поставленная цель достигается тем, что в дифференциальном усилителе фиг.1, содержащем первый 1 дифференциальный каскад, имеющий первый 2 и второй 3 потенциальные входы, токовый выход 4, связанный с первым 5 входом выходного сумматора токов 6, первый 7 источник опорного тока, соединенный с общей эмиттерной цепью 8 первого 1 дифференциального каскада, второй дифференциальный каскад 9, имеющий первый 10 и второй 11 потенциальные входы, связанные с соответствующими первым 2 и вторым 3 потенциальными входами первого дифференциального каскада 1 и первым 12 и вторым 13 входами комплементарного дифференциального усилителя, а также токовый выход 14, связанный со вторым 15 входом выходного сумматора токов 6, второй 16 источник опорного тока, соединенный с общей эмиттерной цепью 17 второго дифференциального каскада 9, предусмотрены новые элементы и связи - в схему введен первый дополнительный транзистор 18, эмиттер которого через первый дополнительный резистор 19 связан с общей эмиттерной цепью 17 второго 9 дифференциального каскада и первым дополнительным 20 источником опорного тока, база - соединена с первым управляющим входом 21 комплементарного дифференциального усилителя, а коллектор - связан с общей эмиттерной цепью 8 первого дифференциального каскада 1.This goal is achieved in that in the differential amplifier of figure 1, containing the first 1 differential stage having a first 2 and a second 3 potential inputs, a
Схема усилителя-прототипа представлена на фиг.1. На фиг.2 показано заявляемое устройство в соответствии с п.1 формулы изобретения.The amplifier circuit of the prototype is presented in figure 1. Figure 2 shows the inventive device in accordance with
На фиг.3 приведена схема КДУ, соответствующего п.2. формулы изобретения.Figure 3 shows a diagram of the CDA corresponding to
На фиг.4 представлена схема КДУ, в которой выходной сумматор токов 6 реализован на основе токовых зеркал 38 и 39.Figure 4 presents a diagram of the CDA, in which the
На фиг.5 показана схема заявляемого устройства в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НПП «Пульсар».Figure 5 shows a diagram of the inventive device in a computer simulation environment PSpice on models of integrated transistors of FSUE NPP Pulsar.
На фиг.6 - фиг.10 показаны результаты компьютерного моделирования схемы фиг.5:Figure 6 - figure 10 shows the results of computer simulation of the circuit of figure 5:
- зависимость коэффициентов усиления по напряжению Ku от напряжения управления Uy (в диапазоне частот фиг.6);- the dependence of the gain in the voltage K u from the control voltage U y (in the frequency range of Fig.6);
- зависимость коэффициентов усиления по напряжению Ku от напряжения управления Uy при сопротивлении резистора R3=100 Ом (фиг.7);- the dependence of the amplification factors for the voltage K u from the control voltage U y when the resistance of the resistor R 3 = 100 Ohms (Fig.7);
- зависимость коэффициентов усиления по напряжению Ku от напряжения управления Uy при сопротивлении резистора R3=500 Ом (фиг.8);- the dependence of the amplification factors for the voltage K u from the control voltage U y when the resistance of the resistor R 3 = 500 Ohms (Fig);
- зависимость коэффициента подавления сигнала управления Ku от частоты при различных значениях постоянной составляющей сигнала управления при сопротивлении резистора R3=500 Ом (фиг.9);- the dependence of the suppression coefficient of the control signal K u on the frequency at various values of the constant component of the control signal with the resistance of the resistor R 3 = 500 Ohms (Fig.9);
- зависимость коэффициента подавления сигнала управления Кп от частоты при различных значениях постоянной составляющей сигнала управления Uy при сопротивлении резистора R3=100 Ом (фиг.10).- the dependence of the suppression coefficient of the control signal K p from the frequency for various values of the constant component of the control signal U y with the resistance of the resistor R 3 = 100 Ohms (figure 10).
На фиг.11 показана схема заявляемого устройства в соответствии с п.2 формулы изобретения в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НПП «Пульсар».11 shows a diagram of the inventive device in accordance with
На фиг.12 - фиг.14 показаны результаты компьютерного моделирования схемы фиг.11:On Fig - Fig shows the results of computer simulation of the circuit of Fig.11:
- зависимость коэффициентов усиления Ku от напряжения управления Uy (в диапазоне частот фиг.12);- the dependence of the gain K u from the control voltage U y (in the frequency range of Fig.12);
- зависимость коэффициентов усиления Ku от напряжения управления Uy при сопротивлении резистора R3=100 Ом (фиг.13);- the dependence of the gain K u from the control voltage U y when the resistance of the resistor R 3 = 100 Ohms (Fig.13);
- зависимость коэффициентов усиления Ku от напряжения управления Uy при сопротивлении резистора R3=500 Ом (фиг.14).- the dependence of the gain K u from the control voltage U y when the resistance of the resistor R 3 = 500 Ohms (Fig.14).
Дифференциальный усилитель фиг.2 содержит первый 1 дифференциальный каскад, имеющий первый 2 и второй 3 потенциальные входы, токовый выход 4, связанный с первым 5 входом выходного сумматора токов 6, первый 7 источник опорного тока, соединенный с общей эмиттерной цепью 8 первого 1 дифференциального каскада, второй дифференциальный каскад 9, имеющий первый 10 и второй 11 потенциальные входы, связанные с соответствующими первым 2 и вторым 3 потенциальными входами первого дифференциального каскада 1 и первым 12 и вторым 13 входами комплементарного дифференциального усилителя, а также токовый выход 14, связанный со вторым 15 входом выходного сумматора токов 6, второй 16 источник опорного тока, соединенный с общей эмиттерной цепью 17 второго дифференциального каскада 9. В схему введен первый дополнительный транзистор 18, эмиттер которого через первый дополнительный резистор 19 связан с общей эмиттерной цепью 17 второго 9 дифференциального каскада и первым дополнительным 20 источником опорного тока, база соединена с первым управляющим входом 21 комплементарного дифференциального усилителя, а коллектор связан с общей эмиттерной цепью 8 первого дифференциального каскада 1.The differential amplifier of figure 2 contains a first 1 differential stage having first 2 and second 3 potential inputs, a
В схеме фиг.2 выходной сумматор токов 6 содержит выходные транзисторы 22 и 23 с объединенными коллекторами, эмиттеры которых подключены к токостабилизирующим двухполюсникам 24 и 25, а также связаны с источниками напряжения смещения 26 (+Ec1) и 27 (-Ес2). Коллекторы транзисторов 22 и 23 соединены с выходом 28 комплементарного дифференциального усилителя и элементом нагрузки 29. Первый 1 и второй 9 дифференциальные каскады в схеме фиг.2 выполнены на p-n-p транзисторах 30 и 31 и n-p-n транзисторах 32 и 33.In the circuit of Fig. 2, the output
В схеме фиг.3, в соответствии с п.2 формулы изобретения, введен второй дополнительный транзистор 34, эмиттер которого через второй 35 дополнительный резистор связан с общей эмиттерной цепью 8 первого дифференциального каскада 1 и вторым 36 дополнительным источником опорного тока, база соединена со вторым 37 управляющим входом комплементарного дифференциального усилителя, а коллектор связан с общей эмиттерной цепью 17 второго дифференциального каскада 9.In the circuit of FIG. 3, in accordance with
В частном случае в схеме фиг.4 выходной сумматор тока 6 реализован на базе инвертирующих токовых зеркал 38 и 39, выходы которых связаны с выходом 28 комплементарного дифференциального усилителя.In the particular case in the circuit of Fig. 4, the
Рассмотрим работу заявляемого устройства в режиме управляемого усилителя напряжения, подаваемого на вход 12 «X» (ux) (фиг.2). В статическом режиме при нулевом напряжении управления (uy=0) ток через резистор 19 близок к нулю.Consider the operation of the claimed device in the mode of a controlled voltage amplifier supplied to the
Коэффициент усиления по напряжению Ku для выхода 28 определяется формулойThe voltage gain K u for
где R29 - сопротивление резистора нагрузки 29;where R 29 is the resistance of the
S∑ - суммарная крутизна преобразования напряжения ux в выходной ток iвых.S ∑ - the total steepness of the conversion of voltage u x into the output current i o .
ПричемMoreover
где φт≈26 мВ - температурный потенциал;where φ t ≈26 mV is the temperature potential;
I8, I16 - статистические токи эмиттерных цепей первого (1) второго (9) каскадовI 8 , I 16 - statistical currents of the emitter circuits of the first (1) second (9) cascades
(I8=I16=I0);(I 8 = I 16 = I 0 );
rэi=φт/Iэi - сопротивление эмиттерного перехода i-го транзистора схемы при статистическом токе эмиттера Iэi.r ei = φ t / I ei is the resistance of the emitter junction of the i-th transistor of the circuit at a statistical current of the emitter I ei .
Таким образом, при uy - 0 для схемы фиг.2Thus, when u y - 0 for the circuit of figure 2
Если управляющее напряжение Uy на первом управляющем входе 21 получает положительное приращение, то это приводит к изменению токаIf the control voltage U y at the
iR через резистор 19:i R through resistor 19:
где R19 - сопротивление резистора 19 (R19>>rэ32=rэ33)where R 19 is the resistance of the resistor 19 (R 19 >> r e32 = r e33 )
Этот ток вызывает уменьшение тока в общей эмиттерной цепи транзисторов 32, 33 и 30, 31 на величину iR, что приводит к уменьшению коэффициента усиления по напряжению со входа 12 («X») на выход 28:This current causes a decrease in the current in the total emitter circuit of the
При другой фазе напряжения uy коэффициент Ku увеличивается пропорционально величине Uy.With another phase of the voltage u y, the coefficient K u increases in proportion to the value of U y .
Замечательная особенность схемы фиг.2 - подавление передачи сигнала управления uy на выход 28, что весьма важно для построения смесителя сигналов. Действительно, ток в нагрузке 29A remarkable feature of the circuit of figure 2 is the suppression of the transmission of the control signal u y to the
где iK22, iK23 коллекторные токи транзисторов 22 и 23.where i K22, i K23 collector currents of
Как следствие коэффициент подавления сигнала управления достаточно малAs a result, the suppression ratio of the control signal is quite small
Данный вывод подтверждается результатами компьютерного моделирования фиг.9 - фиг.10This conclusion is confirmed by the results of computer simulation of Fig.9 - Fig.10
Таким образом, ток в нагрузке 29 не зависит от сигнала управления Uy. Это является необходимым условием подавления сигнала по входу 21 (Uy)) в смесителях напряжений Ux и Uy.Thus, the current in the
Полученные выше аналитические соотношения подтверждаются результатами компьютерного моделирования предлагаемых схем КДУ (фиг.6, фиг.7, фиг.8, фиг.9, фиг.10 фиг.12, фиг.13, фиг.14).The analytical relationships obtained above are confirmed by the results of computer modeling of the proposed schemes of the CDA (Fig. 6, Fig. 7, Fig. 8, Fig. 9, Fig. 10, Fig. 12, Fig. 13, Fig. 14).
Таким образом, заявляемый комплементарный дифференциальный усилитель имеет электронное управление коэффициентами усиления. Причем сигнал управления uy, как и входной сигнал Ux подаются на соответствующие входы относительно общей шины (без разделительных конденсаторов). Кроме этого, при использовании резисторов в качестве двухполюсников 7, 16, 24, 20, 25 схемы фиг.2 - фиг.4 могут иметь напряжение питания на уровне ±1,5 В, что позволяет рекомендовать их для использования в ВЧ- и СВЧ-интегральных схемах.Thus, the claimed complementary differential amplifier has electronic gain control. Moreover, the control signal u y , as well as the input signal U x are supplied to the corresponding inputs relative to the common bus (without isolation capacitors). In addition, when using resistors as
БИБЛИОГРАФИЧЕСКИЙ СПИСОКBIBLIOGRAPHIC LIST
1. - Патент США №3.786.362.1. - US Patent No. 3,786.362.
2. - Патент США №4.030.044.2. - US Patent No. 4.030.044.
3. - Патент США №4.059.808, фиг.5.3. - US Patent No. 4.059.808, Fig.5.
4. - Патент США №4.286.227.4. - US Patent No. 4.286.227.
5. - Авт.свид. СССР №375754, H03f 3/38.5. - Autosvid. USSR No. 375754,
6. - Авт.свид. СССР №843164, H03f 3/30.6. - Autosvid. USSR No. 843164,
7. - Патент США №3.660.773.7. - US Patent No. 3,660.773.
8. - Патент США №4.560.948.8. - US Patent No. 4,560.948.
9. - Патент РФ №2930041, H03f 1/32.9. - RF patent No. 2930041,
10. - Патент Японии №57-5364, H03f 3/343.10. - Japan Patent No. 57-5364,
11. - Патент ЧССР №134845, кл. 21а2 18/08.11. - Czechoslovak Patent No. 134845, cl.
12. - Патент ЧССР №134849, кл. 21а2 18/08.12. - Czechoslovak Patent No. 134849, cl.
13. - Патент ЧССР №13 5326, кл. 21 а2 18/08.13. - Patent of Czechoslovakia No. 13 5326, cl. 21 a 2 18/08.
14. - Патент США №4.389.579.14. - US Patent No. 4,389.579.
15. - Патент Англии №1543361, Н3Т.15. - England Patent No. 1543361, H3T.
16. - Патент США №5.521.552 (фиг.3а).16. - US Patent No. 5.521.552 (figa).
17. - Патент США №4.059.808.17. - US Patent No. 4.059.808.
18. - Патент США №5.789.949.18. - US Patent No. 5,789.949.
19. - Патент США №4.453.134.19. - US Patent No. 4,453.134.
20. - Патент США №4.760.286.20. - US Patent No. 4,760.286.
21. - Авт.свид. СССР№1283946.21. - Autosvid. USSR No. 1283946.
22. - Патент РФ №2019019.22. - RF patent No.20101019.
23. - Патент США №4.389.579.23. - US Patent No. 4,389.579.
24. - Патент США №4.453.092.24. - US Patent No. 4,453.092.
25. - Патент США №3.566.289.25. - US Patent No. 3,566.289.
26. - Патент США №4.059.808 (фиг.2).26. - US Patent No. 4.059.808 (figure 2).
27. - Патент США №3.649.926.27. - US Patent No. 3,649,926.
28. - Патент США №4.714.894 (фиг.1).28. - US Patent No. 4,714.894 (figure 1).
29. Матавкин В.В. Быстродействующие операционные усилители. - М.: Радио и связь, 1989.29. Matavkin V.V. High-speed operational amplifiers. - M.: Radio and Communications, 1989.
30. М.Херпи. Аналоговые интегральные схемы. - М.: Радио и связь, 1983, стр.174, рис.5.52.30. M. Herpy. Analog integrated circuits. - M.: Radio and Communications, 1983, p. 174, Fig. 5.52.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2008134298/09A RU2384938C1 (en) | 2008-08-20 | 2008-08-20 | Complementary differential amplifier with controlled gain |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2008134298/09A RU2384938C1 (en) | 2008-08-20 | 2008-08-20 | Complementary differential amplifier with controlled gain |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2384938C1 true RU2384938C1 (en) | 2010-03-20 |
Family
ID=42137529
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2008134298/09A RU2384938C1 (en) | 2008-08-20 | 2008-08-20 | Complementary differential amplifier with controlled gain |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2384938C1 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2475945C1 (en) * | 2011-10-26 | 2013-02-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Selective amplifier |
RU2475946C1 (en) * | 2011-10-26 | 2013-02-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Ac amplifier with antiphased current outputs |
RU2519544C1 (en) * | 2012-11-01 | 2014-06-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Complementary differential amplifier with expanded active operation range |
-
2008
- 2008-08-20 RU RU2008134298/09A patent/RU2384938C1/en not_active IP Right Cessation
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2475945C1 (en) * | 2011-10-26 | 2013-02-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Selective amplifier |
RU2475946C1 (en) * | 2011-10-26 | 2013-02-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Ac amplifier with antiphased current outputs |
RU2519544C1 (en) * | 2012-11-01 | 2014-06-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Complementary differential amplifier with expanded active operation range |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2384938C1 (en) | Complementary differential amplifier with controlled gain | |
RU2388137C1 (en) | Complementary cascode differential amplifier with controlled gain | |
RU2421887C1 (en) | Differential amplifier with paraphase output | |
RU2380824C1 (en) | Alternating current amplifier with controlled amplification | |
RU2333593C1 (en) | Differential amplifier with wider active operation range | |
RU2346388C1 (en) | Differential amplifier | |
RU2384936C1 (en) | Controlled two-stage differential amplifier with inphase negative feedback | |
RU2384937C1 (en) | Complementary differential amplifier with controlled gain | |
RU2389130C1 (en) | Cascode differential amplifier with controlled amplification | |
RU2390922C1 (en) | Controlled amplifier and analogue multiplier of signals on its basis | |
RU2331964C1 (en) | Voltage-to-current converter | |
RU2475941C1 (en) | Differential amplifier with complementary input cascade | |
EP1357664A2 (en) | Variable gain amplifer | |
RU2421897C1 (en) | Controlled complementary differential amplifier | |
RU2390912C2 (en) | Cascode differential amplifier | |
RU2394358C1 (en) | Low-voltage analogue voltage multiplier | |
RU2460206C1 (en) | Cascode microwave amplifier with low supply voltage | |
RU2446554C1 (en) | Differential operational amplifier with paraphase output | |
RU2321158C1 (en) | Cascode differential amplifier | |
RU2467468C1 (en) | Broadband current amplifier | |
RU2388138C1 (en) | Differential amplifier with controlled gain | |
RU2382484C1 (en) | Analogue voltage multiplier | |
RU2396595C2 (en) | Analogue multiplier of voltages | |
RU2432666C1 (en) | Differential operational amplifier with low supply voltage | |
RU2390911C2 (en) | Cascode differential amplifier |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20130821 |