KR970004746B1 - 고속 어드레스 디코더를 포함하는 반도체 메모리 - Google Patents
고속 어드레스 디코더를 포함하는 반도체 메모리 Download PDFInfo
- Publication number
- KR970004746B1 KR970004746B1 KR1019920701683A KR920701683A KR970004746B1 KR 970004746 B1 KR970004746 B1 KR 970004746B1 KR 1019920701683 A KR1019920701683 A KR 1019920701683A KR 920701683 A KR920701683 A KR 920701683A KR 970004746 B1 KR970004746 B1 KR 970004746B1
- Authority
- KR
- South Korea
- Prior art keywords
- address
- signal
- decoder
- semiconductor memory
- decoding
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
Abstract
Description
Claims (11)
- 반도체 메모리에 있어서, 워드라인들을 갖는 메모리셀 어레이(1); 어드레스 스트로브 신호에 따라 외부 어드레스 신호를 전송하는 제1 어드레스 버스(2); 상기 어드레스 스트로브 신호에 따라 내부 어드레스 신호를 전송하는 제2 어드레스 버스(3); 상기 제1 어드레스 버스로부터 상기 외부 어드레스 신호를, 상기 제2 어드레스 버스로부터 상기 내부 어드레스 신호를 수신하는 어드레스 디코더(4); 및 상기 어드레스 스트로브 신호에 따라 상기 반도체 메모리의 동작모드를 결정하는, 그리고 상기 어드레스 디코더가 상기 외부 어드레스 신호 및 상기 내부 어드레스 신호를 수신한 후에 상기 결정된 동작모드를 나타내는 대응 동작 모드신호를 상기 어드레스 디코더에 제공하는, 제어기(5)를 포함하되; 상기 어드레스 디코더(4)는 : 상기 대응 동작모드신호에 응하여 상기 수신된 외부 어드레스 신호와 상기 수신된 내부 어드레스 신호 중의 하나를 선택하는 스위칭부(4B)와; 상기 제1 어드레스 버스를 통하여 전송된 상기 외부 어드레스 신호와 상기 제2 어드레스 버스를 통하여 전송된 상기 내부 어드레스 신호중에서 선택된 상기 신호를 디코딩하는, 그리고 상기 외부 어드레스 신호와 상기 내부 어드레스 신호중에서 선택되고 디코딩된 상기 신호에 기하여 상기 메모리셀 어레이의 상기 워드라인들중의 하나를 선택하는, 디코딩부(4A)를 구비하는 것을 특징으로 하는 반도체 메모리.
- 제1항에 있어서, 상기 어드레스 디코더(4)는, 상기 디코딩부(4A)의 외부 및 내부 어드레스 신호중에서의 상기 디코딩된 것을 래칭하기 위한 래치부(4C)를 더 포함하는 것을 특징으로 하는 반도체 메모리.
- 제1항에 있어서, 상기 어드레스 디코더(4)가, 동적 램에 대해 행 디코더로서 작용하는 것을 특징으로 하는 반도체 메모리.
- 제3항에 있어서, 상기 어드레스 디코더(4)가, 행 디코더의 프리디코더를 더 포함하는 것을 특징으로 하는 반도체 메모리.
- 반도체 메모리에 있어서, 워드 라인들을 갖는 메모리셀 어레이(6); 어드레스 활성화 신호에 따라 외부 어드레스 신호를 전송하는 제1 어드레스 버스(7); 상기 어드레스 활성화 신호에 따라 내부 어드레스 신호를 전송하는 제2 어드레스 버스(8); 어드레스 디코더(9); 및 상기 어드레스 활성화 신호에 상기 반도체 메모리의 동작모드로 결정하고, 상기 결정된 동작모드를 나타내는 대응 동작모드신호를 출력하는, 제어기(10)를 포함하되; 상기 어드레스 디코더(9)는 : 상기 제1 어드레스 버스(7)를 통해서 전송된 상기 외부 어드레스 신호를 디코딩하는 제1 디코딩부(9A)와, 상기 제2 어드레스 버스(8)를 통해서 전송된 상기 내부 어드레스 실시예를 디코딩하는 제2 디코딩부(9B)와, 상기 대응 동작 모드 신호에 응하여 상기 메모리셀 어레이(6)의 상기 워드 라인들 중의 하나를 선정하도록 상기 디코딩된 외부 어드레스 신호 및 내부 어드레스 신호 중 하나를 선택하는 스위칭부(9C)를 포함하는 것을 특징으로 하는 반도체 메모리.
- 제5항에 있어서, 상기 어드레스 디코더(9)가, 스위칭부(9C)의 출력을 래칭하기 위한 래치부(9D)를 더 포함하는 것을 특징으로 하는 반도체 메모리.
- 제5항에 있어서, 상기 어드레스 디코더(9)가, 동적램에 대해 행 디코더로서 작용하는 것을 특징으로 하는 반도체 메모리.
- 제7항에 있어서, 상기 어드레스 디코더(9)가, 행 디코더가 프리디코더를 특징으로 하는 반도체 메모리.
- 반도체 메모리에 있어서, 최소한 하나의 메모리셀을 갖는 메모리셀 어레이(11); 해당 어드레스 신호를 전송하는 최소한 하나의 어드레스 버스; 상기 최소한 하나의 어드레스 신호를 수신하는 어드레스 디코더(12); 및 제어신호를 제공하는 제어기를 포함하되; 상기 어드레스 디코더(12)는; 상기 최소한 하나의 해당하는 어드레스 신호를 디코딩하는 디코딩부와, 상기 디코딩된 어드레스 신호를 래치하는 래치부(12A)를 포함하며; 상기 메모리셀 어레이의 상기 최소한 하나의 메모리셀 중 하나를 선택하도록, 상기 디코딩부는 상기 제어신호에 응하여 디코딩 동작을 수행하며, 상기 래치부는 상기 동일한 제어신호에 응하여 래치 동작을 수행하는 것을 특징으로 하는 반도에 메모리.
- 제9항에 있어서, 상기 어드레스 디코더(12)가, 동적 램에 대해 행 디코더로서 작용하는 것을 특징으로 하는 반도체 메모리.
- 제10항에 있어서, 상기 어드레스 디코더(9)가 행 디코더의 프리디코더를 더 포함하는 것을 특징으로 하는 반도체 메모리.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP90-310566 | 1990-11-16 | ||
JP31056690 | 1990-11-16 | ||
PCT/JP1991/001563 WO1992009084A1 (en) | 1990-11-16 | 1991-11-15 | Semiconductor memory having high-speed address decoder |
Publications (1)
Publication Number | Publication Date |
---|---|
KR970004746B1 true KR970004746B1 (ko) | 1997-04-03 |
Family
ID=18006786
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920701683A KR970004746B1 (ko) | 1990-11-16 | 1991-11-15 | 고속 어드레스 디코더를 포함하는 반도체 메모리 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5394373A (ko) |
EP (1) | EP0511397B1 (ko) |
KR (1) | KR970004746B1 (ko) |
DE (1) | DE69130210T2 (ko) |
WO (1) | WO1992009084A1 (ko) |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05234371A (ja) * | 1992-02-21 | 1993-09-10 | Fujitsu Ltd | ダイナミックram |
JPH07169276A (ja) * | 1993-12-13 | 1995-07-04 | Toshiba Corp | 同期型メモリ |
JP3226426B2 (ja) * | 1994-09-27 | 2001-11-05 | 松下電器産業株式会社 | 半導体メモリ及びその使用方法並びに画像プロセッサ |
US5526320A (en) | 1994-12-23 | 1996-06-11 | Micron Technology Inc. | Burst EDO memory device |
US5717654A (en) * | 1995-02-10 | 1998-02-10 | Micron Technology, Inc. | Burst EDO memory device with maximized write cycle timing |
US5546353A (en) * | 1995-05-26 | 1996-08-13 | National Semiconductor Corporation | Partitioned decode circuit for low power operation |
EP0745998B1 (en) * | 1995-05-31 | 2004-01-02 | United Memories, Inc. | Circuit and method for accessing memory cells of a memory device |
US5687121A (en) * | 1996-03-29 | 1997-11-11 | Aplus Integrated Circuits, Inc. | Flash EEPROM worldline decoder |
US5822252A (en) * | 1996-03-29 | 1998-10-13 | Aplus Integrated Circuits, Inc. | Flash memory wordline decoder with overerase repair |
US6209071B1 (en) * | 1996-05-07 | 2001-03-27 | Rambus Inc. | Asynchronous request/synchronous data dynamic random access memory |
JP3827406B2 (ja) * | 1997-06-25 | 2006-09-27 | 富士通株式会社 | クロック同期型入力回路及びそれを利用した半導体記憶装置 |
US5923604A (en) * | 1997-12-23 | 1999-07-13 | Micron Technology, Inc. | Method and apparatus for anticipatory selection of external or internal addresses in a synchronous memory device |
JP3204450B2 (ja) * | 1998-04-15 | 2001-09-04 | 日本電気株式会社 | アドレスデコード回路及びアドレスデコード方法 |
US6072746A (en) * | 1998-08-14 | 2000-06-06 | International Business Machines Corporation | Self-timed address decoder for register file and compare circuit of a multi-port CAM |
US6144611A (en) * | 1999-09-07 | 2000-11-07 | Motorola Inc. | Method for clearing memory contents and memory array capable of performing the same |
US6185148B1 (en) * | 2000-02-21 | 2001-02-06 | Hewlett-Packard Company | General purpose decode implementation for multiported memory array circuits |
JP3376998B2 (ja) | 2000-03-08 | 2003-02-17 | 日本電気株式会社 | 半導体記憶装置 |
JP3948933B2 (ja) * | 2001-11-07 | 2007-07-25 | 富士通株式会社 | 半導体記憶装置、及びその制御方法 |
US6798711B2 (en) * | 2002-03-19 | 2004-09-28 | Micron Technology, Inc. | Memory with address management |
US7385858B2 (en) * | 2005-11-30 | 2008-06-10 | Mosaid Technologies Incorporated | Semiconductor integrated circuit having low power consumption with self-refresh |
JP2007293933A (ja) * | 2006-04-21 | 2007-11-08 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
JP4984759B2 (ja) * | 2006-09-05 | 2012-07-25 | 富士通セミコンダクター株式会社 | 半導体記憶装置 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5381021A (en) * | 1976-12-27 | 1978-07-18 | Nippon Telegr & Teleph Corp <Ntt> | Address input circuit |
JPS5381020A (en) * | 1976-12-27 | 1978-07-18 | Fujitsu Ltd | Error check method for memory unit |
US4207618A (en) * | 1978-06-26 | 1980-06-10 | Texas Instruments Incorporated | On-chip refresh for dynamic memory |
JPS55150192A (en) * | 1979-05-08 | 1980-11-21 | Nec Corp | Memory unit |
JPS55150191A (en) * | 1979-05-08 | 1980-11-21 | Nec Corp | Information refreshing method of semiconductor integrated circuit |
DE3232215A1 (de) * | 1982-08-30 | 1984-03-01 | Siemens AG, 1000 Berlin und 8000 München | Monolithisch integrierte digitale halbleiterschaltung |
JPS59157891A (ja) * | 1983-02-25 | 1984-09-07 | Toshiba Corp | メモリ装置におけるメモリセル選択回路 |
JPS60167194A (ja) * | 1984-02-09 | 1985-08-30 | Fujitsu Ltd | 半導体記憶装置 |
JPS6117292A (ja) * | 1984-07-04 | 1986-01-25 | Hitachi Ltd | 半導体記憶装置 |
JPS6142795A (ja) * | 1984-08-03 | 1986-03-01 | Toshiba Corp | 半導体記憶装置の行デコ−ダ系 |
JPS61126687A (ja) * | 1984-11-22 | 1986-06-14 | Hitachi Ltd | ダイナミツク型ram |
JPS6117291A (ja) * | 1985-06-21 | 1986-01-25 | Hitachi Ltd | メモリの駆動方式 |
JPH01205788A (ja) * | 1988-02-12 | 1989-08-18 | Toshiba Corp | 半導体集積回路 |
JPH0221490A (ja) * | 1988-07-07 | 1990-01-24 | Oki Electric Ind Co Ltd | ダイナミック・ランダム・アクセス・メモリ |
JPH0713862B2 (ja) * | 1988-08-31 | 1995-02-15 | 三菱電機株式会社 | 半導体記憶装置 |
JPH02141993A (ja) * | 1988-11-21 | 1990-05-31 | Toshiba Corp | 半導体記憶装置 |
JPH02247892A (ja) * | 1989-03-20 | 1990-10-03 | Fujitsu Ltd | ダイナミックランダムアクセスメモリ |
-
1991
- 1991-11-15 KR KR1019920701683A patent/KR970004746B1/ko not_active IP Right Cessation
- 1991-11-15 WO PCT/JP1991/001563 patent/WO1992009084A1/ja active IP Right Grant
- 1991-11-15 US US07/854,642 patent/US5394373A/en not_active Expired - Lifetime
- 1991-11-15 EP EP91919644A patent/EP0511397B1/en not_active Expired - Lifetime
- 1991-11-15 DE DE69130210T patent/DE69130210T2/de not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE69130210T2 (de) | 1999-01-21 |
US5394373A (en) | 1995-02-28 |
EP0511397A1 (en) | 1992-11-04 |
WO1992009084A1 (en) | 1992-05-29 |
DE69130210D1 (de) | 1998-10-22 |
EP0511397A4 (en) | 1994-07-06 |
EP0511397B1 (en) | 1998-09-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970004746B1 (ko) | 고속 어드레스 디코더를 포함하는 반도체 메모리 | |
US5535169A (en) | Semiconductor memory device | |
US4661928A (en) | Output buffer in which inductive noise is suppressed | |
JP3990095B2 (ja) | 外部アドレスにより自動リフレッシュ動作が行えるテストモードを有する同期式dram及び自動リフレッシュ方法 | |
US6317372B1 (en) | Semiconductor memory device equipped with serial/parallel conversion circuitry for testing memory cells | |
JPH0524599B2 (ko) | ||
US6438667B1 (en) | Semiconductor memory and memory system | |
US5986917A (en) | Wafer burn-in test circuit for a semiconductor memory device | |
US20020034115A1 (en) | Semiconductor memory device having fixed CAS latency in normal operation and various CAS latencies in test mode | |
US5883521A (en) | Glitch noise producing semiconductor device for testing semiconductor components | |
KR100592349B1 (ko) | 반도체 장치, 그 시험 방법 및 반도체 집적 회로 | |
JPH0750100A (ja) | アドレスバッファ | |
US5889727A (en) | Circuit for reducing the transmission delay of the redundancy evaluation for synchronous DRAM | |
US7107500B2 (en) | Test mode circuit of semiconductor memory device | |
JP2001035188A (ja) | 半導体装置の試験方法及び半導体装置 | |
US6971052B2 (en) | Semiconductor integrated circuit and method for testing the same | |
KR100625820B1 (ko) | 컬럼 어드레스 디코더를 공유하는 뱅크를 가진 반도체메모리 소자 | |
KR100253354B1 (ko) | 반도체 메모리의 동작 검사장치 | |
JP4068241B2 (ja) | 半導体メモリ装置のバーンイン制御回路 | |
US6990027B2 (en) | Semiconductor memory device having access time control circuit | |
US7058756B2 (en) | Circuit for implementing special mode in packet-based semiconductor memory device | |
JP3297393B2 (ja) | 半導体記憶装置および半導体記憶装置の制御方法 | |
JP2937205B2 (ja) | 高速動作が可能なアドレスデコーダを有する半導体記憶装置 | |
US5808957A (en) | Address buffers of semiconductor memory device | |
US6229748B1 (en) | Memory device using one common bus line between address buffer and row predecoder |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19920716 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19920716 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19951124 Patent event code: PE09021S01D |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19960831 Patent event code: PE09021S01D |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
Comment text: Decision on Publication of Application Patent event code: PG16051S01I Patent event date: 19970228 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19970613 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19970911 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19970911 End annual number: 3 Start annual number: 1 |
|
PR1001 | Payment of annual fee |
Payment date: 20000328 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20010905 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20020905 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20030908 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20040910 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20050909 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20060908 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20070906 Start annual number: 11 End annual number: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20080911 Start annual number: 12 End annual number: 12 |
|
FPAY | Annual fee payment |
Payment date: 20090910 Year of fee payment: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20090910 Start annual number: 13 End annual number: 13 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |