KR960015586A - 기록 및 독출에서 독립적으로 제어되는 메모리셀 회로 - Google Patents
기록 및 독출에서 독립적으로 제어되는 메모리셀 회로 Download PDFInfo
- Publication number
- KR960015586A KR960015586A KR1019950036810A KR19950036810A KR960015586A KR 960015586 A KR960015586 A KR 960015586A KR 1019950036810 A KR1019950036810 A KR 1019950036810A KR 19950036810 A KR19950036810 A KR 19950036810A KR 960015586 A KR960015586 A KR 960015586A
- Authority
- KR
- South Korea
- Prior art keywords
- field effect
- effect transistor
- read
- circuit
- gate field
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/16—Multiple access memory array, e.g. addressing one storage element via at least two independent addressing line groups
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Static Random-Access Memory (AREA)
- Dram (AREA)
Abstract
Description
Claims (3)
- 하나의 기록전용회로와, 적어도 하나의 독출전용회로와, 출력노드를 가지는 래치회로와를 포함하여 구성되며, 여기서 상기 독출전용회로는 구동용 제1절연 게이트 전계효과 트랜지스터와 선택용 제2절연 게이트 전계효과 트랜지스터와를 포함하여 이루어지며, 상기 제1 및 제2트랜지스터는 독출용 비트라인과 기준전압 소스사이에서 직렬로 접속되며, 상기 제1절연게이트 전계효과 트랜지스터의 케이트전극이 상기 래치회로의 상기 출력노드에 접속되고, 상기 제2절연게이트 전계효과 트랜지스터의 게이트전극은 독출용 어드레스 선택라인과 접속되며, 상기 제1절연게이트 전계효과 트랜지스터는 상기 제2절연제이트 전계효과 트랜지스터의 임계전압보다 낮게 설정된 임계전압을 가지는 인핸스먼트형 트랜지스터로 이루어진 것을 특징으로 하는 메모리셀 회로.
- 제1항에 있어서, 상기 래치회로는 엇갈리도록 접속된 입력 및 출력을 가지는 한쌍의 인버터를 포함하고, 한쌍의 메모리노드를 가지며 그 중 하나가 상기 출력노드에 접속되며, 상기 기록전용회로는 기록용 비트라인에 접속된 게이트 전극을 가지는 제3절연게이트 전계효과 트랜지스터와 어드레스 제어라인과 접속되는 게이드 전극을 가지는 제4절연게이트 전계효과 트랜지스터와로 이루어지며, 상기 제3 및 제4트랜지스터는 메모리노드의 각 쌍과 기록용 비트라인의 각 쌍사이에서 직렬로 접속되며, 상기 제3절연게이트 전계효과 트랜지스터는 상기 제4절연게이트 전계효과 트랜지스터의 임계 전압보다 낮게 설정된 임계전압을 가지는 인핸스먼트형 트랜지스터로 이루어지는 것을 특징으로 하는 메모리셀 회로.
- 제1항에 있어서, 상기 독출전용회로는 다수의 독출전용회로로 이루어진 것을 특징으로 하는 메모리셀 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6265890A JPH08129891A (ja) | 1994-10-28 | 1994-10-28 | メモリセル回路 |
JP94-265890 | 1994-10-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960015586A true KR960015586A (ko) | 1996-05-22 |
KR100409186B1 KR100409186B1 (ko) | 2004-02-25 |
Family
ID=17423528
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950036810A KR100409186B1 (ko) | 1994-10-28 | 1995-10-24 | 기록및독출에서독립적으로제어되는메모리셀회로 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5592414A (ko) |
JP (1) | JPH08129891A (ko) |
KR (1) | KR100409186B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100596828B1 (ko) * | 2004-12-24 | 2006-07-04 | 주식회사 하이닉스반도체 | 불휘발성 강유전체 메모리 장치 |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10125070A (ja) * | 1996-10-23 | 1998-05-15 | Nec Corp | メモリ装置 |
JP2003051191A (ja) * | 2001-05-31 | 2003-02-21 | Mitsubishi Electric Corp | 半導体記憶装置 |
JP2003223788A (ja) | 2002-01-29 | 2003-08-08 | Hitachi Ltd | 半導体集積回路装置 |
WO2004040579A1 (en) * | 2002-08-22 | 2004-05-13 | Thomson Licensing S.A. | Smart card write-only register |
DE10308323B4 (de) * | 2003-02-26 | 2007-10-11 | Infineon Technologies Ag | Halbleiterchipanordnung mit ROM |
US7483332B2 (en) * | 2005-08-11 | 2009-01-27 | Texas Instruments Incorporated | SRAM cell using separate read and write circuitry |
US7420836B1 (en) * | 2007-02-13 | 2008-09-02 | International Business Machines Corporation | Single-ended memory cell with improved read stability and memory using the cell |
US9287370B2 (en) * | 2012-03-02 | 2016-03-15 | Semiconductor Energy Laboratory Co., Ltd. | Memory device comprising a transistor including an oxide semiconductor and semiconductor device including the same |
CN112582002A (zh) * | 2020-11-04 | 2021-03-30 | 北京大学(天津滨海)新一代信息技术研究院 | 一种静态随机存取存储器单元电路和存储器 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5060192A (en) * | 1989-12-27 | 1991-10-22 | Harris Corporation | Cross-point switch |
US5325338A (en) * | 1991-09-04 | 1994-06-28 | Advanced Micro Devices, Inc. | Dual port memory, such as used in color lookup tables for video systems |
JPH06215576A (ja) * | 1993-01-18 | 1994-08-05 | Mitsubishi Electric Corp | 半導体記憶装置 |
JP2885607B2 (ja) * | 1993-05-17 | 1999-04-26 | 日本電気アイシーマイコンシステム株式会社 | 半導体メモリ |
-
1994
- 1994-10-28 JP JP6265890A patent/JPH08129891A/ja active Pending
-
1995
- 1995-10-24 KR KR1019950036810A patent/KR100409186B1/ko not_active IP Right Cessation
- 1995-10-25 US US08/547,784 patent/US5592414A/en not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100596828B1 (ko) * | 2004-12-24 | 2006-07-04 | 주식회사 하이닉스반도체 | 불휘발성 강유전체 메모리 장치 |
Also Published As
Publication number | Publication date |
---|---|
JPH08129891A (ja) | 1996-05-21 |
US5592414A (en) | 1997-01-07 |
KR100409186B1 (ko) | 2004-02-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970010642B1 (ko) | 반도체 장치 | |
KR970023375A (ko) | 데이터 유지회로 | |
KR920018759A (ko) | 반도체 메모리장치에서의 워드라인 구동회로 | |
KR950006850A (ko) | 선택기 회로 | |
KR950015380A (ko) | 반도체 메모리장치의 워드라인구동회로 | |
KR890009003A (ko) | 반도체 집적회로 | |
KR930008859A (ko) | 직류 전류를 제거한 데이타 출력 버퍼 | |
KR940012398A (ko) | 집적회로 메모리용 감지 증폭기, 집적회로 메모리 및 집적회로 메모리 감지 증폭기 작동 방법 | |
KR860000659A (ko) | M0s 스태틱형 ram | |
KR880004478A (ko) | 반도체 기억장치 | |
KR880003330A (ko) | 내부회로의 동작모드를 스위치하기 위한 기능을 갖는 반도체집적회로 | |
KR930017024A (ko) | 판독 및 판독/기록 포트를 갖는 듀얼 포트 메모리 | |
KR930018582A (ko) | 반도체 메모리장치의 비트라인 분리클럭 저너레이터 | |
KR960015586A (ko) | 기록 및 독출에서 독립적으로 제어되는 메모리셀 회로 | |
KR900005460A (ko) | 반도체 기억장치 | |
KR950010063A (ko) | 바이폴라 및 전계 효과 트랜지스터에 의해 구현되고 안정된 감지 증폭기를 갖는 반도체 집적 회로 소자 | |
US4134150A (en) | Random access monostable memory cell having both static and dynamic operating modes | |
KR920018754A (ko) | 반도체 메모리 회로 | |
KR970060224A (ko) | 반도체기억장치 | |
KR910016005A (ko) | 반도체 집적회로 | |
KR920001526A (ko) | 반도체 메모리 장치 | |
KR920001521A (ko) | 반도체기억장치 | |
US6125074A (en) | Semiconductor memory device having a small memory cell driving circuit | |
KR970017605A (ko) | 가변논리회로와 그것을 사용한 반도체집적회로장치 | |
JP2878032B2 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19951024 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20001012 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 19951024 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20030129 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20030917 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20031128 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20031201 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20061031 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20071029 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20081027 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20091028 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20101123 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20111122 Start annual number: 9 End annual number: 9 |
|
FPAY | Annual fee payment |
Payment date: 20121116 Year of fee payment: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20121116 Start annual number: 10 End annual number: 10 |
|
FPAY | Annual fee payment |
Payment date: 20131115 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20131115 Start annual number: 11 End annual number: 11 |
|
FPAY | Annual fee payment |
Payment date: 20141125 Year of fee payment: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20141125 Start annual number: 12 End annual number: 12 |
|
EXPY | Expiration of term | ||
PC1801 | Expiration of term |