KR950005058A - 색도 신호 처리 장치 및 그 방법 - Google Patents
색도 신호 처리 장치 및 그 방법 Download PDFInfo
- Publication number
- KR950005058A KR950005058A KR1019940015748A KR19940015748A KR950005058A KR 950005058 A KR950005058 A KR 950005058A KR 1019940015748 A KR1019940015748 A KR 1019940015748A KR 19940015748 A KR19940015748 A KR 19940015748A KR 950005058 A KR950005058 A KR 950005058A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- phase error
- reference clock
- chroma
- clock signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/44—Colour synchronisation
- H04N9/455—Generation of colour burst signals; Insertion of colour burst signals in colour picture signals or separation of colour burst signals from colour picture signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
- H04N9/68—Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
Description
Claims (34)
- 버스트 동기 신호를 포함하는 색도 신호를 처리하기 위한 색도 신호 처리 장치에 있어서, 기준 클럭신호의 함수로서 어드레스의 시퀀스를 발생시키기 위한 어드레스 발생 수단; 상기 어드레스 시퀀스의 각각의 어드레스에서 상기 색도 신호의 선정된 부분의 각각의 샘플을 저장하기 위한 메모리 수단; 상기 색도신호의 상기 선정된 부분의 상기 샘플의 함수로서 상기 기준 클럭 신호와 상기 버스트 동기 신호 사이의 위상차를 나타내는 위상 에러 데이타를 계산하기 위한 계산 수단; 및 상기 위상 에러 데이타가 최소로 되고 상기 기준 클럭 신호와 상기 버스트 동기 신호와 일치하도록 상기 위상 에러 데이타에 응답하여 상기 기준클럭 신호를 발생시키기 위한 발진기 수단을 포함하는 것을 특징으로 하는 색도 신호 처리 장치.
- 제1항에 있어서, 버스트 게이트 제어 신호원 및 상기 기준 클럭 신호에 응답하여 상기 메모리 수단에 상기 색도 신호의 상기 선정된 부분을 전환시키는 버스트 게이트 제어 신호를 래치시키기 위한 래치 수단을 더 포함하는 것을 특징으로 하는 색도 신호 처리 장치.
- 제2항에 있어서, 상기 래치된 버스트 게이트 제어신호의 함수로서 상기 어드레스의 시퀀스의 발생을 초기화시키기 위해 상기 어드레스 발생 수단을 리세트시키기 위한 리세트 수단을 더 포함하는 것을 특징으로 하는 색도 신호 처리 장치.
- 제1항에 있어서, 상기 계산 수단은 상기 샘플들 중의 선택된 샘플들간에 각각의 차를 계산하여 상기 차의 평균값을 구하는 것을 특징으로 하는 색도 신호 처리 장치.
- 제4항에 있어서, 상기 계산 수단은 상기 위상 에러 데이타를 계산하기 위해 상기 평균값을 래그-리그(lag-lead)필터링하는 것을 특징으로 하는 색 신호 처리 장치.
- 제1항에 있어서, 상기 기준 클럭 신호를 발생시키기 위한 상기 발진기 수단으로 전송하기 위한 수명스캔 주기에 걸쳐 상기 위상 에러 데이타를 누산하기 위한누산기 수단을 더 포함하는 것을 특징으로 하는 색도 신호 처리 장치.
- 제6항에 있어서, 상기 발진기 수단으로 전송을 위해 상기 누산된 위상 에러 데이타를 저장하기 위한 레지스터 수단을 더 포함하는 것을 특징으로 하는 색 신호 처리 장치.
- 제1항에 있어서, 상기 위상 데이타를 아날로그 DC전압으로 변환하기 위한 디지탈-아날로그 변환기 수단을 더 포함하는 것을 특징으로 하는 색도 신호 처리 장치.
- 제8항에 있어서, 상기 발진기 수단은 상기 아날로그 DC 전압의 함수로서 샘플링 클럭 신호를 발생시키기 위한 전압 제어발진기를 포함하는 것을 특징으로 하는 색도 신호 처리 장치.
- 제9항에 있어서, 상기 기준 클럭 신호를 발생시키기 위해 상기 샘플링 클럭 신호를 분할하기 위한 분할 수단을 더 포함하는 것을 특징으로 하는 색도 신호 처리 장치.
- 제1항에 있어서, 상기 메모리 수단은 상기 위상 에러 데이타를 저장하는 것을 특징으로 하는 색도 신호 처리 장치.
- 색도 신호를 처리하기 위한 장치에 있어서, 어드레스 시퀀스의 각각의 어드레스에 상기 색도 신호의 선정된 부분의 각각의 샘플을 저장하기 위한 제1메모리 수단; 상기 샘플들중 인접한 샘플로부터 유도된 차 데이타를 결정하기 위한 계산 수단; 상기 차 데이타에 대응하는 계수 데이타를 저장하기 위한 제2메모리수단; 및 일정한 레벨의 색도 신호를 형성하기 위해 상기 색도 신호의 상기 선정된 부분을 상기 계수 데이타로 승산하고 상기 제1메모리 수단으로 상기 일정한 레벨의 색도 신호를 전송하기 위한 승산 수단을 포함하는 것을 특징으로 하는 색도 신호 처리 장치.
- 제12항에 있어서, 상기 계산 수단은 상기 샘플들 중 상기 인접한 샘플의 절대값의 각각의 합을 계산하고 상기 각각의 합의 최대값을 결정하는 것을 특징으로 하는 색도 신호 처리 장치.
- 제13항에 있어서, 상기 계산 수단은 상기 최대값으로부터 기준값을 감산함으로써 상기 차 데이타를 계산하는 것을 특징으로 하는 색도 신호 처리 장치.
- 제12항에 있어서, 수평 스캔 주기에 걸쳐 상기 기준값을 적분함으로써 적분된 기준값을 계산하기 위한 누산기 수단을 더 포함하는 것을 특징으로 하는 색도 신호 처리 장치.
- 제15항에 있어서, 상기 제2메모리 수단은 상기 승산 수단으로 전송하기 위해 상기 적분된 기준값에 대응하는 계수데이타를 선택하는 것을 특징으로 하는 색도 신호 처리 장치.
- 버스트 동기 신호를 포함하는 색도 신호를 처리하기 위한 색도 신호 처리장치에 있어서, 기준 클럭신호의 함수로서 어드레스의 시퀀스를 발생시키기 위한 어드레스 발생수단; 상기 어드레스의 시퀀스의 각각의 어드레스에 상기 색도 신호의 선정된 부분의 각각의 샘플을 저장하기 위한 제1메모리 수단; 상기 색도 신호의 상기 선정된 부분의 상기 샘플의 함수로서 상기 기준 클럭 신호와 상기 버스트 동기 신호 사이의 위상차를 나타내는 위상 에러 데이타를 계산하고 상기 샘플들 중 인접한 샘들로부터 유도된 차 데이타를 결정하기 위한 계산 수단; 상기 위상 에러 데이타가 최소로 되고 상기 기준 클럭 신호가 상기 버스트 동기신호와 일치하도록 상기 위상 에러 데이타에 응답하여 상기 기준 클럭 신호를 발생시키기 위한 발진기 수단; 상기 차 데이타에 대응하는 계수 데이타를 저장하기 위한 제2메모리 수단; 및 일정한 레벨의 색도신호를 형성하기 위해 상기 계수 데이타에 의해 상기 색도 신호의 상기 선정된 부분을 승산하고 상기 제1메모리 수단으로 상기 일정한 레벨의 색도 신호를 전송하기 위한 승산 수단을 포함하는 것을 특징으로 하는 색도 신호 처리 장치.
- 버스트 동기 신호를 포함하는 색도 신호 처리 방법에 있어서, 기준 클럭 신호의 함수로서 어드레스의 시퀀스를 발생시키는 단계; 상기 어드레스의 시퀀스중 각각의 어드레스에 상기 색도 신호의 선정된 부분의 각각의 샘플을 저장하는 단계; 상기 색도 신호의 상기 선정된 부분의 상기 샘플의 함수로서 상기 기준 클럭 신호와 상기 버스트 동기 신호 사이의 위상차를 나타내는 위상 에러 데이타를 계산하는 단계; 및 상기 위상 에러 데이타가 최소로 되고 상기 기준 클럭 신호가 상기 버스트 동기 신호와 일치하도록 상기 위상 에러 데이타에 응답하여 상기 기준 클럭 신호를 발생시키는 단계를 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제18항에 있어서, 버스트 게이트 제어 신호를 제공하는 단계, 상기 기준 클럭 신호에 응답하여 상기 버스트 게이트 제어 신호를 래치하는 단계 및 상기 래치된 버스트 게이트 제어신호의 함수로서 상기의 메모리 수단에 상기 색도 신호의 상기 선정된 부분을 전환시키는 단계를 더 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제19항에 있어서, 상기 래치된 버스트 게이트 제어 신호의 함수로서 상기 어드레스의 시퀀스의 상기 발생을 리세트시키는 단계를 더 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제18항에 있어서, 위상 에러 데이타를 계산하는 단계가 상기 샘플들 중 선택된 샘플 사이의 각각의 차를 계산하여 상기 차를 평균하는 단계를 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제21항에 있어서, 위상 에러 데이타를 계산하는 단계가 상기 위상 에러 데이타를 계산하기 위해 상기 평균을 래그-리드(lag-lead)필터링하는 단계를 더 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제18항에 있어서, 수평 스캔 주기에 걸쳐 상기 위상 에러 데이타를 누산하는 단계를 더 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제23항에 있어서, 상기 누산된 위상 에러 데이타를 저장하는 단계를 더 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제18항에 있어서, 상기 위상 에러 데이타를 아날로그 DC전압으로 디지탈-아날로그 변환하는 단계를 더 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제25항에 있어서, 상기 기준 클럭 신호를 발생시키는 단계가 상기 아날로그 DC 전압의 함수로서 부반송파 클럭 신호를 발생시키는 단계를 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제26항에 있어서, 상기 기준 클럭 신호를 발생시키는 단계가 상기 기준 클럭 신호를 발생시키기 위해 상기 부반송파 클럭 신호를 분할하는 단계를 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제18항에 있어서, 상기 위상 에러 데이타를 저장하는 단계를 더 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 색도 신호 처리 방법에 있어서, 어드레스의 시퀀스중 각각의 어드레스에 상기 색도 신호의 선정된 부분의 각각의 샘플을 저장하는 단계; 상기 샘플들 중 인접한 샘플로부터 유도된 차 데이타를 결정하는 단계; 상기 차 데이타에 대응하는 계수 데이타를 저장하는 단계; 일정한 레벨의 색도 신호를 형성하기 위해 상기 색도 신호의 상기 선정된 부분을 상기 계수 데이타로 승산하는 단계; 및 상기 일정한 레벨의 색도 신호를 저장하는 단계를 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제29항에 있어서, 상기 차 데이타를 결정하는 단계가 상기 샘플들 중 상기 인접한 샘플의 절대값의 각각의 합을 계산하는 단계 및 상기 각각의 합의 최대값을 결정하는 단계를 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제30항에 있어서, 상기 차 데이타를 결정하는 단계가 상기 최대값에서 기준값을 감산하는 단계를 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제20항에 있어서, 수평 스캔 주기에 걸쳐 상기 기준값을 적분함으로써 적분된 기준값을 계산하는 단계를 더 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 제32항에 있어서, 상기 적분된 기준값에 대응하는 계수 데이타를 선택하는 단계를 더 포함하는 것을 특징으로 하는 색도 신호 처리 방법.
- 버스트 동기 신호를 포함하는 색도 신호 처리 방법에 있어서, 기준 클럭 신호의 함수로서 어드레스 시퀀스를 발생시키는 단계; 상기 어드레스 시퀀스의 각각의 어드레스에 상기 색도 신호의 선정된 부분의 각각의 샘플을 저장하는 단계; 상기 색도 신호의 상기 선정된 부분의 상기 샘플의 함수로서 상기 기준 클럭 신호와 상기 버스트 동기 신호 사이의 위상차를 나타내는 위상 에러 데이타를 계산하는 단계; 상기 위상 에러 데이타가 최소로 되고 상기 기준 클럭 신호가 상기 버스트 동기 신호와 일치하도록 상기 위상 에러 데이타에 응답하여 상기 기준 클럭 신호를 발생시키는 단계; 상기 샘플들 중 인접한 샘플로부터 유도된 위상차를 결정하는 단계; 상기 차 데이타에 대응하는 계수 데이타를 저장하는 단계; 일정한 레벨의 색도 신호를 형성하기 위해 상기 색도 신호의 상기 선정된 부분을 상기 계수 데이타로 승산하는 단계; 및 상기 일정한 레벨의 색도 신호를 저장하는 단계를 포함하는 것을 특징으로 하는 색도 신호 처리 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP93-163432 | 1993-07-01 | ||
JP16343293A JP3523890B2 (ja) | 1993-07-01 | 1993-07-01 | クロマ信号復調回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950005058A true KR950005058A (ko) | 1995-02-18 |
KR100320881B1 KR100320881B1 (ko) | 2002-06-20 |
Family
ID=15773786
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940015748A Expired - Fee Related KR100320881B1 (ko) | 1993-07-01 | 1994-07-01 | 크로미넌스신호처리장치및그방법 |
Country Status (8)
Country | Link |
---|---|
US (1) | US5532757A (ko) |
EP (1) | EP0632664B1 (ko) |
JP (1) | JP3523890B2 (ko) |
KR (1) | KR100320881B1 (ko) |
CN (1) | CN1075325C (ko) |
DE (1) | DE69413608T2 (ko) |
MY (1) | MY122555A (ko) |
TW (1) | TW241435B (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001095005A (ja) * | 1999-09-20 | 2001-04-06 | Matsushita Electric Ind Co Ltd | クロック発生回路 |
US7143207B2 (en) * | 2003-11-14 | 2006-11-28 | Intel Corporation | Data accumulation between data path having redrive circuit and memory device |
US7345708B2 (en) * | 2003-12-23 | 2008-03-18 | Lsi Logic Corporation | Method and apparatus for video deinterlacing and format conversion |
JP2008294629A (ja) * | 2007-05-23 | 2008-12-04 | Funai Electric Co Ltd | テレビ受信機 |
CN101448074B (zh) * | 2007-11-26 | 2010-08-11 | 晨星半导体股份有限公司 | 多切割的水平同步讯号的产生装置与方法 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4291332A (en) * | 1980-04-10 | 1981-09-22 | Tokyo Shibaura Denki Kabushiki Kaisha | Phase-locked circuit |
DE3136522A1 (de) * | 1981-09-15 | 1983-03-24 | Siemens AG, 1000 Berlin und 8000 München | Verfahren und anordnung zur digitalen regelung der phase des systemtaktes eines digitalen signalverarbeitungssystems |
DE3266503D1 (en) * | 1982-05-27 | 1985-10-31 | Itt Ind Gmbh Deutsche | Integrated digital chrominance channel-circuit with controlled amplification |
US4466015A (en) * | 1982-09-30 | 1984-08-14 | Rca Corporation | Automatic color burst magnitude control for a digital television receiver |
US4543600A (en) * | 1983-09-19 | 1985-09-24 | Rca Corporation | Digital signal phase measuring apparatus as for a phase-locked loop |
US4573069A (en) * | 1984-03-29 | 1986-02-25 | Rca Corporation | Chrominance fine gain control in a digital television receiver |
DE3438564A1 (de) * | 1984-10-20 | 1986-04-30 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Abtastregelkreis |
US4635103A (en) * | 1984-12-03 | 1987-01-06 | Rca Corporation | Phase locked loop system incorporating automatic gain control |
DE3686439T2 (de) * | 1985-04-12 | 1993-03-04 | Tektronix Inc | Digitale phasenregelschleifen. |
EP0226649B1 (de) * | 1985-12-19 | 1989-08-09 | Deutsche ITT Industries GmbH | Farbartregelschaltung eines digitalen Fernsehempfängers |
US4797730A (en) * | 1987-04-10 | 1989-01-10 | Ampex Corporation | Method and apparatus for controlling the sampling phase of an analog color television signal |
EP0575419A1 (de) * | 1990-05-01 | 1993-12-29 | Deutsche Thomson-Brandt Gmbh | Schaltung zum erzeugen eines farbträgers aus dem farbsynchronsignal |
GB9013151D0 (en) * | 1990-06-13 | 1990-08-01 | Questech Ltd | Digital signal processing system |
GB9122711D0 (en) * | 1991-10-25 | 1991-12-11 | Alpha Image Ltd | Digitally phase locking analogue signals |
-
1993
- 1993-07-01 JP JP16343293A patent/JP3523890B2/ja not_active Expired - Fee Related
-
1994
- 1994-06-29 US US08/267,677 patent/US5532757A/en not_active Expired - Lifetime
- 1994-06-30 MY MYPI94001710A patent/MY122555A/en unknown
- 1994-06-30 DE DE69413608T patent/DE69413608T2/de not_active Expired - Fee Related
- 1994-06-30 EP EP94304784A patent/EP0632664B1/en not_active Expired - Lifetime
- 1994-06-30 TW TW083105981A patent/TW241435B/zh active
- 1994-07-01 CN CN94109537A patent/CN1075325C/zh not_active Expired - Fee Related
- 1994-07-01 KR KR1019940015748A patent/KR100320881B1/ko not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1124435A (zh) | 1996-06-12 |
EP0632664A3 (en) | 1995-01-18 |
DE69413608T2 (de) | 1999-03-11 |
EP0632664B1 (en) | 1998-09-30 |
JPH0723407A (ja) | 1995-01-24 |
CN1075325C (zh) | 2001-11-21 |
MY122555A (en) | 2006-04-29 |
TW241435B (ko) | 1995-02-21 |
JP3523890B2 (ja) | 2004-04-26 |
EP0632664A2 (en) | 1995-01-04 |
KR100320881B1 (ko) | 2002-06-20 |
US5532757A (en) | 1996-07-02 |
DE69413608D1 (de) | 1998-11-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960028392A (ko) | 엔티에스씨 간섭 검출기 | |
GB2241620A (en) | Delay devices | |
KR840006741A (ko) | 텔레비젼 수상기의 아나로그/디지탈 변환용 장치 | |
KR970072977A (ko) | 영상 신호 클램핑 방법 및 클램핑 장치 | |
KR970060707A (ko) | 데이터 동기화기 록 검출기 및 록 검출 신호 발생 방법 | |
KR950005058A (ko) | 색도 신호 처리 장치 및 그 방법 | |
US4667237A (en) | Image signal processing device | |
JP4500377B2 (ja) | ディジタル形式信号の標本化中のクロック再生方法 | |
KR100365847B1 (ko) | 영상신호의흑레벨검출회로 | |
KR880013405A (ko) | 시간축 보정기 | |
US4984070A (en) | Picture quality improving apparatus capable of reducing deterioration of interpolated signal | |
US5270815A (en) | Image compression processing apparatus having means for removing jitter contained at boundary between image and mask portions | |
KR100238253B1 (ko) | 비디오 신호 합성 장치 및 방법 | |
JP3610882B2 (ja) | 映像信号処理装置 | |
KR940006405A (ko) | 영상신호 변환장치 | |
JP3639946B2 (ja) | ディジタルディスプレイ | |
JPS59183380A (ja) | デイジタル位相検出器 | |
KR100230272B1 (ko) | 자동 이득 제어회로 | |
KR19990079358A (ko) | 아날로그/디지털 변환기의 오프셋 보상 회로 | |
JP2636951B2 (ja) | 画像処理装置の動画領域判定装置 | |
KR960011167B1 (ko) | 영상신호의 시간축 오차 검출장치 | |
JPS5923146B2 (ja) | 同期標本化装置 | |
JP3252606B2 (ja) | ディジタルクロマ復調回路 | |
KR950005022A (ko) | 블랭킹레벨조정방법 및 그 장치 | |
KR940008736B1 (ko) | 시간축 오차 검출회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
A201 | Request for examination | ||
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20090102 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-5-5-R10-R17-oth-X000 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20100104 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20100104 |
|
P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |