[go: up one dir, main page]

KR920007339A - 전원전압 조정회로 - Google Patents

전원전압 조정회로 Download PDF

Info

Publication number
KR920007339A
KR920007339A KR1019900015678A KR900015678A KR920007339A KR 920007339 A KR920007339 A KR 920007339A KR 1019900015678 A KR1019900015678 A KR 1019900015678A KR 900015678 A KR900015678 A KR 900015678A KR 920007339 A KR920007339 A KR 920007339A
Authority
KR
South Korea
Prior art keywords
power supply
supply voltage
transistor
gate
voltage terminal
Prior art date
Application number
KR1019900015678A
Other languages
English (en)
Other versions
KR930009148B1 (ko
Inventor
한교진
Original Assignee
김광호
삼성전자 삼성전자
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 삼성전자 filed Critical 김광호
Priority to KR1019900015678A priority Critical patent/KR930009148B1/ko
Priority to JP2312991A priority patent/JPH07101374B2/ja
Priority to DE4037206A priority patent/DE4037206C2/de
Priority to FR9014734A priority patent/FR2667409B1/fr
Priority to CN90109627A priority patent/CN1044412C/zh
Priority to SU904831913A priority patent/RU1838814C/ru
Priority to US07/636,509 priority patent/US5077518A/en
Priority to NL9100497A priority patent/NL193038C/nl
Priority to GB9112078A priority patent/GB2248357B/en
Priority to ITRM910727A priority patent/IT1250783B/it
Publication of KR920007339A publication Critical patent/KR920007339A/ko
Application granted granted Critical
Publication of KR930009148B1 publication Critical patent/KR930009148B1/ko
Priority to HK36197A priority patent/HK36197A/xx

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/50Amplifiers in which input is applied to, or output is derived from, an impedance common to input and output circuits of the amplifying element, e.g. cathode follower
    • H03F3/505Amplifiers in which input is applied to, or output is derived from, an impedance common to input and output circuits of the amplifying element, e.g. cathode follower with field-effect devices
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current 
    • G05F1/46Regulating voltage or current  wherein the variable actually regulated by the final control device is DC
    • G05F1/462Regulating voltage or current  wherein the variable actually regulated by the final control device is DC as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
    • G05F1/465Internal voltage generators for integrated circuits, e.g. step down generators
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is DC
    • G05F3/10Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/24Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only
    • G05F3/242Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only with compensation for device parameters, e.g. channel width modulation, threshold voltage, processing, or external variations, e.g. temperature, loading, supply voltage
    • G05F3/247Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only with compensation for device parameters, e.g. channel width modulation, threshold voltage, processing, or external variations, e.g. temperature, loading, supply voltage producing a voltage or current as a predetermined function of the supply voltage

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Power Engineering (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Dram (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Control Of Electrical Variables (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

내용 없음

Description

전원전압 조정회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 제1도에 따른 외부 전원전압에 대한 기준전압도,
제3도는 본 발명의 회로도.

Claims (25)

  1. 전원전압 조정회로에 있어서, 외부전원전압단자에 연결되어 일정한 기준전압을 발생하기 위한 기준전압발생수단(70)과, 외부전원 전압단자에 연결되어 외부전원전압이 소정 전압이상일때 내부전압을 선형적으로 증가시키기 위한 전원전압 레벨감지수단(90)과, 상기 기준전압 발생수단(70)의 출력과 내부 전원전압을 입력으로 하고 제1제어신호(125)와 상기 전원 전압 레벨 감지수단(90)의 출력에 의해 제어되는 제1차동증폭수단(110)과, 상기 기준전압 발생수단(70)의 출력과 내부 전원전압을 입력으로 하고 제2제어신호에 의해 제어되는 제2차동증폭수단(130)으로 구성됨을 특징으로 하는 전원전압 조정회로.
  2. 제1항에 있어서, 상기 기준전압 발생수단(70)이 외부전원 전압단과 제어노드(71)사이에 채널이 직렬 연결된 제1엔모오스(73)및 다이오드 접속형의 피모오스 트랜스지스터(74)와, 상기 제어노드(71)와 접지 전압단 사이에 병렬로 연결된 저항(80) 및 풀다운용 피모오스트랜지스터(81)와, 상기 제1엔모오스 트랜지스터(73)의 게이트에 접속된 출력노드(72)와, 외부 전원전압단과 상기 출력노드(72)사이에 채널이 연결되고 상기 제어노드(71)에 게이트가 접속된 구동용 피오모스 트랜지스터(74)로 구성됨을 특징으로 하는 전원전압 조정회로.
  3. 제2항에 있어서, 상기 기준전압 발생수단(70)이 상기 출력노드(72)와 접지 전압단 사이에 소정 갯수의 다이오드 접속형 피모오스 트랜지스터(76-79)로 구성된 전류 패스 수단을 더 구비함을 특징으로 하는 전원 전압 조정회로.
  4. 제1항에 있어서, 상기 전원 전압 레벨 감지수단(90)이 외부 전원 전압단과 감지노드(91)사이에 직렬 연결된 전압강하 수단과, 상기 감지노드(91)와 접지 전압단 사이에 연결된 저항(102)과, 상기 감지노드(91)로 부터 직렬 연결된 다이오드 접속형 엔모오스 트랜지스터들(97, 98) 및 상기 트랜지스터(98)와 접지 전압단 사이에 채널이 연결되고 상기 제1제어신호(125)에 게이트가 접속된 제2엔모오스 트랜지스터(99)와, 상기 감지노드(91)에 연결된 다이오드 접속형 제3엔모오스 트랜지스터(100) 및 상기 제3엔모오스 트랜지스터(100)의 소오스와 접지 전압단사이에 채널이 연결되고 상기 제1제어신호에 게이트가 접속된 제4엔모오스트랜지스터(101)로 구성됨을 특징으로 하는 전원전압 조정회로.
  5. 제1항에 있어서, 상기 제1차동증폭수단(110)이 상기 기준전압 발생회로(70)의 출력노드(72)전압을 일입력으로 하고 내부 전원전압을 타입력으로 하는 싱글엔디드 엔채널 입력형의 제1차동증폭기(105)와, 외부전원 전압단자와 상기 제1차동증폭기(105)의 출력노드(111)사이에 채널이 연결되고 상기 제1제어신호(125)에 게이트가 접속된 제5피모오스트랜지스터(120)와, 상기 출력모드(111)와 접지 전압단 사이에 채널이 직렬 연결되어 상기 감지노드(91)와 상기 제1제어신호(125)에 각각 게이트가 접속된 제8 및 제9엔모오스 트랜지스터(118, 119)와, 상기 출력노드(111)에 게이트가 접속되고 외부 전원전압단과 내부 전원전압단(122)사이에 채널이 연결된 제6피모오스 트랜지스터(121)로 구성됨을 특징으로 하는 전원전압 조정회로.
  6. 제5항에 있어서, 상기 제1차동증폭기(105)가 상기 제1제어신호에 의해 제어됨을 특징으로 하는 전원전압 조정회로.
  7. 제1항에 있어서, 상기 제2차동증폭수단(130)이 상기 기준전압 발생수단(70)의 출력노드(72)전압을 일입력으로하고 내부 전압을 타입력으로 하는 싱글엔디드 엔채널 입력형 제2차동증폭기(138)와, 외부전원전압 단자와 상기 제2차동증폭기(138)의 출력노드(131)사이에 채널이 연결되고 상기 제2제어신호(145)에 게이트가 접속된 제13엔모오스 트랜지스터(139)와, 상기 출력노드(131)에 게이트가 접속되고 외부전원 전압단과 상기 내부전원 전압단(122)사이에 채널이 연결된 제9피모오스 트랜지스터(140)로 구성됨을 특징으로 하는 전원전압 조정회로.
  8. 제7항에 있어서, 상기 제2차동증폭기(138)가 상기 기준전압 발생수단(70)의 출력에 의해 제어됨을 특징으로 하는 전원 전압 조정회로.
  9. 제1항에 있어서, 상기 제1차동증폭수단(110)이 “하이”상태의 제1제어신호(125)에 의해 인에이블되어 액티브시 동작을 하고, 상기 제2차동증폭수단(138)이 “로우”상태의 제2제어신호(145)에 의해 인에이블되어 스텐바이시 동작함을 특징으로하는 전원전압 조정회로.
  10. 제9항에 있어서, 상기 전원전압 조정회로가 액티브 모드에서 스텐바이 모드로 천이할때 상기 제1제어신호(125)가 소정의 지연시간을 가진후 스텐바이 모드로 천이함을 특징으로 하는 전원 전압 조정회로.
  11. 전원전압 조정회로에 있어서, 외부전원전압단과 접지 전압 사이에 채널이 직렬 연결된 제1엔모오스(73)이 및 다이오드 접속형의 피모오스 트랜지스터(74)와, 상기 제1엔모오스 트랜지스터(73)의 게이트에 접속된 출력노드(72)와, 상기 외부 전원 전압단과 출력노드(72)사이에 채널이 연결되고 상기 피모오스트랜지스터(74)의 게이트에 게이트가 접속된 구동용 피모오스트랜지스터(75)를 구비하는 기준전압 발생수단(70)과, 상기 출력노드(72)로부터의 기준전압을 일입력으로 하고 내부전압을 타입력으로 하는 싱글엔디드 엔채널 입력형의 제1차동증폭기(105)와, 외부 전원 전압단과 상기 제1차동증폭기(105)의 출력노드(111)사이에 채널이 연결되고 제1제어신호에 게이트가 접속된 피모오스 트랜지스터(120)와, 상기 출력노드(111)와 접지 전압단 사이에 직렬로 채널이 연결되고 소정의 값만큼 전압이 강하된 외부전원 전압과 상기 제1제어신호를 각각 게이트입력으로 하는 제1 및 제2전류 패스용트랜지스터(118, 119)와, 상기 출력노드(111)에 게이트가 접속되고 외부 전원 전압단과 내부 전원 전압단(122)사이에 채널이 연결된 구동용 트랜지스터(121)로 구성된 제1차동증폭수단(110)과, 상기 기준전압을 일입력으로 하고 상기 내부 전압을 타입력으로하는 싱글디드 엔채널 입력형의 제2차동증폭기(138)와, 외부전원 전압단과 상기 제2차동증폭기의 출력노드(131)사이에 채널이 연결되고 제2제어신호에 게이트가 접속된 엔모오스 트랜지스터(139)와, 상기 출력노드(131)에 게이트가 접속되고 외부 전원 전압단과 상기 내부 전원 전압단(122)사이에 채널이 연결된 구동용 트랜지스터(140)로 구성된 제2차동증폭수단(138)으로 구성됨을 특징으로 하는 전원전압 조정회로.
  12. 제11항에 있어서, 상기 기준전압 발생수단(70)이 상기 피모오스트랜지스터(74)의 드레인과 접지 전압단 사이에 병렬로 연결된 저항(80) 및 풀다운용 피모오스 트랜지스터(81)과, 상기 출력노드(72)와 접지 전압단 사이에 전류패스 수단을 더 구비함을 특징으로 하는 전원전압 조정회로.
  13. 제12항에 있어서, 상기 전류패스 수단이 소정 갯수의 다이오드 접속형 피모오스 트랜지스터들(76-79)임을 특징으로하는 전원전압 조정회로.
  14. 제11항에 있어서, 상기 제1전류 패스용 트랜지스터(118)의 게이트와 외부 전원 전압단 사이에 전원전압레벨 감지수단(90)을 구비함을 특징으로 하는 전원전압 조정회로.
  15. 제14항에 있어서, 상기 전원전압 레벨 감지수단(90)이 외부 전원 전압단과 감지노드(91)사이에 직렬 연결된 소정 갯수의 다이오드 접속형 엔모오스트랜지스터들(92-96)과, 상기 감지노드(91)과 접지 전압단 사이에 연결된 저항(102)과, 상기 감지노드(91)로 부터 직렬 연결된 다이오드 접속형 엔모오스 트랜지스터들(97, 98) 및 상기 트랜지스터(98)와 접지 전압단 사이에 채널이 연결되고 상기 제1제어신호(125)에 게이트가 접속된 엔모오스 트랜지스터(99)와, 상기 감지노드(91)와 접지 전압단 사이에 직렬 연결된 다이오드 접속형 엔모오스 트랜지스터(100) 및 상기 제1제어신호(125)에 게이트가 접속된 엔모오스 트랜지스터(101)로 구성됨을 특징으로 하는 전원전압 조정회로.
  16. 제11항에 있어서, 상기 제1및 제2전류 패스용 트랜지스터(118, 119)가 엔모오스 트랜지스터 임을 특징으로 하는 전원전압 조정회로.
  17. 제16항에 있어서, 상기 제1및 제2차동증폭수단(110, 130)의 구동용 트랜지스터(121, 140)가 피모오스 트랜지스터임을 특징으로 하는 전원전압 조정회로.
  18. 제17항에 있어서, 외부 전원 전압이 특정 전압이상일때 상기 내부 전원 전압단(122)에서의 내부 전압의 기울기가 상기 제1전류 패스용 트랜지스터(118)의 크기를 조절함에 의해 조절될수 있음을 특징으로 하는 전원전압 조정회로.
  19. 제11항에 있어서, 상기 제1차동증폭수단(110)이 “하이”수단의 제1제어신호(125)에 의해 인에이블되어 엑티브시 동작을 하고, 상기 제2차동증폭수단(138)이 “로우”상태의 제2제어신호(145)에 의해 인에이블 되어 스텐바이시 동작함을 특징으로 하는 전원전압 조정회로.
  20. 제19항에 있어서, 상기 전원전압 조정회로가 엑티브 모드에서 스텐바이 모드로 천이할때 상기 제1제어신호(125)가 소정의 지연시간을 가진후 스텐바이 모드로 천이함을 특징으로 하는 전원전압 조정회로.
  21. 제20항에 있어서, 상기 제1차동증폭수단(110)이 구동용 트랜지스터(212)가 스탠바이 동작시 상기 제1차동증폭수단(110)을 디스에이블 시킴을 특징으로 하는 전원전압 조정회로.
  22. 제20항에 있어서, 상기 제2차동증폭수단(130)의 구동용 트랜지스터(140)가 엑티브 동작시 상기 제2차동증폭수단(130)을 디스에이블 시킴을 특징으로 하는 전원전압 조정회로.
  23. 전원전압 조정회로에 있어서, 기준전압 발생수단(70)과, 상기 기준전압 발생수단(70)의 출력노드(72)와 내부 전원 전압단(122, 231, 241)사이에 각각 연결된 다수개의 엑티브시 차동증폭수단(110, 150, 160) 및 하나의 스텐바이시 차동증폭수단(130)과, 상기 이웃하는 내부 전압단(122, 213), (231, 241)사이에 채널이 연결되고 제1제어신호(125)를 게이트 입력으로하는 게이팅 수단(251, 252)으로 구성함을 특징으로하는 전원전압 조정회로.
  24. 제23항에 있어서, 상기 게이팅수단(251, 252)이 피모오스트랜지스터임을 특징으로 하는 전원전압 조정회로.
  25. 제24항에 있어서, 상기 게이팅수단(251, 252)이 액티브 모드시 턴오프되고 스텐바이 모드시 턴온됨을 특징으로 하는 전원전압 조정회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900015678A 1990-09-29 1990-09-29 전원전압 조정회로 KR930009148B1 (ko)

Priority Applications (11)

Application Number Priority Date Filing Date Title
KR1019900015678A KR930009148B1 (ko) 1990-09-29 1990-09-29 전원전압 조정회로
JP2312991A JPH07101374B2 (ja) 1990-09-29 1990-11-20 電源電圧調整回路
DE4037206A DE4037206C2 (de) 1990-09-29 1990-11-22 Versorgungsspannungs-Steuerschaltkreis mit der Möglichkeit des testweisen Einbrennens ("burn-in") einer internen Schaltung
FR9014734A FR2667409B1 (fr) 1990-09-29 1990-11-26 Circuit de commande de tension de source.
CN90109627A CN1044412C (zh) 1990-09-29 1990-12-03 电源电压控制电路
SU904831913A RU1838814C (ru) 1990-09-29 1990-12-05 Источник опорного напр жени
US07/636,509 US5077518A (en) 1990-09-29 1990-12-31 Source voltage control circuit
NL9100497A NL193038C (nl) 1990-09-29 1991-03-20 Halfgeleiderketen.
GB9112078A GB2248357B (en) 1990-09-29 1991-06-05 Source voltage control circuit
ITRM910727A IT1250783B (it) 1990-09-29 1991-09-27 Circuito di controllo di tensione di sorgente, in particolare per dispositivi di memoria a semiconduttori.
HK36197A HK36197A (en) 1990-09-29 1997-03-27 Source voltage control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900015678A KR930009148B1 (ko) 1990-09-29 1990-09-29 전원전압 조정회로

Publications (2)

Publication Number Publication Date
KR920007339A true KR920007339A (ko) 1992-04-28
KR930009148B1 KR930009148B1 (ko) 1993-09-23

Family

ID=19304259

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900015678A KR930009148B1 (ko) 1990-09-29 1990-09-29 전원전압 조정회로

Country Status (11)

Country Link
US (1) US5077518A (ko)
JP (1) JPH07101374B2 (ko)
KR (1) KR930009148B1 (ko)
CN (1) CN1044412C (ko)
DE (1) DE4037206C2 (ko)
FR (1) FR2667409B1 (ko)
GB (1) GB2248357B (ko)
HK (1) HK36197A (ko)
IT (1) IT1250783B (ko)
NL (1) NL193038C (ko)
RU (1) RU1838814C (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100468065B1 (ko) * 1997-04-18 2005-04-14 지멘스 악티엔게젤샤프트 내부공급전압을발생시키기위한회로장치
KR100506046B1 (ko) * 1998-06-30 2005-10-12 주식회사 하이닉스반도체 내부전압 발생장치

Families Citing this family (55)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR910005599B1 (ko) * 1989-05-01 1991-07-31 삼성전자 주식회사 고밀도 반도체 메모리장치의 전원 공급전압 변환회로
JP2566067B2 (ja) * 1991-04-26 1996-12-25 株式会社東芝 論理回路
JP2727809B2 (ja) * 1991-08-26 1998-03-18 日本電気株式会社 半導体集積回路
US5177431A (en) * 1991-09-25 1993-01-05 Astec International Ltd. Linear programming circuit for adjustable output voltage power converters
JP2785548B2 (ja) * 1991-10-25 1998-08-13 日本電気株式会社 半導体メモリ
JPH05151773A (ja) * 1991-11-29 1993-06-18 Mitsubishi Electric Corp ダイナミツク型半導体記憶装置
JPH05217370A (ja) * 1992-01-30 1993-08-27 Nec Corp 内部降圧電源回路
KR950008453B1 (ko) * 1992-03-31 1995-07-31 삼성전자주식회사 내부전원전압 발생회로
DE69213213T2 (de) * 1992-04-16 1997-01-23 Sgs Thomson Microelectronics Genauer MOS-Schwellenspannungsgenerator
DE69229995T2 (de) * 1992-06-30 2000-03-16 Stmicroelectronics S.R.L. Spannungsregler für Speichergeräte
EP0594162B1 (en) * 1992-10-22 1998-07-01 United Memories, Inc. Wide range power supply for integrated circuits
US5483152A (en) * 1993-01-12 1996-01-09 United Memories, Inc. Wide range power supply for integrated circuits
US5532618A (en) * 1992-11-30 1996-07-02 United Memories, Inc. Stress mode circuit for an integrated circuit with on-chip voltage down converter
JP3156447B2 (ja) * 1993-06-17 2001-04-16 富士通株式会社 半導体集積回路
JP3356223B2 (ja) * 1993-07-12 2002-12-16 富士通株式会社 降圧回路及びこれを内蔵した半導体集積回路
JPH07105682A (ja) * 1993-10-06 1995-04-21 Nec Corp ダイナミックメモリ装置
US5504450A (en) * 1993-12-08 1996-04-02 At&T Corp. High voltage components for EEPROM system
JP3417630B2 (ja) * 1993-12-17 2003-06-16 株式会社日立製作所 半導体集積回路装置とフラッシュメモリ及び不揮発性記憶装置
KR970010284B1 (en) * 1993-12-18 1997-06-23 Samsung Electronics Co Ltd Internal voltage generator of semiconductor integrated circuit
KR960004573B1 (ko) * 1994-02-15 1996-04-09 금성일렉트론주식회사 기동회로를 갖는 기준전압발생회로
JP2006203248A (ja) * 1994-08-04 2006-08-03 Renesas Technology Corp 半導体装置
US5604430A (en) * 1994-10-11 1997-02-18 Trw Inc. Solar array maximum power tracker with arcjet load
KR0152905B1 (ko) * 1994-11-15 1998-12-01 문정환 반도체 메모리장치의 내부전압 발생회로
JP3523718B2 (ja) * 1995-02-06 2004-04-26 株式会社ルネサステクノロジ 半導体装置
US5570060A (en) * 1995-03-28 1996-10-29 Sgs-Thomson Microelectronics, Inc. Circuit for limiting the current in a power transistor
US5753841A (en) * 1995-08-17 1998-05-19 Advanced Micro Devices, Inc. PC audio system with wavetable cache
US5694035A (en) * 1995-08-30 1997-12-02 Micron Technology, Inc. Voltage regulator circuit
US5838150A (en) 1996-06-26 1998-11-17 Micron Technology, Inc. Differential voltage regulator
JPH10133754A (ja) * 1996-10-28 1998-05-22 Fujitsu Ltd レギュレータ回路及び半導体集積回路装置
EP0915408B1 (en) * 1997-11-05 2003-02-19 STMicroelectronics S.r.l. High voltage regulator and corresponding voltage regulation method
KR19990047008A (ko) * 1997-12-02 1999-07-05 구본준 외부조건 변화에 둔감한 기준전압 발생회로
US6037762A (en) * 1997-12-19 2000-03-14 Texas Instruments Incorporated Voltage detector having improved characteristics
KR100273278B1 (ko) * 1998-02-11 2001-01-15 김영환 반도체 소자의 펌핑회로
US6226205B1 (en) * 1999-02-22 2001-05-01 Stmicroelectronics, Inc. Reference voltage generator for an integrated circuit such as a dynamic random access memory (DRAM)
KR100308126B1 (ko) * 1999-07-21 2001-11-01 김영환 불휘발성 강유전체 메모리 장치의 레퍼런스 레벨 발생회로
US6333671B1 (en) * 1999-11-03 2001-12-25 International Business Machines Corporation Sleep mode VDD detune for power reduction
KR100576491B1 (ko) * 1999-12-23 2006-05-09 주식회사 하이닉스반도체 이중 내부전압 발생장치
US6669253B2 (en) * 2000-12-18 2003-12-30 David W. Benzing Wafer boat and boat holder
JP3964182B2 (ja) * 2001-11-02 2007-08-22 株式会社ルネサステクノロジ 半導体装置
US6933769B2 (en) * 2003-08-26 2005-08-23 Micron Technology, Inc. Bandgap reference circuit
DE10361724A1 (de) * 2003-12-30 2005-08-04 Infineon Technologies Ag Spannungsregelsystem
JP5458234B2 (ja) * 2008-01-25 2014-04-02 ピーエスフォー ルクスコ エスエイアールエル バンドギャップ基準電源回路
US8068356B2 (en) * 2008-05-28 2011-11-29 Taiwan Semiconductor Manufacturing Co., Ltd. Low power one-shot boost circuit
JP5325628B2 (ja) * 2009-03-26 2013-10-23 ラピスセミコンダクタ株式会社 半導体メモリの基準電位発生回路
US8493795B2 (en) * 2009-12-24 2013-07-23 Samsung Electronics Co., Ltd. Voltage stabilization device and semiconductor device including the same, and voltage generation method
US9035629B2 (en) * 2011-04-29 2015-05-19 Freescale Semiconductor, Inc. Voltage regulator with different inverting gain stages
CN102541133A (zh) * 2011-05-11 2012-07-04 电子科技大学 一种全温度范围补偿的电压基准源
CN102289243B (zh) * 2011-06-30 2013-06-12 西安电子科技大学 Cmos带隙基准源
CN106411279B (zh) * 2011-11-02 2019-04-12 马维尔国际贸易有限公司 用于差分放大器的电路
JP5749299B2 (ja) * 2013-07-18 2015-07-15 ラピスセミコンダクタ株式会社 半導体メモリの基準電位発生回路及び半導体メモリ
CN103809646B (zh) * 2014-03-07 2015-07-08 上海华虹宏力半导体制造有限公司 分压电路及其控制方法
KR102685617B1 (ko) * 2016-10-31 2024-07-17 에스케이하이닉스 주식회사 레퍼런스 선택 회로
CN109274362A (zh) * 2018-12-03 2019-01-25 上海艾为电子技术股份有限公司 控制电路
KR20240012615A (ko) 2019-07-08 2024-01-29 에타 와이어리스, 아이엔씨. 차동 용량성 에너지 전달을 이용한 rf 전력 증폭기용의 다중 출력 공급 제너레이터
CN111710351B (zh) * 2020-05-18 2022-05-10 中国人民武装警察部队海警学院 支持差分放大和单端放大两种功能的灵敏放大电路

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1233812A (ko) * 1969-05-16 1971-06-03
JP2592234B2 (ja) * 1985-08-16 1997-03-19 富士通株式会社 半導体装置
JPH0770216B2 (ja) * 1985-11-22 1995-07-31 株式会社日立製作所 半導体集積回路
JP2721151B2 (ja) * 1986-04-01 1998-03-04 株式会社東芝 半導体集積回路装置
JPH083766B2 (ja) * 1986-05-31 1996-01-17 株式会社東芝 半導体集積回路の電源電圧降下回路
JPS6370451A (ja) * 1986-09-11 1988-03-30 Mitsubishi Electric Corp 半導体集積回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100468065B1 (ko) * 1997-04-18 2005-04-14 지멘스 악티엔게젤샤프트 내부공급전압을발생시키기위한회로장치
KR100506046B1 (ko) * 1998-06-30 2005-10-12 주식회사 하이닉스반도체 내부전압 발생장치

Also Published As

Publication number Publication date
FR2667409A1 (fr) 1992-04-03
KR930009148B1 (ko) 1993-09-23
JPH04145509A (ja) 1992-05-19
NL193038B (nl) 1998-04-01
RU1838814C (ru) 1993-08-30
HK36197A (en) 1997-04-04
CN1044412C (zh) 1999-07-28
ITRM910727A1 (it) 1992-03-30
NL9100497A (nl) 1992-04-16
DE4037206C2 (de) 1995-08-10
GB2248357B (en) 1994-07-06
GB9112078D0 (en) 1991-07-24
US5077518A (en) 1991-12-31
CN1051438A (zh) 1991-05-15
GB2248357A (en) 1992-04-01
JPH07101374B2 (ja) 1995-11-01
NL193038C (nl) 1998-08-04
ITRM910727A0 (it) 1991-09-27
DE4037206A1 (de) 1992-04-09
IT1250783B (it) 1995-04-21
FR2667409B1 (fr) 1993-07-16

Similar Documents

Publication Publication Date Title
KR920007339A (ko) 전원전압 조정회로
EP0747800A1 (en) Circuit for providing a bias voltage compensated for P-channel transistor variations
KR960706714A (ko) 고 차동 임피던스 및 저 일반 모드 임피던스를 갖는 차동 증폭기(differential amplifier with high differential and low common mode impedance)
KR970706650A (ko) 전 차동 출력 cmos 전력 증폭기 (fully differential output cmos power amplifier)
KR950020698A (ko) 동작전압의 변동에 대응 가능한 반도체집적회로의 입력버퍼회로
KR100367750B1 (ko) 저전력 시스템을 위한 전력 상승 검파기
KR100548558B1 (ko) 반도체 장치용 내부전압 발생기
EP1001535B1 (en) Circuit for controlling the slew rate of the output voltage of a driver in push-pull configuration
KR950010335A (ko) 저동작전압에서 작동이 가능하고, 고출력 임피던스를 갖는 케스코드 회로
KR930005029A (ko) 내부 전원 강압 회로
KR970012752A (ko) 반도체 집적회로
US7250793B2 (en) Low voltage differential signaling driving apparatus
US11031917B2 (en) Method for generating a bias current for biasing a differential pair of transistors and corresponding integrated circuit
KR970017606A (ko) 반도체 메모리 장치
KR960027255A (ko) 시퀀스 제어회로를 구비한 연산증폭기
KR890012445A (ko) 푸시-풀 출력회로
KR950001773A (ko) 반도체 메모리 장치
KR950012703A (ko) 반도체 메모리 장치의 데이타 입력 버퍼
KR980004951A (ko) 오판독 동작을 방지할 수 있는 감지 증폭기 회로
KR100583109B1 (ko) 저전력 푸쉬 풀 증폭기
JPH02123817A (ja) 電源回路
KR930004306Y1 (ko) 비트선 전압 발생회로장치
KR960002755A (ko) 반도체 집적장치의 전원전압 변환회로
KR950005462Y1 (ko) 내부 전압 발생회로
KR100259342B1 (ko) 공통모드전압 제어회로

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19900929

PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 19900929

Comment text: Request for Examination of Application

PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 19930419

Patent event code: PE09021S01D

G160 Decision to publish patent application
PG1605 Publication of application before grant of patent

Comment text: Decision on Publication of Application

Patent event code: PG16051S01I

Patent event date: 19930831

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 19931223

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 19940110

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 19940110

End annual number: 3

Start annual number: 1

PR1001 Payment of annual fee

Payment date: 19960830

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 19970828

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 19980828

Start annual number: 6

End annual number: 6

PR1001 Payment of annual fee

Payment date: 19990814

Start annual number: 7

End annual number: 7

PR1001 Payment of annual fee

Payment date: 20000814

Start annual number: 8

End annual number: 8

PR1001 Payment of annual fee

Payment date: 20010807

Start annual number: 9

End annual number: 9

PR1001 Payment of annual fee

Payment date: 20020807

Start annual number: 10

End annual number: 10

PR1001 Payment of annual fee

Payment date: 20030808

Start annual number: 11

End annual number: 11

PR1001 Payment of annual fee

Payment date: 20040331

Start annual number: 12

End annual number: 12

PR1001 Payment of annual fee

Payment date: 20050802

Start annual number: 13

End annual number: 13

PR1001 Payment of annual fee

Payment date: 20060830

Start annual number: 14

End annual number: 14

PR1001 Payment of annual fee

Payment date: 20070903

Start annual number: 15

End annual number: 15

PR1001 Payment of annual fee

Payment date: 20080904

Start annual number: 16

End annual number: 16

FPAY Annual fee payment

Payment date: 20090914

Year of fee payment: 17

PR1001 Payment of annual fee

Payment date: 20090914

Start annual number: 17

End annual number: 17

EXPY Expiration of term
PC1801 Expiration of term