KR910010167B1 - 스택 캐패시터 dram셀 및 그의 제조방법 - Google Patents
스택 캐패시터 dram셀 및 그의 제조방법 Download PDFInfo
- Publication number
- KR910010167B1 KR910010167B1 KR1019880006796A KR880006796A KR910010167B1 KR 910010167 B1 KR910010167 B1 KR 910010167B1 KR 1019880006796 A KR1019880006796 A KR 1019880006796A KR 880006796 A KR880006796 A KR 880006796A KR 910010167 B1 KR910010167 B1 KR 910010167B1
- Authority
- KR
- South Korea
- Prior art keywords
- poly
- oxide
- dram cell
- storage
- insulating layer
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 title claims description 47
- 238000004519 manufacturing process Methods 0.000 title claims description 15
- 238000003860 storage Methods 0.000 claims description 42
- 238000000034 method Methods 0.000 claims description 24
- 238000005530 etching Methods 0.000 claims description 14
- 125000006850 spacer group Chemical group 0.000 claims description 11
- 238000000151 deposition Methods 0.000 claims description 8
- 150000004767 nitrides Chemical class 0.000 claims description 7
- 239000000758 substrate Substances 0.000 claims description 6
- 239000012535 impurity Substances 0.000 claims description 3
- 150000002500 ions Chemical class 0.000 claims description 3
- 239000004065 semiconductor Substances 0.000 claims description 3
- 238000009825 accumulation Methods 0.000 claims 1
- 239000002184 metal Substances 0.000 description 6
- 238000000206 photolithography Methods 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 229910002651 NO3 Inorganic materials 0.000 description 1
- NHNBFGGVMKEFGY-UHFFFAOYSA-N Nitrate Chemical compound [O-][N+]([O-])=O NHNBFGGVMKEFGY-UHFFFAOYSA-N 0.000 description 1
- 108010011935 Poly 18 antigen Proteins 0.000 description 1
- 239000005380 borophosphosilicate glass Substances 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/31—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/033—Making the capacitor or connections thereto the capacitor extending over the transistor
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
Description
Claims (11)
- 전하 축적용 스토리 폴리의 유효면적을 증가시키기 위한 DRAM셀에 있어서, 반도체기판(1)의 액티브영역을 분리하는 필드옥사이드(4)와, 옥사이드(4)의 하부에 고농도의 불순물로 이온주입된 채널스토퍼영영과, 옥사이드(4)의 상부에 스페이서를 갖는 다수개의 폴리영역과, 분리된 액티브 영역에 스페이서를 갖는 폴리게이트, 소오스 및 드레인 영역을 갖는 트랜지스터와, 상기 트랜지스터의 소오스 및 드레인영역을 갖는 트랜지스터와, 상기 트랜지스터의 소오스의 소정영역과 콘택하고 절연층(8), (9), (10)상에 형성되는 다수개의 언더컷된 스토리지 폴리(13′)와, 상기 스토리지 폴리(13′)의 노출된 표면을 둘러싸는 절연층(16)과, 상기 절연층(16)을 둘러싸는 플레이트 폴리(17)와, 상기 폴리(17)를 둘러싸는 절연층(18)과, 표면을 평탕화하는 절연층(19)의 상부에 형성되며 드레인 영역의 소정영역과 콘택하는 도전층(20)과 상기 도전층(20)의 상부에 형성되어 도전층(22)의 콘택을 용이하게 표면을 평탄화하는 절연층(21)을 포함하여 절연층(8), (9), (10)과 절연층(16)사이에 형성되는 스토리지 폴리(13′)가 부분적으로 두껍게 형성되어짐을 특징으로 하는 스택 커패시터 DRAM 셀.
- 제1항에 있어서, 상기 스토리지 폴리(13′)의 두꺼운 부분이 필드 옥사이드(4)상부에 형성된 것을 특징으로 하는 스택 커패시터 DRAM 셀.
- 제1항 또는 제2항에 있어서, 상기 스토리지 폴리(13′)의 두꺼운 부분이 1,2차 폴리(11′, 11″)의 적층구조로 형성된 것을 특징으로 하는 스택 커패시터 DRAM셀.
- 제3항에 있어서, 상기 스토리지 폴리(13′)의 경계부분에 언더컷이 형성된 것을 특징으로 하는 스택 커패시터 DRAM셀.
- 제1항에 있어서, 스토리지 폴리(13′)의 경계부분에 언더컷을 형성시켜 주기 위해 상기 스토리지 폴리(13′)의 바로 아래층에 미리 CVD옥사이드(10)가 형성되는 것을 특징으로 하는 스택 커패시터 DRAM셀.
- DRAM 셀의 제조방법에 있어서, P형 기판(1)상에 게이트 폴리(5)와 소오스 및 드레인을 형성하는 통상의 공정이후, 인터폴리 절연층을 형성하고 1차 폴리(11)를 침적하는 제1공정과, 1차 폴리(11)를 부분적으로 한정식각하여 1차 폴리(11′)를 형성하고 베리드 콘택(12)을 형성한 후 2차 폴리(11″)를 침적하는 제2공정과, 전면 CVD 옥사이드(14)를 형성한 후 셀 단위로 한정 식각하고 식각된 상기 CVD옥사이드(14)의 경계부분 측면에 옥사이드 스페이서(15)를 형성하는 제3공정과, 상기 CVD옥사이드 패턴을 마스크로 스토리지 폴리(13)를 식각하고 이어서 노출된 CVD옥사이드(14,15,10)를 식각하는 제4공정과, 전면에 커패시터 유전층(16)을 형성하고 플레이트 폴리(17)를 형성한 후 한정 식각한 다음, 상기 플레이트 폴리(17) 표면을 산화하여 플레이트 폴리 옥사이드(18)를 형성하는 제5공정과, 통상의 비트라인을 형성하는 제6공정을 통하여 스택 커패시터 DRAM셀을 제조하는 방법.
- 제6항에 있어서, 인터폴리 절연층이 CVD옥사이드(8), 나이트라이드(9), CVD옥사이드(10)의 적층구조로 형성되는 것을 특징으로 하는 스택 커패시터 DRAM셀의 제조방법.
- 제6항에 있어서, 1차 폴리(11)가 본래 n+로 도우핑된 폴리로 직접 침적되거나 통상의 폴리를 침적하고 이온을 주입하여 n+도우핑시켜주는 방법중 어느 한 방법이 사용되는 것을 특징으로 하는 스택 커패시터 DRAM셀의 제조방법.
- 제6항에 있어서, 1차 폴리(11′)가 필드 옥사이드(4)의 상부에만 남도록 새들마스크가 이용되는 것을 특징으로 하는 스택 커패시터 DRAM셀의 제조방법.
- 제6항에 있어서, 옥사이드 스페이서(15)의 크기를 에치백으로 조절하는 것으로 필드 옥사이드(4)상부의 스토리지 폴리의 식각 최소선폭이 결정되는 것을 특징으로 하는 스택 커패시터 DRAM셀의 제조방법.
- 제6항에 있어서, 스토리지 폴리(13′)의 경계부분에서 언더컷이 발생하도록 CVD옥사이드(14,15,10) 식각시 등방성(아이소트로픽)식각법이 이용되는 것을 특징으로 하는 스택커패시터 DRAM셀의 제조방법.
Priority Applications (9)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019880006796A KR910010167B1 (ko) | 1988-06-07 | 1988-06-07 | 스택 캐패시터 dram셀 및 그의 제조방법 |
US07/283,968 US5378908A (en) | 1988-06-07 | 1988-12-13 | Stack capacitor DRAM cell having increased capacitor area |
DE3842474A DE3842474C2 (de) | 1988-06-07 | 1988-12-16 | Verfahren zur Herstellung eines Stapelkondensator-DRAM |
JP63319667A JP2825245B2 (ja) | 1988-06-07 | 1988-12-20 | スタックトキャパシタdramセル及びその製造方法 |
FR888816828A FR2632453B1 (fr) | 1988-06-07 | 1988-12-20 | Cellule de memoire dram a condensateur a empilage et procede pour fabriquer une telle cellule |
NL8803117A NL193882C (nl) | 1988-06-07 | 1988-12-20 | Gestapelde condensator-DRAM-cel. |
GB8829637A GB2219690B (en) | 1988-06-07 | 1988-12-20 | Stack capacitor dram cell and a manufacturing method thereof |
US07/431,790 US5120674A (en) | 1988-06-07 | 1989-11-06 | Method of making stacked capacitor dram cell |
US08/761,082 USRE36261E (en) | 1988-06-07 | 1996-12-04 | Stack capacitor DRAM cell having increased capacitor area |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019880006796A KR910010167B1 (ko) | 1988-06-07 | 1988-06-07 | 스택 캐패시터 dram셀 및 그의 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900001045A KR900001045A (ko) | 1990-01-31 |
KR910010167B1 true KR910010167B1 (ko) | 1991-12-17 |
Family
ID=19275004
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880006796A KR910010167B1 (ko) | 1988-06-07 | 1988-06-07 | 스택 캐패시터 dram셀 및 그의 제조방법 |
Country Status (7)
Country | Link |
---|---|
US (3) | US5378908A (ko) |
JP (1) | JP2825245B2 (ko) |
KR (1) | KR910010167B1 (ko) |
DE (1) | DE3842474C2 (ko) |
FR (1) | FR2632453B1 (ko) |
GB (1) | GB2219690B (ko) |
NL (1) | NL193882C (ko) |
Families Citing this family (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0666437B2 (ja) * | 1987-11-17 | 1994-08-24 | 富士通株式会社 | 半導体記憶装置及びその製造方法 |
US20010008288A1 (en) * | 1988-01-08 | 2001-07-19 | Hitachi, Ltd. | Semiconductor integrated circuit device having memory cells |
DE3918924C2 (de) * | 1988-06-10 | 1996-03-21 | Mitsubishi Electric Corp | Herstellungsverfahren für eine Halbleiterspeichereinrichtung |
US5180683A (en) * | 1988-06-10 | 1993-01-19 | Mitsubishi Denki Kabushiki Kaisha | Method of manufacturing stacked capacitor type semiconductor memory device |
JP2838412B2 (ja) * | 1988-06-10 | 1998-12-16 | 三菱電機株式会社 | 半導体記憶装置のキャパシタおよびその製造方法 |
US5248628A (en) * | 1989-09-08 | 1993-09-28 | Kabushiki Kaisha Toshiba | Method of fabricating a semiconductor memory device |
DE69133410T2 (de) * | 1990-03-08 | 2005-09-08 | Fujitsu Ltd., Kawasaki | Schichtstruktur mit einem Kontaktloch für Flossenkondensatoren in Drams und Verfahren zur Herstellung derselben |
KR930000581B1 (ko) * | 1990-04-04 | 1993-01-25 | 금성일렉트론 주식회사 | 자기 정렬된 캐패시터 콘택을 갖는 셀 제조방법 및 구조 |
KR930000718B1 (ko) * | 1990-05-21 | 1993-01-30 | 삼성전자 주식회사 | 반도체장치의 제조방법 |
FR2663786A1 (fr) * | 1990-06-21 | 1991-12-27 | Samsung Electronics Co Ltd | Procede de fabrication de condensateurs dans une cellule dram. |
KR930007192B1 (ko) * | 1990-06-29 | 1993-07-31 | 삼성전자 주식회사 | 디램셀의 적층형캐패시터 및 제조방법 |
US5219778A (en) * | 1990-10-16 | 1993-06-15 | Micron Technology, Inc. | Stacked V-cell capacitor |
US5237187A (en) * | 1990-11-30 | 1993-08-17 | Hitachi, Ltd. | Semiconductor memory circuit device and method for fabricating same |
JPH04242938A (ja) * | 1991-01-08 | 1992-08-31 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JPH04342164A (ja) * | 1991-05-20 | 1992-11-27 | Hitachi Ltd | 半導体集積回路装置の形成方法 |
US5269895A (en) * | 1991-05-21 | 1993-12-14 | North American Philips Corporation | Method of making composite structure with single domain magnetic element |
US5149668A (en) * | 1991-11-19 | 1992-09-22 | Micron Technology, Inc. | Method of preventing storage node to storage node shorts in fabrication of memory integrated circuitry having stacked capacitors and stacked capacitor memory integrated circuits |
JPH05218349A (ja) * | 1992-02-04 | 1993-08-27 | Sony Corp | 半導体記憶装置 |
US5244826A (en) * | 1992-04-16 | 1993-09-14 | Micron Technology, Inc. | Method of forming an array of finned memory cell capacitors on a semiconductor substrate |
US5326714A (en) * | 1993-07-22 | 1994-07-05 | Taiwan Semiconductor Manufacturing Company | Method of making a fully used tub DRAM cell |
JP3474332B2 (ja) * | 1994-10-11 | 2003-12-08 | 台灣茂▲夕▼電子股▲分▼有限公司 | Dram用の自己調整されたキャパシタ底部プレート・ローカル相互接続方法 |
US7705383B2 (en) * | 1995-09-20 | 2010-04-27 | Micron Technology, Inc. | Integrated circuitry for semiconductor memory |
JP3941133B2 (ja) * | 1996-07-18 | 2007-07-04 | 富士通株式会社 | 半導体装置およびその製造方法 |
US5970340A (en) * | 1997-06-24 | 1999-10-19 | Micron Technology, Inc. | Method for making semiconductor device incorporating an electrical contact to an internal conductive layer |
KR100486197B1 (ko) * | 1997-06-30 | 2006-04-21 | 삼성전자주식회사 | 하프톤 마스크를 사용한 커패시터 하부전극 형성방법 |
US6369432B1 (en) | 1998-02-23 | 2002-04-09 | Micron Technology, Inc. | Enhanced capacitor shape |
TW396545B (en) | 1998-12-21 | 2000-07-01 | Vanguard Int Semiconduct Corp | DRAM using oxide plug in bitline contacts during fabrication and its methods |
US6441483B1 (en) * | 2001-03-30 | 2002-08-27 | Micron Technology, Inc. | Die stacking scheme |
US8169014B2 (en) * | 2006-01-09 | 2012-05-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Interdigitated capacitive structure for an integrated circuit |
US7842579B2 (en) * | 2007-01-22 | 2010-11-30 | Infineon Technologies Ag | Method for manufacturing a semiconductor device having doped and undoped polysilicon layers |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3936331A (en) * | 1974-04-01 | 1976-02-03 | Fairchild Camera And Instrument Corporation | Process for forming sloped topography contact areas between polycrystalline silicon and single-crystal silicon |
US4251571A (en) * | 1978-05-02 | 1981-02-17 | International Business Machines Corporation | Method for forming semiconductor structure with improved isolation between two layers of polycrystalline silicon |
US4214946A (en) * | 1979-02-21 | 1980-07-29 | International Business Machines Corporation | Selective reactive ion etching of polysilicon against SiO2 utilizing SF6 -Cl2 -inert gas etchant |
JPS5649553A (en) * | 1979-09-28 | 1981-05-06 | Hitachi Ltd | Manufacture of semiconductor memory |
JPS5824022B2 (ja) * | 1979-10-17 | 1983-05-18 | 沖電気工業株式会社 | Mos型半導体記憶装置の製造方法 |
DE3174468D1 (en) * | 1980-09-17 | 1986-05-28 | Hitachi Ltd | Semiconductor device and method of manufacturing the same |
JPS58134458A (ja) * | 1982-02-04 | 1983-08-10 | Toshiba Corp | 半導体装置におけるキヤパシタの製造方法 |
JPS58213461A (ja) * | 1982-06-07 | 1983-12-12 | Nec Corp | 半導体装置 |
JPS602784B2 (ja) * | 1982-12-20 | 1985-01-23 | 富士通株式会社 | 半導体記憶装置 |
JPH0618257B2 (ja) * | 1984-04-28 | 1994-03-09 | 富士通株式会社 | 半導体記憶装置の製造方法 |
JPS61183952A (ja) * | 1985-02-09 | 1986-08-16 | Fujitsu Ltd | 半導体記憶装置及びその製造方法 |
US4863849A (en) * | 1985-07-18 | 1989-09-05 | New York Medical College | Automatable process for sequencing nucleotide |
JPS62124766A (ja) * | 1985-11-25 | 1987-06-06 | Toshiba Corp | 半導体装置及びその製造方法 |
JPH0736437B2 (ja) * | 1985-11-29 | 1995-04-19 | 株式会社日立製作所 | 半導体メモリの製造方法 |
US4855801A (en) * | 1986-08-22 | 1989-08-08 | Siemens Aktiengesellschaft | Transistor varactor for dynamics semiconductor storage means |
JPH0734451B2 (ja) * | 1986-09-03 | 1995-04-12 | 日本電気株式会社 | 半導体装置の製造方法 |
JP2627515B2 (ja) * | 1987-12-10 | 1997-07-09 | 富士通株式会社 | 半導体記憶装置及びその製造方法 |
DE3856143T2 (de) * | 1987-06-17 | 1998-10-29 | Fujitsu Ltd | Verfahren zum Herstellen einer dynamischen Speicherzelle mit wahlfreiem Zugriff |
JPH0666437B2 (ja) * | 1987-11-17 | 1994-08-24 | 富士通株式会社 | 半導体記憶装置及びその製造方法 |
JP2755591B2 (ja) * | 1988-03-25 | 1998-05-20 | 株式会社東芝 | 半導体記憶装置 |
US4871688A (en) * | 1988-05-02 | 1989-10-03 | Micron Technology, Inc. | Sequence of etching polysilicon in semiconductor memory devices |
DE3916228C2 (de) * | 1988-05-18 | 1995-06-22 | Toshiba Kawasaki Kk | Halbleiterspeichervorrichtung mit Stapelkondensatorzellenstruktur und Verfahren zu ihrer Herstellung |
JP2838412B2 (ja) * | 1988-06-10 | 1998-12-16 | 三菱電機株式会社 | 半導体記憶装置のキャパシタおよびその製造方法 |
-
1988
- 1988-06-07 KR KR1019880006796A patent/KR910010167B1/ko not_active IP Right Cessation
- 1988-12-13 US US07/283,968 patent/US5378908A/en not_active Ceased
- 1988-12-16 DE DE3842474A patent/DE3842474C2/de not_active Expired - Lifetime
- 1988-12-20 NL NL8803117A patent/NL193882C/nl active Search and Examination
- 1988-12-20 GB GB8829637A patent/GB2219690B/en not_active Expired - Lifetime
- 1988-12-20 FR FR888816828A patent/FR2632453B1/fr not_active Expired - Lifetime
- 1988-12-20 JP JP63319667A patent/JP2825245B2/ja not_active Expired - Lifetime
-
1989
- 1989-11-06 US US07/431,790 patent/US5120674A/en not_active Expired - Lifetime
-
1996
- 1996-12-04 US US08/761,082 patent/USRE36261E/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
KR900001045A (ko) | 1990-01-31 |
JPH0226065A (ja) | 1990-01-29 |
GB8829637D0 (en) | 1989-02-15 |
NL193882C (nl) | 2001-01-03 |
DE3842474A1 (de) | 1989-12-14 |
GB2219690A (en) | 1989-12-13 |
JP2825245B2 (ja) | 1998-11-18 |
GB2219690B (en) | 1992-10-07 |
FR2632453B1 (fr) | 1992-07-03 |
DE3842474C2 (de) | 1996-12-19 |
US5378908A (en) | 1995-01-03 |
US5120674A (en) | 1992-06-09 |
FR2632453A1 (fr) | 1989-12-08 |
NL8803117A (nl) | 1990-01-02 |
NL193882B (nl) | 2000-09-01 |
USRE36261E (en) | 1999-08-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910010167B1 (ko) | 스택 캐패시터 dram셀 및 그의 제조방법 | |
KR900000207B1 (ko) | 반도체 기억장치와 그 제조방법 | |
US5306941A (en) | Semiconductor memory device and production process thereof | |
US7122438B2 (en) | Semiconductor memory and method of manufacturing the same | |
JPH0586072B2 (ko) | ||
JPH05152537A (ja) | セルフアラインコンタクト領域の製造方法およびその方法を用いるスタツクトキヤパシタ | |
JPS61179568A (ja) | 半導体記憶装置の製造方法 | |
US6872629B2 (en) | Method of forming a memory cell with a single sided buried strap | |
JPH10144886A (ja) | 半導体装置及びその製造方法 | |
KR960006718B1 (ko) | 반도체 기억장치의 커패시터 및 그 제조방법 | |
KR970000977B1 (ko) | 반도체 소자의 캐패시터 제조방법 | |
GB2087647A (en) | Semiconductor memory manufacture | |
KR100416607B1 (ko) | 트랜지스터를 포함하는 반도체 소자 및 그 제조 방법 | |
WO1981002493A1 (en) | Self-aligned buried contact and method of making | |
KR20070047572A (ko) | 반도체 장치 및 그 형성 방법 | |
KR100242470B1 (ko) | 반도체 메모리장치 제조방법 | |
JPH10321822A (ja) | 半導体素子の構造並びに製造方法 | |
JPH0336309B2 (ko) | ||
KR20110001585A (ko) | 반도체 소자의 게이트 패턴 및 그 형성방법 | |
KR930000718B1 (ko) | 반도체장치의 제조방법 | |
KR930010677B1 (ko) | 수직 트랜지스터를 갖는 스택-트렌치 구조의 d램셀과 그 제조방법 | |
KR0156107B1 (ko) | 메모리 셀 커패시터 제조방법 | |
KR960006716B1 (ko) | 반도체 집적회로 제조 방법 | |
KR100269275B1 (ko) | 반도체장치및그의제조방법 | |
US6204528B1 (en) | Dynamic random access memory structure |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19880607 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19880607 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19910530 Patent event code: PE09021S01D |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
Comment text: Decision on Publication of Application Patent event code: PG16051S01I Patent event date: 19911116 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19920309 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19920610 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19920610 End annual number: 3 Start annual number: 1 |
|
PR1001 | Payment of annual fee |
Payment date: 19941018 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 19951218 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 19961126 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 19970828 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 19981124 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 19991112 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20001120 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20011107 Start annual number: 11 End annual number: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20021108 Start annual number: 12 End annual number: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20031107 Start annual number: 13 End annual number: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20040331 Start annual number: 14 End annual number: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20051109 Start annual number: 15 End annual number: 15 |
|
PR1001 | Payment of annual fee |
Payment date: 20061128 Start annual number: 16 End annual number: 16 |
|
FPAY | Annual fee payment |
Payment date: 20071203 Year of fee payment: 17 |
|
PR1001 | Payment of annual fee |
Payment date: 20071203 Start annual number: 17 End annual number: 17 |
|
EXPY | Expiration of term | ||
PC1801 | Expiration of term |