KR910007403B1 - 반도체 집적회로 - Google Patents
반도체 집적회로 Download PDFInfo
- Publication number
- KR910007403B1 KR910007403B1 KR1019880009577A KR880009577A KR910007403B1 KR 910007403 B1 KR910007403 B1 KR 910007403B1 KR 1019880009577 A KR1019880009577 A KR 1019880009577A KR 880009577 A KR880009577 A KR 880009577A KR 910007403 B1 KR910007403 B1 KR 910007403B1
- Authority
- KR
- South Korea
- Prior art keywords
- connection point
- mos transistor
- voltage
- circuit
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/02—Conversion of DC power input into DC power output without intermediate conversion into AC
- H02M3/04—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
- H02M3/06—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider
- H02M3/07—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/02—Shaping pulses by amplifying
- H03K5/023—Shaping pulses by amplifying using field effect transistors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Read Only Memory (AREA)
- Logic Circuits (AREA)
Abstract
Description
Claims (14)
- 제1전압레벨의 전압으로 동작되는 CMOS회로와, 신호출력접속점으로 상기 제1전압레벨의 전압보다 큰 값의 제2전압레벨의 전압이 공급되도록 제어해주는 출력회로, 상기 CMOS회로의 출력접속점과 상기 신호출력접속점 사이에 접속되는 분리용 MOS트랜지스터, 상기 신호출력접속점으로 상기 출력회로로 부터 제2전압레벨의 전압을 출력시켜주는 기간이 경과된 다음 상기 분리용 MOS트랜지스터의 도통저항이 높은 상태이므로 상기 CMOS회로의 출력접속점으로 무엇이 방전되도록 상기 CMOS회로에 설치되는 방전 수단 및 상기 분리용 MOS트랜지스터의 통전상태가 제어되도록 제어신호를 출력하고 또 상기 방전수단의 종료에 의해 상기 CMOS회로의 출력접속점이 방전된 후 상기 분리용 MOS트랜지스터의 도통저항이 감쇠도록 제어신호를 출력해주는 제어수단을 갖추어서 이루어진 것을 특징으로 하는 반도체 집적회로.
- 제1항에 있어서, 상기 출력회로가 1챈널형 MOS트랜지스터로 이루어진 것을 특징으로 하는 반도체 집적회로.
- 제2항에 있어서, 상기 출력회로가, 제2전압레벨의 전압보다 더 낮은 값의 제3전압레벨의 전압이 공급되는 제1접속점과, 제2제어신호의 전압인 제2접속점, 이 제2접속점과 제3접속점 사이에 끼워지고 게이트가 상기 신호출력접속점에 접속되는 결핍형 제1MOS트랜지스터, 제1접속점과 제3접속점 사이에 끼워지고 게이트가 상기 제1접속점에 접속되는 성장형 제2MOS트랜지스터 및 제2접속점과 상기 신호출력접속점 사이에 접속되고 게이트가 제3전압레벨의 전압보다 더 큰 값인 제4전압레벨의 전압이 공급되도록 제4접속점에 접속되는 성장형 제3MOS트랜지스터로 이루어진 것을 특징으로 하는 반도체 집적회로.
- 제3항에 있어서, 제2전압레벨의 전압을 승압시켜 주는 승압회로를 추가로 구비해서, 상기 승압회로가 상기 제2접속점으로 제3전압레벨의 전압이 공급되면서 상기 제3MOS트랜지스터로 제4전압레벨의 전압이 공급되도록 출력되는 것을 특징으로 하는 반도체 집적회로.
- 제2항에 있어서, 상기 출력회로가, 제2전압레벨의 전압이 공급되는 제1접속점과, 이 제1접속점과 제2접속점 사이에 끼워지고 게이트가 제2전압레벨의 전압보다 더 큰 값인 제3전압레벨의 전압이 공급되도록 접속되는 성장형 제1MOS트랜지스터 및 제2접속점과 상기 신호출력접속점 사이에 끼워지고 게이트가 상기 신호출력접속점에 접속되는 제2MOS트랜지스터로 이루어진 것을 특징으로 하는 반도체 집적회로.
- 제1 및 제2제어신호가 공급되도록 접속되는 제1 및 제2접속점과, 출력신호를 공급하기 위한 제3접속점, 고전압이 공급되도록 접속되는 제4접속점, 제1챈널형 및 제2챈널형 MOS트랜지스터로 구성되어 상기 제1접속점에 공급되는 제1제어신호가 입력되도록 접속되는 CMOS회로, 상기 CMOS회로의 출력접속점과 상기 제3접속점 사이에 끼워지고 게이트가 상기 제2접속점에 접속되는 제1챈널형 제1MOS트랜지스터, 상기 제4접속점에 인가되는 고전압보다도 더 큰 값의 전압을 발생시켜 주는 제1 및 제2승압회로 상기 제1승압회로의 출력접속점과 제5접속점 사이에 끼워지고 게이트가 상기 제3접속점에 접속되는 제1챈널형 결핍형, 제2MOS트랜지스터, 상기 제5접속점과 제3접속점 사이에 끼워지고 게이트가 제2승압회로의 출력접속점에 접속되는 제1챈널형 성장형 제3MOS트랜지스터 및 상기 제4접속점과 제5접속점 사이에 끼워지고 게이트에다 상기 제4접속점에 인가되는 고전압 이상의 값인 전압이 인가되는 제1챈널형 성장형 제4MOS트랜지스터로 구성된 것을 특징으로 하는 반도체 집적회로.
- 제6항에 있어서, 상기 제1MOS트랜지스터가 결핍형으로 이루어진 것을 특징으로 하는 반도체 집적회로.
- 제6항에 있어서, 상기 제4MOS트랜지스터의 게이트가 상기 제4접속점에 접속되는 것을 특징으로 하는 반도체 집적회로.
- 제6항에 있어서, 상기 제4접속점으로 공급되는 고전압보다 더 큰 값의 전압을 발생시켜주는 제3승압회로를 추가로 구비해서, 상기 제4MOS트랜지스터의 게이트가 상기 제3승압회로의 출력접속점에 접속되는 것을 특징으로 하는 반도체 집적회로.
- 제9항에 있어서, 상기 제2 및 제3승압회로가 같은 승합회로로 형성되는 것을 특징으로 하는 반도체 집적회로.
- 제6항에 있어서, 상기 제3접속점과 제5접속점 사이에 끼워지고 게이트가 상기 제3접속점에 접속되는 제1챈널형 결핍형 제5MOS트랜지스터를 추가로 갖추어서 이루어진 것을 특징으로 하는 반도체 집적회로.
- 제6항에 있어서, 상기 제3MOS트랜지스터의 전류통로가 상기 제1승압회로의 출력접속점과 상기 제5접속접 사이에 접속되는 것을 특징으로 하는 반도체 집적회로.
- 제1 및 제2 제어신호가 공급되도록 접속하는 제1 및 제2접속점과, 출력 신호를 공급하기 위한 제3접속점, 고전압이 공급되도록 접속되는 제4접속점, 제1챈널형 및 제2챈널형 MOS트랜지스터로 구성되어 상기 제1접속점에 공급되는 제1제어신호가 입력되도록 접속되는 CMOS회로, 상기 CMOS회로의 출력접속점과 상기 제3접속점 사이에 끼워지고 게이트가 상기 제2접속점에 접속되는 제1챈널형 제1MOS트랜지스터, 상기 제4접속점에 인가되는 고전압보다도 더 큰값의 전압을 발생시켜 주는 제1승압회로, 상기 제1승압회로의 출력접속점과 제5접속점 사이에 끼워지고 게이트가 상기 제3접속점에 접속되는 제1챈널형 결핍형 제2MOS트랜지스터, 상기 제5접속점과 제3접속점 사이에 끼워지고 게이트가 제3접속점에 접속되는 제1챈널형 결핍형 제3MOS트랜지스터트랜지스터 및 상기 제4접속점과 제5접속점 사이에 끼워지고 게이트가 상기 제4접속점에 접속되는 제1챈널형 성장형 제4MOS트랜지스터로 구성된 것을 특징으로 하는 반도체집적회로.
- 제13항에 있어서 제1MOS트랜지스터가 결핍형으로 이루어진 것을 특징으로 하는 반도체 집적회로.
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62-189435 | 1987-07-29 | ||
JP62-189436 | 1987-07-29 | ||
JP18943587A JPH0782756B2 (ja) | 1987-07-29 | 1987-07-29 | 半導体集積回路 |
JP87-189435 | 1987-07-29 | ||
JP87-189436 | 1987-07-29 | ||
JP18943687A JPH0687356B2 (ja) | 1987-07-29 | 1987-07-29 | 半導体集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890002891A KR890002891A (ko) | 1989-04-11 |
KR910007403B1 true KR910007403B1 (ko) | 1991-09-25 |
Family
ID=26505469
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880009577A Expired KR910007403B1 (ko) | 1987-07-29 | 1988-07-29 | 반도체 집적회로 |
Country Status (2)
Country | Link |
---|---|
US (1) | US4916334A (ko) |
KR (1) | KR910007403B1 (ko) |
Families Citing this family (46)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6545913B2 (en) * | 1987-06-29 | 2003-04-08 | Kabushiki Kaisha Toshiba | Memory cell of nonvolatile semiconductor memory device |
JPH0793019B2 (ja) * | 1988-09-02 | 1995-10-09 | 株式会社東芝 | 半導体集積回路 |
JPH077912B2 (ja) * | 1988-09-13 | 1995-01-30 | 株式会社東芝 | 昇圧回路 |
GB2226727B (en) * | 1988-10-15 | 1993-09-08 | Sony Corp | Address decoder circuits for non-volatile memories |
US5216290A (en) * | 1988-10-19 | 1993-06-01 | Texas Instruments, Incorporated | Process of conserving charge and a boosting circuit in a high efficiency output buffer with NMOS output devices |
US5185721A (en) * | 1988-10-31 | 1993-02-09 | Texas Instruments Incorporated | Charge-retaining signal boosting circuit and method |
JPH0793022B2 (ja) * | 1988-12-24 | 1995-10-09 | 株式会社東芝 | 半導体メモリ集積回路 |
JPH0814995B2 (ja) * | 1989-01-27 | 1996-02-14 | 株式会社東芝 | 半導体メモリ |
US4999529A (en) * | 1989-06-30 | 1991-03-12 | At&T Bell Laboratories | Programmable logic level input buffer |
JPH0713864B2 (ja) * | 1989-09-27 | 1995-02-15 | 東芝マイクロエレクトロニクス株式会社 | 半導体記憶装置 |
US5162668A (en) * | 1990-12-14 | 1992-11-10 | International Business Machines Corporation | Small dropout on-chip voltage regulators with boosted power supply |
US5157280A (en) * | 1991-02-13 | 1992-10-20 | Texas Instruments Incorporated | Switch for selectively coupling a power supply to a power bus |
US5491658A (en) * | 1991-02-13 | 1996-02-13 | Texas Instruments Incorporated | Column decoder for virtual ground memory array |
US5095228A (en) * | 1991-04-19 | 1992-03-10 | Actel Corporation | Circuits for preventing breakdown of low-voltage device inputs during high voltage antifuse programming |
US5214315A (en) * | 1991-04-23 | 1993-05-25 | Cornell Research Foundation, Inc. | Nanosecond RF switch driver |
EP0525939A3 (en) * | 1991-07-31 | 1993-07-07 | Actel Corporation | Methods for protecting outputs of low-voltage circuits from high programming voltages |
US5506803A (en) * | 1992-04-01 | 1996-04-09 | Intel Corporation | Apparatus and method for minimizing verify time in a semiconductor memory by constantly charging n-well capacitance |
JP3379601B2 (ja) * | 1993-05-12 | 2003-02-24 | セイコーインスツルメンツ株式会社 | 半導体集積回路装置 |
GB9423035D0 (en) * | 1994-11-15 | 1995-01-04 | Sgs Thomson Microelectronics | Voltage boost circuit for a memory device |
US5684417A (en) * | 1995-11-14 | 1997-11-04 | United Microelectronics Corporation | Data sensing apparatus of a read only memory device |
US6020763A (en) * | 1996-04-23 | 2000-02-01 | International Business Machines Corporation | High speed decoder without race condition |
JPH09306183A (ja) * | 1996-05-10 | 1997-11-28 | Mitsubishi Electric Corp | 半導体記憶装置 |
JP2004310812A (ja) * | 2003-04-02 | 2004-11-04 | Renesas Technology Corp | 半導体メモリ |
US7826318B2 (en) * | 2004-04-27 | 2010-11-02 | Apple Inc. | Method and system for allowing a media player to transfer digital audio to an accessory |
US7529870B1 (en) * | 2004-04-27 | 2009-05-05 | Apple Inc. | Communication between an accessory and a media player with multiple lingoes |
US7634605B2 (en) * | 2004-04-27 | 2009-12-15 | Apple Inc. | Method and system for transferring stored data between a media player and an accessory |
US7797471B2 (en) * | 2004-04-27 | 2010-09-14 | Apple Inc. | Method and system for transferring album artwork between a media player and an accessory |
US8117651B2 (en) | 2004-04-27 | 2012-02-14 | Apple Inc. | Method and system for authenticating an accessory |
US7441058B1 (en) * | 2006-09-11 | 2008-10-21 | Apple Inc. | Method and system for controlling an accessory having a tuner |
US7529872B1 (en) * | 2004-04-27 | 2009-05-05 | Apple Inc. | Communication between an accessory and a media player using a protocol with multiple lingoes |
US7526588B1 (en) * | 2004-04-27 | 2009-04-28 | Apple Inc. | Communication between an accessory and a media player using a protocol with multiple lingoes |
US7441062B2 (en) * | 2004-04-27 | 2008-10-21 | Apple Inc. | Connector interface system for enabling data communication with a multi-communication device |
US7895378B2 (en) * | 2004-04-27 | 2011-02-22 | Apple Inc. | Method and system for allowing a media player to transfer digital audio to an accessory |
JP2006086892A (ja) * | 2004-09-16 | 2006-03-30 | Seiko Instruments Inc | 半導体集積回路装置 |
US7823214B2 (en) * | 2005-01-07 | 2010-10-26 | Apple Inc. | Accessory authentication for electronic devices |
US7286417B2 (en) * | 2005-06-21 | 2007-10-23 | Micron Technology, Inc. | Low power dissipation voltage generator |
US8006019B2 (en) | 2006-05-22 | 2011-08-23 | Apple, Inc. | Method and system for transferring stored data between a media player and an accessory |
US7415563B1 (en) * | 2006-06-27 | 2008-08-19 | Apple Inc. | Method and system for allowing a media player to determine if it supports the capabilities of an accessory |
US7558894B1 (en) | 2006-09-11 | 2009-07-07 | Apple Inc. | Method and system for controlling power provided to an accessory |
US8238811B2 (en) | 2008-09-08 | 2012-08-07 | Apple Inc. | Cross-transport authentication |
US8208853B2 (en) | 2008-09-08 | 2012-06-26 | Apple Inc. | Accessory device authentication |
US8909803B2 (en) * | 2009-03-16 | 2014-12-09 | Apple Inc. | Accessory identification for mobile computing devices |
US8452903B2 (en) | 2009-03-16 | 2013-05-28 | Apple Inc. | Mobile computing device capabilities for accessories |
US9306879B2 (en) | 2012-06-08 | 2016-04-05 | Apple Inc. | Message-based identification of an electronic device |
CN104979006B (zh) * | 2014-04-01 | 2019-04-26 | 北京兆易创新科技股份有限公司 | 一种存储器编程方法和系统 |
US9577639B1 (en) * | 2015-09-24 | 2017-02-21 | Qualcomm Incorporated | Source separated cell |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS525254A (en) * | 1975-07-02 | 1977-01-14 | Hitachi Ltd | High voltage resistance mis switching circuit |
JPS56129570A (en) * | 1980-03-14 | 1981-10-09 | Mitsubishi Electric Corp | Booster circuit |
GB2094086B (en) * | 1981-03-03 | 1985-08-14 | Tokyo Shibaura Electric Co | Non-volatile semiconductor memory system |
JPS58133038A (ja) * | 1982-02-03 | 1983-08-08 | Nec Corp | インバ−タ回路 |
IT1210961B (it) * | 1982-12-17 | 1989-09-29 | Ates Componenti Elettron | Interfaccia d'uscita per circuito logico a tre stati in circuito integrato a transistori "mos". |
DE3329874A1 (de) * | 1983-08-18 | 1985-03-07 | Siemens AG, 1000 Berlin und 8000 München | Mos-inverterschaltung |
JPS6052112A (ja) * | 1983-08-31 | 1985-03-25 | Toshiba Corp | 論理回路 |
US4565932A (en) * | 1983-12-29 | 1986-01-21 | Motorola, Inc. | High voltage circuit for use in programming memory circuits (EEPROMs) |
US4698526A (en) * | 1985-10-17 | 1987-10-06 | Inmos Corporation | Source follower CMOS input buffer |
-
1988
- 1988-07-29 US US07/226,312 patent/US4916334A/en not_active Expired - Lifetime
- 1988-07-29 KR KR1019880009577A patent/KR910007403B1/ko not_active Expired
Also Published As
Publication number | Publication date |
---|---|
KR890002891A (ko) | 1989-04-11 |
US4916334A (en) | 1990-04-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910007403B1 (ko) | 반도체 집적회로 | |
US5412603A (en) | Method and circuitry for programming floating-gate memory cell using a single low-voltage supply | |
US6456541B2 (en) | Booster circuit for raising voltage by sequentially transferring charges from input terminals of booster units to output terminals thereof in response to clock signals having different phases | |
US6100557A (en) | Triple well charge pump | |
US5581107A (en) | Nonvolatile semiconductor memory that eases the dielectric strength requirements | |
US4874967A (en) | Low power voltage clamp circuit | |
US7706194B2 (en) | Charge pump circuit, semiconductor memory device, and method for driving the same | |
EP0522579A2 (en) | Level-shifter circuit for integrated circuits | |
JPH02168497A (ja) | 不揮発性半導体メモリシステム | |
US6775197B2 (en) | Non-volatile memory element integratable with standard CMOS circuitry and related programming methods and embedded memories | |
EP0101107A2 (en) | Method of testing a semiconductor memory array | |
US9536575B2 (en) | Power source for memory circuitry | |
US20020159298A1 (en) | Nonvolatile semiconductor memory device capable of preventing occurrence of latchup | |
US6775171B2 (en) | Method of utilizing voltage gradients to guide dielectric breakdowns for non-volatile memory elements and related embedded memories | |
US20060181926A1 (en) | Semiconductor memory device and method for writing to semiconductor memory device | |
US20040100849A1 (en) | Method of utilizing a plurality of voltage pulses to program non-volatile memory elements and related embedded memories | |
US8134859B1 (en) | Method of sensing a programmable non-volatile memory element | |
JP3600461B2 (ja) | 半導体回路 | |
EP0931379B1 (en) | Triple well charge pump | |
KR100224134B1 (ko) | 비휘발성 반도체 메모리장치 및 그 데이터 기입 방법 | |
US10515707B2 (en) | Temperature compensation for unselected memory cells and string select switches in NAND flash memory | |
US6614711B2 (en) | Row decoder scheme for flash memory devices | |
US12062397B2 (en) | Transceiver for providing high voltages for erase or program operations in a non-volatile memory system | |
US20220375952A1 (en) | Non-volatile memory cell array formed in a p-well in a deep n-well in a p-substrate | |
JPS60101796A (ja) | 半導体メモリ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
St.27 status event code: A-2-2-Q10-Q13-nap-PG1605 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 9 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 10 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 11 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 12 |
|
FPAY | Annual fee payment |
Payment date: 20030901 Year of fee payment: 13 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 13 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20040926 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20040926 |
|
P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |