[go: up one dir, main page]

KR20050104926A - 유기전계발광 소자 및 그 제조방법 - Google Patents

유기전계발광 소자 및 그 제조방법 Download PDF

Info

Publication number
KR20050104926A
KR20050104926A KR1020040030382A KR20040030382A KR20050104926A KR 20050104926 A KR20050104926 A KR 20050104926A KR 1020040030382 A KR1020040030382 A KR 1020040030382A KR 20040030382 A KR20040030382 A KR 20040030382A KR 20050104926 A KR20050104926 A KR 20050104926A
Authority
KR
South Korea
Prior art keywords
substrate
electrode
light emitting
organic light
conductive spacer
Prior art date
Application number
KR1020040030382A
Other languages
English (en)
Other versions
KR101001423B1 (ko
Inventor
배성준
이재윤
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020040030382A priority Critical patent/KR101001423B1/ko
Priority to US11/117,289 priority patent/US7759860B2/en
Priority to CNB2005100704142A priority patent/CN100559630C/zh
Publication of KR20050104926A publication Critical patent/KR20050104926A/ko
Application granted granted Critical
Publication of KR101001423B1 publication Critical patent/KR101001423B1/ko
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/127Active-matrix OLED [AMOLED] displays comprising two substrates, e.g. display comprising OLED array and TFT driving circuitry on different substrates
    • H10K59/1275Electrical connections of the two substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/302Details of OLEDs of OLED structures
    • H10K2102/3023Direction of light emission
    • H10K2102/3026Top emission

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명에 의한 유기전계발광 소자는, 화상이 구현되는 영역인 서브픽셀이 정의되어 있으며, 서로 일정간격 이격되어 배치된 제 1, 2 기판과; 상기 제 1기판 내부면에 서브픽셀 단위로 형성된 하나 이상의 박막트랜지스터를 가지는 어레이 소자와; 상기 어레이 소자의 구동 박막트랜지스터와 전기적으로 연결되는 전도성 스페이서와; 상기 제 2기판 내부면에 위치하는 유기전계발광 다이오드 소자용 제 1전극과; 상기 제 1전극 상에 서브픽셀 단위로 순차적으로 형성된 유기전계발광층 및 유기전계발광 다이오드 소자용 제 2전극이 포함되며, 상기 제 2전극 상에 구비된 전도성 스페이서 접촉 영역에 상기 전도성 스페이서가 접촉되도록 상기 제 1기판 및 제 2기판이 소정 위치만큼 미스얼라인(misalign) 되어 합착됨을 특징으로 한다.

Description

유기전계발광 소자 및 그 제조방법{Organic Electro luminescence Device and fabrication method thereof}
본 발명은 유기전계발광 소자 및 그 제조방법에 관한 것으로, 듀얼 패널 타입의 유기전계발광 소자에 있어서, 상부기판 및 하부기판이 비대칭적으로 합착되는 유기전계발광 소자 및 그 제조방법에 관한 것이다.
평판디스플레이(FPD ; Flat Panel Display) 분야에서, 지금까지는 가볍고 전력소모가 적은 액정표시장치(LCD ; Liquid Crystal Display Device)가 가장 주목받는 디스플레이 소자였지만, 상기 액정표시장치는 발광소자가 아니라 수광소자이며 밝기, 콘트라스트(contrast), 시야각, 그리고 대면적화 등에 기술적 한계가 있기 때문에 이러한 단점을 극복할 수 있는 새로운 평판디스플레이 소자에 대한 개발이 활발하게 전개되고 있다.
새로운 평판디스플레이 중 하나인 상기 유기전계발광 소자는 자체발광형이기 때문에 액정표시장치에 비해 시야각, 콘트라스트 등이 우수하며 백라이트가 필요하지 않기 때문에 경량 박형이 가능하고, 소비전력 측면에서도 유리하다. 그리고, 직류 저전압 구동이 가능하고 응답속도가 빠르며 전부 고체이기 때문에 외부충격에 강하고 사용 온도범위도 넓으며, 특히 제조비용 측면에서도 저렴한 장점을 가지고 있다.
특히, 상기 유기전계발광 소자의 제조공정에는, 액정표시장치나 PDP(Plasma Display Panel)와 달리 증착 및 봉지(encapsulation) 장비가 전부라고 할 수 있기 때문에, 공정이 매우 단순하다.
또한, 각 화소마다 스위칭 소자인 박막트랜지스터를 가지는 액티브 매트릭스방식으로 유기전계발광 소자를 구동하게 되면, 낮은 전류를 인가하더라도 동일한 휘도를 나타내므로 저소비 전력, 고정세, 대형화가 가능한 장점을 가진다.
도 1은 종래의 유기전계발광 소자에 대한 개략적인 단면도로서, 이는 하부 발광방식으로 동작하는 AMOLED의 단면 구조를 나타내고 있다.
도시한 바와 같이, 제 1, 2 기판(10, 30)이 서로 대향되게 배치되어 있고, 제 1, 2 기판(10, 30)의 가장자리부는 씰패턴(40 ; seal pattern)에 의해 봉지되어 있는 구조에 있어서, 제 1 기판(10)의 투명 기판(1) 상부에는 서브 픽셀별로 박막트랜지스터(T)가 형성되어 있고, 박막트랜지스터(T)와 연결되어 제 1 전극(12)이 형성되어 있고, 박막트랜지스터(T) 및 제 1 전극(12) 상부에는 박막트랜지스터(T)와 연결되어 제 1 전극(12)과 대응되게 배치되는 적(Red), 녹(Green), 청(Blue) 컬러를 띠는 발광물질을 포함하는 유기전계발광층(14)이 형성되어 있고, 유기전계발광층(14) 상부에는 제 2 전극(16)이 형성되어 있다.
상기 제 1, 2 전극(12, 16)은 유기전계발광층(14)에 전계를 인가해주는 역할을 한다.
그리고, 전술한 씰패턴(40)에 의해서 제 2 전극(16)과 제 2 기판(30) 사이는 일정간격 이격되어 있으며, 도면으로 제시하지는 않았지만, 제 2 기판(30)의 내부면에는 외부로부터 인입되는 수분을 흡수하는 흡습제(미도시) 및 흡습제와 제 2 기판(30)간의 접착을 위한 반투성 테이프(미도시)가 포함된다.
한 예로, 하부발광방식 구조에서 상기 제 1 전극(12)을 양극(anode)으로, 제 2 전극(16)을 음극(cathode)으로 구성할 경우 제 1 전극(12)은 투명도전성 물질에서 선택되고, 제 2 전극(16)은 일함수가 낮은 금속물질에서 선택되며, 이런 조건 하에서 상기 유기전계발광층(14)은 제 1 전극(12)과 접하는 층에서부터 정공주입층(14a ; hole injection layer), 정공수송층(14b ; hole transporting layer), 발광층(14c ; emission layer), 전자수송층(14d ; electron transporting layer) 순서대로 적층된 구조를 이룬다.
이때, 상기 발광층(14c)은 서브픽셀별로 적, 녹, 청 컬러를 구현하는 발광물질이 차례대로 배치된 구조를 가진다.
이와 같이, 기존의 유기전계발광 소자는 어레이 소자(A)와 유기전계발광 다이오드(E)가 동일 기판 상에 적층된 구조로 이루어지는 것을 특징으로 하였다.
그러나, 앞서 설명한 종래의 하부 발광방식의 유기전계발광 소자는, 상기 어레이 소자 및 유기전계발광 다이오드가 형성된 기판과 별도의 인캡슐레이션용 기판의 합착을 통해 소자를 제작하는데, 이 경우 어레이 소자의 수율과 유기전계발광 다이오드의 수율의 곱이 유기전계발광 소자의 수율을 결정하기 때문에, 후반 공정에 해당되는 유기전계발광 다이오드 공정에 의해 전체 공정 수율이 크게 제한되는 문제점이 있다. 예를 들어, 어레이 소자가 양호하게 형성되었다 하더라도, 1000Å 정도의 박막을 사용하는 유기전계발광층의 형성 시 이물이나 기타 다른 요소에 의해 불량이 발생하게 되면, 유기전계발광 소자는 불량 등급으로 판정된다.
이로 인하여, 양품의 어레이 소자를 제조하는데 소요되었던 제반 경비 및 재료비 손실이 초래되고, 생산수율이 저하되는 문제점이 있다.
그리고, 하부발광방식은 인캡슐레이션에 의한 안정성 및 공정이 자유도가 높은 반면 개구율의 제한이 있어 고해상도 제품에 적용하기 어려운 문제점이 있고, 상부발광방식은 박막트랜지스터 설계가 용이하고 개구율 향상이 가능하기 때문에 제품수명 측면에서 유리하지만, 기존의 상부발광방식 구조에서는 유기전계발광층 상부에 통상적으로 음극이 위치함에 따라 재료선택폭이 좁기 때문에 투과도가 제한되어 광효율이 저하되는 등의 문제점이 있다.
본 발명은 듀얼 패널 타입의 유기전계발광 소자에 있어서, 상부기판 및 하부기판에 구비된 각각 대응되는 픽셀 영역을 정확히 얼라인(align)하지 않고, 각 기판에 설계된 스페이서 영역의 위치 만큼 미스얼라인(misalign)하여 합착함으로써, 스페이서의 위치를 자유롭게 하여 하부기판의 박막트랜지스터 설계 마진을 줄일 수 있는 유기전계발광 소자 및 그 제조방법을 제공함에 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명에 의한 유기전계발광 소자는, 화상이 구현되는 영역인 서브픽셀이 정의되어 있으며, 서로 일정간격 이격되어 배치된 제 1, 2 기판과; 상기 제 1기판 내부면에 서브픽셀 단위로 형성된 하나 이상의 박막트랜지스터를 가지는 어레이 소자와; 상기 어레이 소자의 구동 박막트랜지스터와 전기적으로 연결되는 전도성 스페이서와; 상기 제 2기판 내부면에 위치하는 유기전계발광 다이오드 소자용 제 1전극과; 상기 제 1전극 상에 서브픽셀 단위로 순차적으로 형성된 유기전계발광층 및 유기전계발광 다이오드 소자용 제 2전극이 포함되며, 상기 제 2전극 상에 구비된 전도성 스페이서 접촉 영역에 상기 전도성 스페이서가 접촉되도록 상기 제 1기판 및 제 2기판이 소정 위치만큼 미스얼라인(misalign) 되어 합착됨을 특징으로 한다.
여기서, 상기 전도성 스페이서는, 상기 구동 박막트랜지스터의 드레인 전극과 상기 제 2기판에 구비된 제 2전극을 전기적으로 연결시키는 것으로, 유기절연막으로 형성된 기둥형상의 스페이서에 금속이 입혀진 것임을 특징으로 한다.
또한, 상기 전도성 스페이서는 제 1기판 상에 구비된 각 서브픽셀의 소정 위치에 형성된다.
또한, 상기 유기전계발광층은 고분자 물질로 형성되며, 상기 제 2전극 상에 구비된 상기 전도성 스페이서 접촉 영역은, 각 서브픽셀의 일측 구석 영역에 형성되어 있음을 특징으로 한다.
또한, 본 발명에 의한 유기전계발광 소자 제조방법은, 제 1기판 내부면에 서브픽셀 단위로 형성된 하나 이상의 박막트랜지스터를 가지는 어레이 소자가 형성되는 단계와; 상기 어레이 소자의 구동 박막트랜지스터와 전기적으로 연결되는 전도성 스페이서가 형성되는 단계와; 상기 제 2기판 내부면에 유기전계발광 다이오드 소자용 제 1전극이 형성되는 단계와; 상기 제 1전극 상에 서브픽셀 단위로 순차적으로 유기전계발광층 및 유기전계발광 다이오드 소자용 제 2전극이 순차적으로 형성되는 단계와; 상기 제 2전극 상에 구비된 상기 전도성 스페이서 접촉 영역에 상기 전도성 스페이서가 접촉되도록 상기 제 1기판 및 제 2기판이 소정 위치만큼 미스얼라인(misalign) 되어 합착되는 단계가 포함되는 것을 특징으로 한다.
앞서 설명한 종래의 하부발광 방식 및 상부발광 방식의 유기전계발광 소자의 문제점을 극복하게 위해 제시된 구조로 듀얼 패널 타입의 유기전계발광 소자를 들 수 있으며, 이하 본 발명의 설명에 앞서 듀얼 패널 타입의 유기전계발광 소자에 대해 설명하도록 한다.
도 2는 듀얼 패널 타입의 유기전계발광 소자의 개략적인 단면도로서, 설명의 편의상 하나의 픽셀 영역을 중심으로 도시하였다.
도시한 바와 같이, 서로 일정간격 이격 되게 제 1, 2 기판(110, 130)이 배치되어 있고, 제 1 기판(110)의 투명 기판(100) 내부면에는 어레이 소자(120)가 형성되어 있고, 제 2 기판(130)의 투명 기판(101) 내부면에는 유기전계발광 다이오드 소자(E)가 형성되어 있으며, 상기 제 1 및 2기판(110, 130)의 가장자리부는 씰패턴(140 ; seal pattern)에 의해 봉지 된다.
상기 유기전계발광 다이오드(E)에는, 공통전극으로 이용되는 제 1 전극(132)과, 제 1 전극(132) 하부에서 서브픽셀별 경계부에 위치하는 격벽(134 ; second electrode separator)과, 격벽(134)내 영역에서 유기전계발광층(136), 제 2 전극(138)이 차례대로 서브픽셀 단위로 분리된 패턴으로 형성되어 있다.
또한, 도시되지 않았으나, 각 서브픽셀 내에 형성되는 유기전계발광층(136)을 구획하고, 전도성 스페이서(114)에 의해 상기 제 1전극(132) 및 제 2전극(138)이 단락되는 것을 극복하기 위해 버퍼가 형성된다.
상기 유기전계발광층(136)은 제 1 캐리어 전달층(136a), 발광층(136b), 제 2 캐리어 전달층(136c)가 차례대로 적층된 구조로 이루어지며, 상기 제 1, 2 캐리어 전달층(136a, 136c)은 발광층(136b)에 전자(electron) 또는 정공(hole)을 주입(injection) 및 수송(transporting)하는 역할을 한다.
상기 제 1, 2 캐리어 전달층(136a, 136c)은 양극 및 음극의 배치구조에 따라 정해지는 것으로, 한 예로 상기 발광층(136b)이 고분자 물질에서 선택되고, 제 1 전극(132)을 양극, 제 2 전극(138)을 음극으로 구성하는 경우에는 제 1 전극(132)과 연접하는 제 1 캐리어 전달층(136a)은 정공주입층, 정공수송층이 차례대로 적층된 구조를 이루고, 제 2 전극(138)과 연접하는 제 2 캐리어 전달층(136c)은 전자주입층, 전자수송층이 차례대로 적층된 구조로 이루어진다.
또한, 상기 유기전계발광층(136)은 고분자 물질 또는 저분자 물질로 형성할 수 있는데, 저분자 물질로 형성하는 경우는 진공 증착법을 통해 형성하고, 고분자 물질로 형성하는 경우는 잉크젯 방법을 통해 형성하게 된다.
그리고, 상기 어레이 소자(120)는 박막트랜지스터(T)를 포함하는 소자로써, 상기 유기전계발광 다이오드(E)에 전류를 공급하기 위하여, 서브픽셀 단위로 제 2 전극(138)과 박막트랜지스터(T)를 연결하는 위치에 기둥형상의 전도성 스페이서(114)가 위치한다.
상기 전도성 스페이서(114)는 일반적인 액정표시장치용 스페이서와 달리, 셀갭 유지 기능보다 두 기판을 전기적으로 연결시키는 것을 주목적으로 하는 것으로, 두 기판 간의 사이 구간에서 기둥형상으로 일정 높이를 가지는 특성을 갖는다.
즉, 상기 전도성 스페이서(114)는 제 1기판(110)에 서브픽셀 단위로 구비된 박막트랜지스터(T)의 드레인 전극(112)과 제 2기판(130)에 구비된 제 2전극(138)을 전기적으로 연결하는 역할을 수행하는 것으로, 유기절연막 등으로 형성된 기둥형상의 스페이서에 금속이 입혀진 것이며, 이는 제 1, 2기판(110, 130)의 픽셀을 일대일로 합착하여 전류를 통하게 하는 역할을 한다.
상기 전도성 스페이서(114)와 박막트랜지스터(T)의 연결부위를 좀 더 상세히 설명하면, 박막트랜지스터(T)를 덮는 영역에 드레인 전극(112)을 일부 노출시키는 드레인 콘택홀(122)을 가지는 보호층(124)이 형성되어 있고, 보호층(124) 상부에는 드레인 콘택홀(122)을 통해 드레인 전극(112)과 연결되어 전도성 스페이서(114)가 위치한다.
여기서, 상기 박막트랜지스터(T)는, 상기 유기전계발광 다이오드(E)와 연결되는 구동용 박막트랜지스터에 해당된다.
상기 전도성 스페이서(114)의 외부를 이루는 금속은 전도성 물질에서 선택되며, 바람직하기로는 연성을 띠고, 비저항값이 낮은 금속물질에서 선택되는 것이 바람직하다.
그리고, 상기 유기전계발광층(136)에서 발광된 빛을 제 2 기판(130) 쪽으로 발광시키는 상부발광방식인 것을 특징으로 한다.
이에 따라, 상기 제 1 전극(132)은 투광성을 가지는 도전성 물질에서 선택되는 것을 특징으로 하고, 상기 제 2 전극(138)은 불투명 금속물질에서 선택되는 것이 바람직하다.
또한, 상기 제 1, 2 기판(110, 130)간의 이격공간(I)은 비활성 기체 또는 절연성 액체로 채워질 수 있다.
도면으로 제시하지 않았지만, 상기 어레이 소자(120)는 주사선과, 주사선과 교차하며, 서로 일정간격 이격되는 신호선 및 전력 공급선과, 주사선과 신호선이 교차하는 지점에 위치하는 스위칭 박막트랜지스터 그리고, 스토리지 캐패시터를 더욱 포함한다.
이와 같은 듀얼 패널 타입의 유기전계발광 소자는, 어레이 소자와 유기전계발광 다이오드 소자를 서로 다른 기판 상에 구성하기 때문에, 기존의 어레이 소자와 유기전계발광 다이오드 소자를 동일 기판 상에 형성하는 경우와 비교할 때, 어레이 소자의 수율에 유기전계발광 다이오드 소자가 영향을 받지 않아 각 소자의 생산관리 측면에서도 양호한 특성을 나타낼 수 있다.
또한, 전술한 조건 하에서 상부발광방식으로 화면을 구현하게 되면, 개구율을 염두하지 않고 박막트랜지스터를 설계할 수 있어 어레이 공정효율을 높일 수 있고, 고개구율/고해상도 제품을 제공할 수 있으며, 듀얼 패널(dual panel) 타입으로 유기전계발광 다이오드 소자를 형성하기 때문에, 기존의 상부발광방식보다 외기를 효과적으로 차단할 수 있어 제품의 안정성을 높일 수 있다.
또한, 종래의 하부발광방식 제품에서 발생되었던 박막트랜지스터 설계에 대해서도 유기전계발광 다이오드 소자와 별도의 기판에 구성함에 따라, 박막트랜지스터 배치에 대한 자유도를 충분히 얻을 수 있고, 유기전계발광 다이오드 소자의 제 1 전극을 투명 기판 상에 형성하기 때문에, 기존의 어레이 소자 상부에 제 1 전극을 형성하는 구조와 비교해볼 때, 제 1 전극에 대한 자유도를 높일 수 있는 장점을 가지게 된다.
그러나, 상기 듀얼 패널 타입의 유기전계발광 소자에서, 상기 유기전계발광층(136)을 고분자 물질로 형성하는 경우는, 상기 전도성 스페이서(114)의 제 2기판(130)에 접하는 위치가 유기전계발광층(136)이 형성된 위치 즉, 발광 영역 내이면 고분자 잉크의 흐름을 방해하게 되는 문제점이 발생한다.
따라서, 상기 고분자 유기전계발광층(136)이 구비되는 경우는 상기 전도성 스페이서(114)가 상기 제 2기판 상(130)의 각 픽셀의 일측 구석 영역에 위치 되어야 하는데, 그러기 위해서는 제 1기판(110)에 구비된 박막트랜지스터의 위치 및 형태 등 어레이 소자의 설계가 이에 의해 상당히 제한을 받게 되는 문제점이 있다.
도 2에 도시된 바와 같이 종래의 어레이 소자(120) 설계에 의하면 구동 박막트랜지스터(T)의 드레인 전극(112)에 접속되어 구비된 전도성 스페이서(114)는, 상기 제 1기판(110)과 제 2기판(130)이 정확하게 얼라인(align)되어 합착될 경우 제 2기판(130) 상의 발광영역(즉, 유기전계발광층(136)이 형성된 영역)의 가운데 위치에 접하게 되는 것이 일반적이다.
결과적으로 도 2에 도시된 듀얼 패널 타입의 유기전계발광 소자의 구조에 의할 경우는 유기전계발광층(136)을 고분자 물질로 형성하는데, 상당한 어려움이 있다는 단점이 있는 것이다.
본 발명은 상기와 같은 문제점을 극복하기 위해 창출된 것으로 이하 도면을 참조하여 보다 상세히 설명하도록 한다.
도 3은 본 발명에 의한 듀얼 패널 타입의 유기전계발광 소자의 개략적인 단면도로서, 설명의 편의상 하나의 픽셀 영역을 중심으로 도시하였다.
또한, 도 4a 및 도 4b는 도 3에 도시된 듀얼 패널 타입의 유기전계발광 소자의 제 1기판 및 제 2기판에 대한 개략적인 평면도를 나타낸 것이다.
단, 도 2와 동일한 구성요소에 대해서는 동일한 도면부호를 사용하며, 동일한 구성요소에 대한 설명은 생략하도록 한다.
본 발명은 듀얼 패널 타입의 유기전계발광 소자에 있어서, 제 1기판 및 제 2기판에 구비된 각각 대응되는 픽셀 영역을 정확히 얼라인(align)하지 않고, 각 기판에 설계된 전도성 스페이서 영역의 위치 만큼 미스얼라인(misalign)하여 합착함으로써, 전도성 스페이서의 위치를 자유롭게 하여 제 1기판의 어레이 소자의 설계 마진을 줄일 수 있도록 함을 그 특징으로 한다.
즉, 도 3에 도시된 바와 같이, 유기전계발광 다이오드(E)가 구비된 제 2기판(330)을 제 1기판(310)에 정확히 얼라인하여 합착하지 않고, 소정 위치 만큼 이동시켜 비대칭적으로 합착하게 되는데, 이는 각 기판에 설계된 전도성 스페이서(114) 영역의 위치를 일치시키기 위함이다.
도 4a 및 도 4b에 도시된 바와 같이, 제 1기판(310)에 구비된 전도성 스페이서(114)는 종래의 일반적인 경우와 마찬가지로 일례로 서브픽셀의 중앙 부분에 형성되어 있으며, 제 2기판(330)에 구비된 전도성 스페이서 접촉영역(420)은 상기 제 2기판(330)에 형성된 유기전계발광층(136)이 고분자 물질이기 때문에 서브픽셀의 일측 구석 영역에 형성되어 있다.
이 때, 상기 제 1기판(310) 및 제 2기판(330)을 정확하게 얼라인(align)하여 서로 합착하게 되면, 상기 제 1기판(310)에 형성된 전도성 스페이서(114)와, 제 2기판(330)에 형성된 전도성 스페이서 접촉영역(420)이 위치가 각 서브픽셀 별로 차이가 나게 되는 문제점이 발생된다.
종래는 이를 극복하기 위해 제 1기판에 구비된 어레이 소자의 설계를 변경하는 등의 방법을 사용하였으나, 본 발명은 상기 제 1기판(310) 상의 전도성 스페이서(114)와, 제 2기판(330) 상의 전도성 스페이서 접촉영역(420)이 서로 일치되도록 상기 제 1기판(310) 및 제 2기판(330)을 소정 위치 만큼 이동시켜 비대칭적으로 합착하는 것을 특징으로 하며, 이를 통해 제 1기판(310) 상의 어레이 소자(120) 즉, 다수의 박막트랜지스터 설계 마진을 줄일 수 있게 되는 것이다.
도 4b의 경우 전도성 스페이서 접촉 영역(420)이 각 서브픽셀의 상부 끝단측에 형성되어 있으며, 이에 따라 상기 제 1기판(310) 및 제 2기판(330)을 합착함에 있어, 제 2기판(330)이 도 3에 도시된 바와 같이 좌측으로 소정 간격 이동되어 합착됨을 보여 주고 있으나, 반드시 이에 한정되는 것은 아니다.
도 5는 본 발명의 다른 실시예에 의한 듀얼 패널 타입의 유기전계발광 소자의 개략적인 단면도이고, 도 6a 및 도 6b는 도 5에 도시된 듀얼 패널 타입의 유기전계발광 소자의 제 1기판 및 제 2기판에 대한 개략적인 평면도를 나타낸 것이며, 설명의 편의상 하나의 픽셀 영역을 중심으로 도시하였다.
또한, 단, 도 2와 동일한 구성요소에 대해서는 동일한 도면부호를 사용하며, 동일한 구성요소에 대한 설명은 생략하도록 한다.
즉, 도 6b에 도시된 바와 같이, 전도성 스페이서 접촉 영역(620)이 각 서브픽셀의 하부 끝단측에 형성되는 경우는, 상기 제 1기판(310) 및 제 2기판(330)을 합착함에 있어, 제 2기판(330)이 도 5에 도시된 바와 같이 우측으로 소정 간격 이동되어 합착됨을 보여 주고 있다.
도 7은 본 발명에 의한 유기전계발광 소자 제조 공정의 일 실시예에 대한 공정흐름도이다.
ST1에서는, 제 1 기판 상에 어레이 소자를 형성하는 단계로서, 일 례로 폴리 실리콘 박막트랜지스터가 구비되는 경우 상기 단계는 투명 기판 상에 버퍼층을 형성하는 단계와, 버퍼층 상부에 반도체층 및 캐패시터 전극을 형성하는 단계와, 반도체층 상부에 게이트 전극, 소스 및 드레인 전극을 형성하는 단계와, 상기 캐패시터 전극 상부에 위치하며, 상기 소스 전극과 연결되는 파워 전극을 형성하는 단계를 포함한다.
이 단계에서는, 후속 공정에서 제 1, 2 기판 간의 전기적 연결을 위한 전기적 연결패턴으로서의 전도성 스페이서가 형성될 수 있다.
상기 전도성 스페이서는 제 1기판에 서브픽셀 단위로 구비된 구동 박막트랜지스터의 드레인 전극과 제 2기판에 구비된 제 2전극을 전기적으로 연결시키는 것으로, 유기절연막 등으로 형성된 기둥형상의 스페이서에 금속이 입혀진 것이며, 이는 제 1, 2기판의 픽셀을 일대일로 합착하여 전류를 통하게 하는 역할을 한다.
본 발명의 실시예의 경우 상기 전도성 스페이서는 상기 제 1기판에 구비된 각 서브픽셀의 중앙부에 형성된다.
ST2에서는, 상기 제 2 기판 상에 제 1 전극을 형성하는 단계로서, 상기 ST1에서 형성된 어레이 소자와 다른 기판 상에 형성되는 것을 특징으로 한다.
본 발명에서는, 유기전계발광 다이오드용 제 1 전극을 구성함에 있어서, 기존과 달리 투명 기판 상에 바로 형성하기 때문에, 재료선택 폭을 넓힐 수 있고 공정을 진행하기가 훨씬 용이해진다. 상기 제 1 전극은 투광성을 가지는 도전성 물질에서 선택된다.
ST3에서는, 상기 제 1 전극 상에 유기전계발광층을 형성하는 단계로서, 상기 유기전계발광층은 적, 녹, 청 컬러를 띠는 발광물질로 이루어진 발광층 및 전자 또는 정공을 주입 및 수송하는 전달층으로 구성되며, 이는 고분자 물질로 형성한다.
단, 상기 유기전계발광층을 고분자 물질로 형성하는 경우는, 상기 전도성 스페이서의 제 2기판에 접하는 위치가 유기전계발광층이 형성된 위치 즉, 발광 영역 내이면 고분자 잉크의 흐름을 방해하게 되는 문제점이 발생하므로, 상기 전도성 스페이서 접촉 영역은 상기 제 2기판 상의 각 서브픽셀의 일측 구석 영역에 위치 되어야 한다.
ST4에서는, 상기 유기전계발광층 상부에 제 2 전극을 형성한다.
ST5에서는, 마지막으로 상기 제 1, 2 기판을 전도성 스페이서를 이용하여 전기적으로 연결시키고, 합착한다.
즉, 상기 제 2전극 상에 구비된 상기 전도성 스페이서 접촉 영역에 상기 전도성 스페이서가 접촉되도록 상기 제 1기판 및 제 2기판이 소정 위치만큼 미스얼라인(misalign) 되어 합착하는 것이다.
이와 같은 본 발명에 의하면, 첫째, 생산수율 및 생산관리 효율을 향상시킬 수 있고, 둘째, 상부발광 방식이기 때문에 박막트랜지스터 설계가 용이해지고 고개구율/고해상도 구현이 가능하며, 셋째, 기판 상에 유기전계발광 다이오드용 전극을 구성하기 때문에, 재료선택 폭을 넓힐 수 있으며, 넷째, 상부발광 방식이면서 인캡슐레이션 구조이기 때문에, 외기로부터 안정적인 제품을 제공할 수 있다는 장점이 있다.
또한, 상부기판 및 하부기판에 구비된 각각 대응되는 픽셀 영역을 정확히 얼라인(align)하지 않고, 각 기판에 설계된 스페이서 영역의 위치 만큼 미스얼라인(misalign)하여 합착함으로써, 스페이서의 위치를 자유롭게 하여 하부기판의 박막트랜지스터 설계 마진을 줄일 수 있다는 장점이 있다.
도 1은 종래의 유기전계발광 소자에 대한 개략적인 단면도.
도 2는 듀얼 패널 타입의 유기전계발광 소자의 개략적인 단면도.
도 3은 본 발명에 의한 듀얼 패널 타입의 유기전계발광 소자의 개략적인 단면도.
도 4a 및 도 4b는 도 3에 도시된 듀얼 패널 타입의 유기전계발광 소자의 제 1기판 및 제 2기판에 대한 개략적인 평면도.
도 5는 본 발명의 다른 실시예에 의한 듀얼 패널 타입의 유기전계발광 소자의 개략적인 단면도.
도 6a 및 도 6b는 도 5에 도시된 듀얼 패널 타입의 유기전계발광 소자의 제 1기판 및 제 2기판에 대한 개략적인 평면도.
도 7은 본 발명에 의한 유기전계발광 소자 제조 공정의 일 실시예에 대한 공정흐름도.
<도면의 주요 부분에 대한 부호의 설명>
114 : 전도성 스페이서 136 : 유기전계발광층
310 : 제 1기판 330 : 제 2기판
420, 620 : 전도성 스페이서 접촉영역

Claims (8)

  1. 화상이 구현되는 영역인 서브픽셀이 정의되어 있으며, 서로 일정간격 이격되어 배치된 제 1, 2 기판과;
    상기 제 1기판 내부면에 서브픽셀 단위로 형성된 하나 이상의 박막트랜지스터를 가지는 어레이 소자와;
    상기 어레이 소자의 구동 박막트랜지스터와 전기적으로 연결되는 전도성 스페이서와;
    상기 제 2기판 내부면에 위치하는 유기전계발광 다이오드 소자용 제 1전극과;
    상기 제 1전극 상에 서브픽셀 단위로 순차적으로 형성된 유기전계발광층 및 유기전계발광 다이오드 소자용 제 2전극이 포함되며,
    상기 제 2전극 상에 구비된 전도성 스페이서 접촉 영역에 상기 전도성 스페이서가 접촉되도록 상기 제 1기판 및 제 2기판이 소정 위치만큼 미스얼라인(misalign) 되어 합착됨을 특징으로 하는 유기전계발광 소자.
  2. 제 1항에 있어서,
    상기 전도성 스페이서는, 상기 구동 박막트랜지스터의 드레인 전극과 상기 제 2기판에 구비된 제 2전극을 전기적으로 연결시키는 것으로, 유기절연막으로 형성된 기둥형상의 스페이서에 금속이 입혀진 것임을 특징으로 하는 유기전계발광 소자.
  3. 제 1항에 있어서,
    상기 전도성 스페이서는 제 1기판 상에 구비된 각 서브픽셀의 소정 위치에 형성됨을 특징으로 하는 유기전계발광 소자.
  4. 제 1항에 있어서,
    상기 유기전계발광층은 고분자 물질로 형성됨을 특징으로 하는 유기전계발광 소자.
  5. 제 1항에 있어서,
    상기 제 2전극 상에 구비된 상기 전도성 스페이서 접촉 영역은, 각 서브픽셀의 일측 구석 영역에 형성되어 있음을 특징으로 하는 유기전계발광 소자.
  6. 제 1기판 내부면에 서브픽셀 단위로 형성된 하나 이상의 박막트랜지스터를 가지는 어레이 소자가 형성되는 단계와;
    상기 어레이 소자의 구동 박막트랜지스터와 전기적으로 연결되는 전도성 스페이서가 형성되는 단계와;
    상기 제 2기판 내부면에 유기전계발광 다이오드 소자용 제 1전극이 형성되는 단계와;
    상기 제 1전극 상에 서브픽셀 단위로 순차적으로 유기전계발광층 및 유기전계발광 다이오드 소자용 제 2전극이 순차적으로 형성되는 단계와;
    상기 제 2전극 상에 구비된 상기 전도성 스페이서 접촉 영역에 상기 전도성 스페이서가 접촉되도록 상기 제 1기판 및 제 2기판이 소정 위치만큼 미스얼라인(misalign) 되어 합착되는 단계가 포함되는 것을 특징으로 하는 유기전계발광 소자 제조방법.
  7. 제 6항에 있어서,
    상기 유기전계발광층은 고분자 물질로 형성됨을 특징으로 하는 유기전계발광 소자 제조방법.
  8. 제 6항에 있어서,
    상기 제 2전극 상에 구비된 상기 전도성 스페이서 접촉 영역은, 각 서브픽셀의 일측 구석 영역에 형성되어 있음을 특징으로 하는 유기전계발광 소자 제조방법.
KR1020040030382A 2004-04-30 2004-04-30 유기전계발광 소자 및 그 제조방법 Expired - Lifetime KR101001423B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020040030382A KR101001423B1 (ko) 2004-04-30 2004-04-30 유기전계발광 소자 및 그 제조방법
US11/117,289 US7759860B2 (en) 2004-04-30 2005-04-29 Dual panel-type organic electroluminescent display device and method of fabricating the same
CNB2005100704142A CN100559630C (zh) 2004-04-30 2005-04-30 有机电致发光器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040030382A KR101001423B1 (ko) 2004-04-30 2004-04-30 유기전계발광 소자 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20050104926A true KR20050104926A (ko) 2005-11-03
KR101001423B1 KR101001423B1 (ko) 2010-12-14

Family

ID=35186374

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040030382A Expired - Lifetime KR101001423B1 (ko) 2004-04-30 2004-04-30 유기전계발광 소자 및 그 제조방법

Country Status (3)

Country Link
US (1) US7759860B2 (ko)
KR (1) KR101001423B1 (ko)
CN (1) CN100559630C (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101294844B1 (ko) * 2005-12-29 2013-08-08 엘지디스플레이 주식회사 유기 전계 발광 표시소자의 제조방법 및 이를 이용한 유기전계 발광 표시소자
KR100872709B1 (ko) * 2007-02-26 2008-12-05 엘지디스플레이 주식회사 유기전계발광표시장치 및 그 제조방법
TWI412125B (zh) * 2007-07-17 2013-10-11 Creator Technology Bv 電子元件及電子元件之製法
US9590017B2 (en) 2013-01-18 2017-03-07 Universal Display Corporation High resolution low power consumption OLED display with extended lifetime
US10304906B2 (en) 2013-01-18 2019-05-28 Universal Display Corporation High resolution low power consumption OLED display with extended lifetime
US10229956B2 (en) 2013-01-18 2019-03-12 Universal Display Corporation High resolution low power consumption OLED display with extended lifetime
US10243023B2 (en) 2013-01-18 2019-03-26 Universal Display Corporation Top emission AMOLED displays using two emissive layers
US9424772B2 (en) 2013-01-18 2016-08-23 Universal Display Corporation High resolution low power consumption OLED display with extended lifetime
US10580832B2 (en) 2013-01-18 2020-03-03 Universal Display Corporation High resolution low power consumption OLED display with extended lifetime
US10700134B2 (en) 2014-05-27 2020-06-30 Universal Display Corporation Low power consumption OLED display
US9818804B2 (en) 2015-09-18 2017-11-14 Universal Display Corporation Hybrid display
US10263050B2 (en) 2015-09-18 2019-04-16 Universal Display Corporation Hybrid display
JP6880474B2 (ja) * 2016-09-13 2021-06-02 大日本印刷株式会社 ルーバーフィルム、表示装置、液晶表示装置、有機el表示装置、ルーバーフィルムの製造方法、液晶表示装置の製造方法、および有機el表示装置の製造方法
US10797112B2 (en) 2018-07-25 2020-10-06 Universal Display Corporation Energy efficient OLED TV

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003208108A (ja) 2002-01-10 2003-07-25 Matsushita Electric Ind Co Ltd 表示装置およびその製造方法
KR100464864B1 (ko) * 2002-04-25 2005-01-06 엘지.필립스 엘시디 주식회사 유기전계발광 소자 및 그의 제조방법
KR100473591B1 (ko) 2002-07-18 2005-03-10 엘지.필립스 엘시디 주식회사 듀얼패널타입 유기전계발광 소자 및 그의 제조방법
KR100528910B1 (ko) * 2003-01-22 2005-11-15 삼성에스디아이 주식회사 고분자 유기 전계 발광 소자

Also Published As

Publication number Publication date
CN100559630C (zh) 2009-11-11
US7759860B2 (en) 2010-07-20
CN1694585A (zh) 2005-11-09
US20050242717A1 (en) 2005-11-03
KR101001423B1 (ko) 2010-12-14

Similar Documents

Publication Publication Date Title
KR100652352B1 (ko) 유기전계발광 소자 및 그 제조방법
KR100642490B1 (ko) 유기전계발광 소자 및 그 제조방법
KR100642491B1 (ko) 유기전계발광 소자
KR100473591B1 (ko) 듀얼패널타입 유기전계발광 소자 및 그의 제조방법
KR100460210B1 (ko) 듀얼패널타입 유기전계발광 소자 및 그의 제조방법
US7842524B2 (en) Organic electro luminescence device and fabrication method thereof
KR100433992B1 (ko) 듀얼패널타입 유기전계발광 소자 및 그의 제조방법
KR101001423B1 (ko) 유기전계발광 소자 및 그 제조방법
KR100581100B1 (ko) 유기전계발광 소자
KR100581099B1 (ko) 유기전계발광 소자 및 그 제조방법
KR101050290B1 (ko) 유기전계발광 소자 및 그 제조방법
US7999458B2 (en) Organic electro luminescence device and fabrication method thereof
KR100616706B1 (ko) 유기전계발광 소자 및 그 제조방법
KR101070534B1 (ko) 유기전계발광 소자 및 그 제조방법
KR100629612B1 (ko) 유기전계발광 소자 및 그 제조방법
KR100705266B1 (ko) 유기전계발광 소자 및 그 제조방법
KR20050104100A (ko) 유기전계발광 소자 및 그 제조방법

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20040430

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20090423

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20040430

Comment text: Patent Application

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20101130

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20101208

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20101208

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 4

PR1001 Payment of annual fee

Payment date: 20130930

Start annual number: 4

End annual number: 4

FPAY Annual fee payment

Payment date: 20141124

Year of fee payment: 5

PR1001 Payment of annual fee

Payment date: 20141124

Start annual number: 5

End annual number: 5

FPAY Annual fee payment

Payment date: 20161118

Year of fee payment: 7

PR1001 Payment of annual fee

Payment date: 20161118

Start annual number: 7

End annual number: 7

FPAY Annual fee payment

Payment date: 20171116

Year of fee payment: 8

PR1001 Payment of annual fee

Payment date: 20171116

Start annual number: 8

End annual number: 8

FPAY Annual fee payment

Payment date: 20181114

Year of fee payment: 9

PR1001 Payment of annual fee

Payment date: 20181114

Start annual number: 9

End annual number: 9

PR1001 Payment of annual fee

Payment date: 20201119

Start annual number: 11

End annual number: 11

PR1001 Payment of annual fee

Payment date: 20211116

Start annual number: 12

End annual number: 12

PR1001 Payment of annual fee

Payment date: 20221115

Start annual number: 13

End annual number: 13

PR1001 Payment of annual fee

Payment date: 20231115

Start annual number: 14

End annual number: 14

PC1801 Expiration of term

Termination date: 20241031

Termination category: Expiration of duration