KR20050018623A - 컴플라이언트 전기 단자들을 갖는 장치 및 그 제조 방법들 - Google Patents
컴플라이언트 전기 단자들을 갖는 장치 및 그 제조 방법들Info
- Publication number
- KR20050018623A KR20050018623A KR10-2004-7003590A KR20047003590A KR20050018623A KR 20050018623 A KR20050018623 A KR 20050018623A KR 20047003590 A KR20047003590 A KR 20047003590A KR 20050018623 A KR20050018623 A KR 20050018623A
- Authority
- KR
- South Korea
- Prior art keywords
- compliant
- conductive metal
- metal coating
- capping layer
- compliant body
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 70
- 239000004020 conductor Substances 0.000 claims abstract description 65
- 229910052751 metal Inorganic materials 0.000 claims description 153
- 239000002184 metal Substances 0.000 claims description 153
- 239000010410 layer Substances 0.000 claims description 150
- 239000011248 coating agent Substances 0.000 claims description 117
- 238000000576 coating method Methods 0.000 claims description 117
- 239000000758 substrate Substances 0.000 claims description 103
- 239000000463 material Substances 0.000 claims description 36
- 229910000679 solder Inorganic materials 0.000 claims description 33
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 claims description 26
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 18
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 claims description 18
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 claims description 18
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 17
- 229910052802 copper Inorganic materials 0.000 claims description 17
- 239000010949 copper Substances 0.000 claims description 17
- 229910052709 silver Inorganic materials 0.000 claims description 17
- 239000004332 silver Substances 0.000 claims description 17
- 230000004888 barrier function Effects 0.000 claims description 16
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 14
- 229910052718 tin Inorganic materials 0.000 claims description 14
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 13
- 229910052737 gold Inorganic materials 0.000 claims description 13
- 239000010931 gold Substances 0.000 claims description 13
- 229910052763 palladium Inorganic materials 0.000 claims description 13
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 claims description 12
- 229910052793 cadmium Inorganic materials 0.000 claims description 12
- BDOSMKKIYDKNTQ-UHFFFAOYSA-N cadmium atom Chemical compound [Cd] BDOSMKKIYDKNTQ-UHFFFAOYSA-N 0.000 claims description 12
- 229910052733 gallium Inorganic materials 0.000 claims description 12
- 229910052738 indium Inorganic materials 0.000 claims description 12
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 claims description 12
- 229910045601 alloy Inorganic materials 0.000 claims description 11
- 239000000956 alloy Substances 0.000 claims description 11
- 239000012790 adhesive layer Substances 0.000 claims description 10
- 239000000945 filler Substances 0.000 claims description 10
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 claims description 9
- 229910052804 chromium Inorganic materials 0.000 claims description 9
- 239000011651 chromium Substances 0.000 claims description 9
- 229910052759 nickel Inorganic materials 0.000 claims description 9
- 229910052697 platinum Inorganic materials 0.000 claims description 9
- 239000004593 Epoxy Substances 0.000 claims description 8
- 229920000642 polymer Polymers 0.000 claims description 8
- 239000004065 semiconductor Substances 0.000 claims description 8
- 239000004642 Polyimide Substances 0.000 claims description 6
- 150000002739 metals Chemical class 0.000 claims description 6
- 229920001721 polyimide Polymers 0.000 claims description 6
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 5
- -1 bizmouth Chemical compound 0.000 claims description 5
- 239000010936 titanium Substances 0.000 claims description 5
- 229910052719 titanium Inorganic materials 0.000 claims description 5
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 5
- 229910052721 tungsten Inorganic materials 0.000 claims description 5
- 239000010937 tungsten Substances 0.000 claims description 5
- 229920006243 acrylic copolymer Polymers 0.000 claims description 4
- 229920002050 silicone resin Polymers 0.000 claims description 4
- 229910010293 ceramic material Inorganic materials 0.000 claims description 3
- 239000004033 plastic Substances 0.000 claims description 3
- 229920000058 polyacrylate Polymers 0.000 claims description 3
- 238000012546 transfer Methods 0.000 claims description 3
- 239000000853 adhesive Substances 0.000 claims 4
- 230000001070 adhesive effect Effects 0.000 claims 4
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 claims 1
- 230000008569 process Effects 0.000 description 8
- 238000004519 manufacturing process Methods 0.000 description 5
- 238000006243 chemical reaction Methods 0.000 description 4
- 230000002950 deficient Effects 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 239000003365 glass fiber Substances 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 238000005382 thermal cycling Methods 0.000 description 3
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 2
- PIGFYZPCRLYGLF-UHFFFAOYSA-N Aluminum nitride Chemical compound [Al]#N PIGFYZPCRLYGLF-UHFFFAOYSA-N 0.000 description 2
- 229920012266 Poly(ether sulfone) PES Polymers 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000006835 compression Effects 0.000 description 2
- 238000007906 compression Methods 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 238000009713 electroplating Methods 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 238000007641 inkjet printing Methods 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 2
- 239000002245 particle Substances 0.000 description 2
- 238000007639 printing Methods 0.000 description 2
- 230000000930 thermomechanical effect Effects 0.000 description 2
- 229920001169 thermoplastic Polymers 0.000 description 2
- 229920001187 thermosetting polymer Polymers 0.000 description 2
- 239000004416 thermosoftening plastic Substances 0.000 description 2
- 229910052797 bismuth Inorganic materials 0.000 description 1
- JCXGWMGPZLAOME-UHFFFAOYSA-N bismuth atom Chemical compound [Bi] JCXGWMGPZLAOME-UHFFFAOYSA-N 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- ZTXONRUJVYXVTJ-UHFFFAOYSA-N chromium copper Chemical compound [Cr][Cu][Cr] ZTXONRUJVYXVTJ-UHFFFAOYSA-N 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 229920001940 conductive polymer Polymers 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 239000002861 polymer material Substances 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/11—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/0212—Auxiliary members for bonding areas, e.g. spacers
- H01L2224/02122—Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
- H01L2224/02123—Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body inside the bonding area
- H01L2224/02125—Reinforcing structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13005—Structure
- H01L2224/13006—Bump connector larger than the underlying bonding area, e.g. than the under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/1354—Coating
- H01L2224/13599—Material
- H01L2224/136—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13601—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/13609—Indium [In] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01022—Titanium [Ti]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01024—Chromium [Cr]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01027—Cobalt [Co]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01046—Palladium [Pd]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01049—Indium [In]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01058—Cerium [Ce]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01074—Tungsten [W]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/156—Material
- H01L2924/15786—Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
- H01L2924/15787—Ceramics, e.g. crystalline carbides, nitrides or oxides
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- General Physics & Mathematics (AREA)
- Wire Bonding (AREA)
- Coupling Device And Connection With Printed Circuit (AREA)
- Manufacturing Of Electrical Connectors (AREA)
- Electric Connection Of Electric Components To Printed Circuits (AREA)
- Connections By Means Of Piercing Elements, Nuts, Or Screws (AREA)
Abstract
Description
Claims (45)
- 전기 전도체와; 그리고상기 전기 전도체 위에 형성된 전기적으로 전도성인 컴플라이언트 범프를 포함하고;상기 컴플라이언트 범프는:납, 주석, 카드뮴, 인듐, 비즈머쓰, 갈륨, 구리, 은, 백금, 팔라듐 및 니켈로 구성된 그룹으로부터 선택되는 적어도 1개의 금속을 포함하는 전기적으로 전도성인 솔더가능한 캡핑층과; 그리고상기 솔더가능한 캡핑층과 상기 전기 전도체 사이에 위치되어, 상기 솔더가능한 캡핑층을 상기 전기 전도체에 전기적으로 결합시키는 전기적으로 전도성인 컴플라이언트 몸체를 포함하는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 컴플라이언트 몸체는 상기 솔더가능한 캡핑층과 상기 전기 전도체 사이에 유연한 전기 전도성 경로를 형성하는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 컴플라이언트 범프가 상기 솔더가능한 캡핑층과 상기 전기 전도체 사이에 인가된 힘을 받으면, 상기 컴플라이언트 범프의 형상은 처음 형상으로부터 변형된 형상으로 바뀌며, 상기 힘이 제거되면, 상기 컴플라이언트 범프의 형상은 상기 처음 형상으로 실질적으로 복구되는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 컴플라이언트 몸체는 폴리머 기반 물질을 포함하는 것을 특징으로 하는 장치.
- 제 4 항에 있어서,상기 폴리머 기반 물질은 에폭시, 실리콘 수지, 폴리이미드, 아크릴 폴리머들 및 아크릴 코폴리머들로 구성된 그룹으로부터 선택되는 것을 특징으로 하는 장치.
- 제 4 항에 있어서,상기 컴플라이언트 몸체는 은, 금 및 팔라듐으로 구성된 그룹으로부터 선택되는 적어도 1개의 필러 물질을 더 포함하고, 상기 적어도 1개의 필러 물질은 상기 컴플라이언트 몸체의 전기 전도성을 증가시키는 데에 이용되는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 컴플라이언트 몸체는 약 0.001 ohm-cm 또는 이 보다 작은 체적 저항을 갖는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 컴플라이언트 몸체는 약 0.0001 ohm-cm 또는 이 보다 작은 체적 저항을 갖는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 컴플라이언트 몸체는 약 8,000MPa 또는 이 보다 작은 영률을 갖는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 컴플라이언트 몸체는 약 1,000MPa 또는 이 보다 작은 영률을 갖는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 솔더가능한 캡핑층은 납, 주석, 카드뮴, 인듐, 비즈머쓰 및 갈륨으로 구성된 그룹으로부터 선택되는 적어도 2개의 금속들을 포함하는 합금을 포함하는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 전기 전도체는 상기 장치로/로부터 전력 또는 전기 신호를 전달하는 데에 이용되고, 상기 컴플라이언트 범프는 상기 장치의 전기 단자를 형성하는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 전기 전도체는 상기 장치의 I/O 패드인 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 컴플라이언트 몸체는 상기 솔더가능한 캡핑층 및 상기 전기 전도체와 직접 접촉하는 것을 특징으로 하는 장치.
- 기판과;상기 기판의 표면에 배열된 복수의 I/O 패드들과; 그리고각각 상기 I/O 패드들의 별개의 I/O 패드 위에 형성되는 복수의 전기적으로 전도성인 컴플라이언트 범프들을 포함하고;상기 각 컴플라이언트 범프는:납, 주석, 카드뮴, 인듐, 비즈머쓰, 갈륨, 구리, 은, 백금, 팔라듐 및 니켈로 구성된 그룹으로부터 선택되는 적어도 1개의 금속을 포함하는 전기적으로 전도성인 솔더가능한 캡핑층과; 그리고상기 솔더가능한 캡핑층과 상기 I/O 패드들중 대응하는 I/O 패드 사이에 위치되어, 상기 솔더가능한 캡핑층을 상기 I/O 패드들중 대응하는 I/O 패드에 전기적으로 결합시키는 전기적으로 전도성인 컴플라이언트 몸체를 포함하는 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 컴플라이언트 범프는 상기 컴플라이언트 범프가 형성되는 상기 I/O 패드와 상기 솔더가능한 캡핑층 사이에 유연한 전기 전도성 경로를 형성하는 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 컴플라이언트 범프가 상기 솔더가능한 캡핑층과 상기 기판 사이에 인가된 힘을 받으면, 상기 각 컴플라이언트 범프들의 형상은 처음 형상으로부터 변형된 형상으로 바뀌며, 상기 힘이 제거되면, 상기 각 컴플라이언트 범프들의 형상은 상기 처음 형상으로 실질적으로 복구되는 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 컴플라이언트 범프는 폴리머 기반 물질을 포함하는 것을 특징으로 하는 장치.
- 제 18 항에 있어서,상기 폴리머 기반 물질은 에폭시, 실리콘 수지, 폴리이미드 아크릴, 폴리머들 및 아크릴 코폴리머들로 구성된 그룹으로부터 선택되는 것을 특징으로 하는 장치.
- 제 18 항에 있어서,상기 컴플라이언트 범프는 은, 금 및 팔라듐으로 구성된 그룹으로부터 선택되는 적어도 1개의 필러 물질을 더 포함하고, 상기 적어도 1개의 필러 물질은 상기 컴플라이언트 몸체의 전기 전도성을 증가시키는 데에 이용되는 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 컴플라이언트 몸체는 약 0.001 ohm-cm 또는 이 보다 작은 체적 저항을 갖는 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 컴플라이언트 몸체는 약 0.0001 ohm-cm 또는 이 보다 작은 체적 저항을 갖는 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 컴플라이언트 몸체는 약 8,000MPa 또는 이 보다 작은 영률을 갖는 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 컴플라이언트 몸체는 약 1,000MPa 또는 이 보다 작은 영률을 갖는 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 솔더가능한 캡핑층은 납, 주석, 카드뮴, 인듐, 비즈머쓰 및 갈륨으로 구성된 그룹으로부터 선택되는 적어도 2개의 금속들을 포함하는 합금을 포함하는 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 장치의 상기 I/O 패드들은 상기 장치의 전력 또는 전기 신호들을 종결하고, 상기 컴플라이언트 범프는 상기 장치의 전기 단자들을 형성하는 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 장치는 집적 회로 다이이고, 상기 기판은 반도체 기판인 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 장치는 프린트 회로 기판이고, 상기 기판은 플라스틱 물질을 포함하는 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 장치는 배선 장치이고, 상기 기판은 세라믹 물질을 포함하는 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 솔더가능한 캡핑층은 솔더 가용성인 것을 특징으로 하는 장치.
- 제 15 항에 있어서,상기 컴플라이언트 몸체는 상기 솔더가능한 캡핑층 및 상기 I/O 패드들중 대응하는 I/O 패드와 직접 접촉하는 것을 특징으로 하는 장치.
- 전기 전도체의 윗면에 컴플라이언트 전기 단자를 형성하는 방법에 있어서,상기 전기 전도체의 윗면에 전기적으로 전도성인 컴플라이언트 몸체를 형성함으로써, 상기 컴플라이언트 몸체가 상기 전기 전도체에 전기적으로 결합되게 하는 단계와; 그리고상기 컴플라이언트 몸체 위에 전기적으로 전도성인 솔더가능한 캡핑층을 형성함으로써, 상기 솔더가능한 캡핑층이 상기 컴플라이언트 몸체에 전기적으로 결합되게 하는 단계를 포함하며, 상기 솔더가능한 캡핑층은 납, 주석, 카드뮴, 인듐, 비즈머쓰, 갈륨, 구리, 은, 백금, 팔라듐 및 니켈로 구성된 그룹으로부터 선택되는 적어도 1개의 금속을 포함하는 것을 특징으로 하는 방법.
- 제 31 항에 있어서,상기 전기적으로 전도성인 컴플라이언트 몸체를 형성하는 단계는:상기 전기 전도체의 윗면에 전기적으로 전도성인 컴플라이언트 몸체를 형성하여, 상기 컴플라이언트 몸체의 아랫면이 상기 전기 전도체의 윗면과 직접 접촉하게 함으로써, 상기 컴플라이언트 몸체가 상기 전기 전도체에 전기적으로 결합되게 하는 단계를 포함하는 것을 특징으로 하는 방법.
- 제 31 항에 있어서,상기 전기적으로 전도성인 컴플라이언트 몸체를 형성하는 단계는:상기 전기 전도체의 윗면에 전기적으로 전도성인 컴플라이언트 몸체를 형성함으로써, 상기 컴플라이언트 몸체가 상기 전기 전도체에 전기적으로 결합되게 하는 단계를 포함하며, 여기서 상기 컴플라이언트 몸체의 외부 경계는 상기 전기 전도체의 외부 경계를 넘어 연장되는 것을 특징으로 하는 방법.
- 제 31 항에 있어서,상기 전기적으로 전도성인 솔더가능한 캡핑층을 형성하는 단계는:상기 컴플라이언트 몸체 위에 전기적으로 전도성인 솔더가능한 캡핑층을 형성하여, 상기 솔더가능한 캡핑층의 아랫면이 상기 컴플라이언트 몸체의 윗면과 직접 접촉하게 함으로써, 상기 솔더가능한 캡핑층이 상기 컴플라이언트 몸체에 전기적으로 결합되게 하는 단계를 포함하며, 여기서 상기 솔더가능한 캡핑층은 납, 주석, 카드뮴, 인듐, 비즈머쓰, 갈륨, 구리, 은, 백금, 팔라듐 및 니켈로 구성된 그룹으로부터 선택되는 적어도 1개의 금속을 포함하는 것을 특징으로 하는 방법.
- 전기 전도체의 윗면에 컴플라이언트 전기 단자를 형성하는 방법에 있어서,상기 전기 전도체의 윗면에 전기적으로 전도성인 금속 코팅을 형성함으로써, 상기 전도성 금속이 상기 전기 전도체에 전기적으로 결합되게 하는 단계와, 여기서 상기 전도성 금속 코팅의 외부 경계는 상기 전기 전도체의 외부 경계를 넘어 연장되고, 상기 전도성 금속 코팅은 접착층 또는 장벽층의 기능을 하며;상기 전도성 금속 코팅 위에 전기적으로 전도성인 컴플라이언트 몸체를 형성함으로써, 상기 컴플라이언트 몸체가 상기 전도성 금속 코팅에 전기적으로 결합되게 하는 단계와; 그리고상기 컴플라이언트 몸체 위에 전기적으로 전도성인 솔더가능한 캡핑층을 형성함으로써, 상기 솔더가능한 캡핑층이 상기 컴플라이언트 몸체에 전기적으로 결합되게 하는 단계를 포함하는 것을 특징으로 하는 방법.
- 제 36 항에 있어서,상기 전기적으로 전도성인 금속 코팅을 형성하는 단계는:상기 전기 전도체의 윗면에 전기적으로 전도성인 금속 코팅을 형성함으로써, 상기 전도성 금속이 상기 전기 전도체에 전기적으로 결합되게 하는 단계를 포함하며, 여기서 상기 전도성 금속 코팅의 외부 경계는 상기 전기 전도체의 외부 경계를 넘어 연장되고, 상기 전도성 금속 코팅은 접착층 또는 장벽층의 기능을 하며, 그리고 상기 전도성 금속 코팅은 크롬, 구리, 금, 은, 티타늄 및 텅스텐으로 구성된 그룹으로부터 선택되는 적어도 1개의 금속층을 포함하는 것을 특징으로 하는 방법.
- 제 36 항에 있어서,상기 전기적으로 전도성인 솔더가능한 캡핑층을 형성하는 단계는:상기 컴플라이언트 몸체 위에 전기적으로 전도성인 솔더가능한 캡핑을 형성함으로써, 상기 솔더가능한 캡핑층이 상기 컴플라이언트 몸체에 전기적으로 결합되게 하는 단계를 포함하며, 여기서 상기 솔더가능한 캡핑층은 납, 주석, 카드뮴, 인듐, 비즈머쓰, 갈륨, 구리, 은, 백금, 팔라듐 및 니켈로 구성된 그룹으로부터 선택되는 적어도 1개의 금속을 포함하는 것을 특징으로 하는 방법.
- 전기 전도체의 표면에 컴플라이언트 전기 단자를 형성하는 방법에 있어서,상기 전기 단자의 표면에 전기적으로 전도성인 컴플라이언트 몸체를 형성함으로써, 상기 컴플라이언트 몸체가 상기 전기 전도체에 전기적으로 결합되게 하는 단계와;상기 컴플라이언트 몸체 위에 전기적으로 전도성인 금속 코팅을 형성함으로써, 상기 전도성 금속 코팅이 상기 컴플라이언트 몸체에 전기적으로 결합되게 하는 단계와, 여기서 상기 전도성 금속 코팅의 외부 경계는 상기 컴플라이언트 몸체의 외부 경계를 넘어 연장되고, 상기 전도성 금속 코팅은 접착층 또는 장벽층의 기능을 하며; 그리고상기 전도성 금속 코팅 위에 전기적으로 전도성인 솔더가능한 캡핑층을 형성함으로써, 상기 솔더가능한 캡핑층이 상기 전도성 금속 코팅에 전기적으로 결합되게 하는 단계를 포함하는 것을 특징으로 하는 방법.
- 제 39 항에 있어서,상기 전기적으로 전도성인 금속 코팅을 형성하는 단계는:상기 컴플라이언트 몸체 위에 전기적으로 전도성인 금속 코팅을 형성함으로써, 상기 전도성 금속이 상기 컴플라이언트 몸체에 전기적으로 결합되게 하는 단계를 포함하며, 여기서 상기 전도성 금속 코팅의 외부 경계는 상기 컴플라이언트 몸체의 외부 경계를 넘어 연장되고, 상기 전도성 금속 코팅은 접착층 또는 장벽층의 기능을 하며, 그리고 상기 전도성 금속 코팅은 크롬, 구리, 금, 은, 티타늄 및 텅스텐으로 구성된 그룹으로부터 선택되는 적어도 1개의 금속층을 포함하는 것을 특징으로 하는 방법.
- 제 39 항에 있어서,상기 전기적으로 전도성인 솔더가능한 캡핑층을 형성하는 단계는:상기 전도성 금속 코팅 위에 전기적으로 전도성인 솔더가능한 캡핑층을 형성함으로써, 상기 솔더가능한 캡핑층이 상기 전도성 금속 코팅에 전기적으로 결합되게 하는 단계를 포함하며, 여기서 상기 솔더가능한 캡핑층은 납, 주석, 카드뮴, 인듐, 비즈머쓰, 갈륨, 구리, 은, 백금, 팔라듐 및 니켈로 구성된 그룹으로부터 선택되는 적어도 1개의 금속을 포함하는 것을 특징으로 하는 방법.
- 전기 전도체의 윗면에 컴플라이언트 전기 단자를 형성하는 방법에 있어서,상기 전기 전도체의 윗면에 제 1 전기적으로 전도성인 금속 코팅을 형성함으로써, 상기 전도성 금속이 상기 전기 전도체에 전기적으로 결합되게 하는 단계와, 여기서 상기 전도성 금속 코팅의 외부 경계는 상기 전기 전도체의 외부 경계를 넘어 연장되고, 상기 전도성 금속 코팅은 접착층 또는 장벽층의 기능을 하며;상기 전기 전도체의 윗면에 전기적으로 전도성인 컴플라이언트 몸체를 형성함으로써, 상기 컴플라이언트 몸체가 상기 전기 전도체에 전기적으로 결합되게 하는 단계와;상기 컴플라이언트 몸체 위에 제 2 전기적으로 전도성인 금속 코팅을 형성함으로써, 상기 전도성 금속 코팅이 상기 컴플라이언트 몸체에 전기적으로 결합되게 하는 단계와, 여기서 상기 전도성 금속 코팅의 외부 경계는 상기 컴플라이언트 몸체의 외부 경계를 넘어 연장되고, 상기 전도성 금속 코팅은 접착층 또는 장벽층의 기능을 하며; 그리고상기 제 2 전도성 금속 코팅 위에 전기적으로 전도성인 솔더가능한 캡핑층을 형성함으로써, 상기 솔더가능한 캡핑층이 상기 제 2 전도성 금속 코팅에 전기적으로 결합되게 하는 단계를 포함하는 것을 특징으로 하는 방법.
- 제 42 항에 있어서,상기 제 1 전기적으로 전도성인 금속 코팅을 형성하는 단계는:상기 전기 전도체의 윗면에 제 1 전기적으로 전도성인 금속 코팅을 형성함으로써, 상기 전도성 금속이 상기 전기 전도체에 전기적으로 결합되게 하는 단계를 포함하며, 여기서 상기 전도성 금속 코팅의 외부 경계는 상기 전기 전도체의 외부 경계를 넘어 연장되고, 상기 전도성 금속 코팅은 접착층 또는 장벽층의 기능을 하며, 그리고 상기 전도성 금속 코팅은 크롬, 구리, 금, 은, 티타늄 및 텅스텐으로 구성된 그룹으로부터 선택되는 적어도 1개의 금속층을 포함하는 것을 특징으로 하는 방법.
- 제 42 항에 있어서,상기 제 2 전기적으로 전도성인 금속 코팅을 형성하는 단계는:상기 컴플라이언트 몸체 위에 제 2 전기적으로 전도성인 금속 코팅을 형성함으로써, 상기 전도성 금속이 상기 컴플라이언트 몸체에 전기적으로 결합되게 하는 단계를 포함하며, 여기서 상기 전도성 금속 코팅의 외부 경계는 상기 컴플라이언트 몸체의 외부 경계를 넘어 연장되고, 상기 전도성 금속 코팅은 접착층 또는 장벽층의 기능을 하며, 그리고 상기 전도성 금속 코팅은 크롬, 구리, 금, 은, 티타늄 및 텅스텐으로 구성된 그룹으로부터 선택되는 적어도 1개의 금속층을 포함하는 것을 특징으로 하는 방법.
- 제 42 항에 있어서,상기 전기적으로 전도성인 솔더가능한 캡핑층을 형성하는 단계는:상기 제 2 전도성 금속 코팅 위에 전기적으로 전도성인 솔더가능한 캡핑층을 형성함으로써, 상기 솔더가능한 캡핑층이 상기 제 2 전도성 금속 코팅에 전기적으로 결합되게 하는 단계를 포함하며, 여기서 상기 솔더가능한 캡핑층은 납, 주석, 카드뮴, 인듐, 비즈머쓰, 갈륨, 구리, 은, 백금, 팔라듐 및 니켈로 구성된 그룹으로부터 선택되는 적어도 1개의 금속을 포함하는 것을 특징으로 하는 방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/952,738 | 2001-09-12 | ||
US09/952,738 US6767819B2 (en) | 2001-09-12 | 2001-09-12 | Apparatus with compliant electrical terminals, and methods for forming same |
PCT/US2002/025428 WO2003023819A2 (en) | 2001-09-12 | 2002-08-12 | Apparatus with compliant electrical terminals, and methods for forming same |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050018623A true KR20050018623A (ko) | 2005-02-23 |
KR100886778B1 KR100886778B1 (ko) | 2009-03-04 |
Family
ID=25493187
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020047003590A Expired - Fee Related KR100886778B1 (ko) | 2001-09-12 | 2002-08-12 | 컴플라이언트 전기 단자들을 갖는 장치 및 그 제조 방법들 |
Country Status (10)
Country | Link |
---|---|
US (1) | US6767819B2 (ko) |
EP (1) | EP1428257B1 (ko) |
JP (1) | JP2005503014A (ko) |
KR (1) | KR100886778B1 (ko) |
AT (1) | ATE383659T1 (ko) |
AU (1) | AU2002331046A1 (ko) |
CA (1) | CA2459908A1 (ko) |
DE (1) | DE60224544T2 (ko) |
TW (1) | TW567604B (ko) |
WO (1) | WO2003023819A2 (ko) |
Families Citing this family (43)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6870272B2 (en) * | 1994-09-20 | 2005-03-22 | Tessera, Inc. | Methods of making microelectronic assemblies including compliant interfaces |
US6284563B1 (en) | 1995-10-31 | 2001-09-04 | Tessera, Inc. | Method of making compliant microelectronic assemblies |
US6211572B1 (en) * | 1995-10-31 | 2001-04-03 | Tessera, Inc. | Semiconductor chip package with fan-in leads |
US7436058B2 (en) * | 2002-05-09 | 2008-10-14 | Intel Corporation | Reactive solder material |
DE10239081B4 (de) * | 2002-08-26 | 2007-12-20 | Qimonda Ag | Verfahren zur Herstellung einer Halbleitereinrichtung |
JP4329532B2 (ja) * | 2003-07-15 | 2009-09-09 | 日立電線株式会社 | 平角導体及びその製造方法並びにリード線 |
US8390126B2 (en) * | 2003-10-03 | 2013-03-05 | Motorola Mobility Llc | Method and arrangement for reduced thermal stress between substrates |
US7495179B2 (en) | 2003-10-06 | 2009-02-24 | Tessera, Inc. | Components with posts and pads |
US8641913B2 (en) * | 2003-10-06 | 2014-02-04 | Tessera, Inc. | Fine pitch microcontacts and method for forming thereof |
US7462936B2 (en) * | 2003-10-06 | 2008-12-09 | Tessera, Inc. | Formation of circuitry with modification of feature height |
US7294929B2 (en) * | 2003-12-30 | 2007-11-13 | Texas Instruments Incorporated | Solder ball pad structure |
US8207604B2 (en) * | 2003-12-30 | 2012-06-26 | Tessera, Inc. | Microelectronic package comprising offset conductive posts on compliant layer |
JP4433820B2 (ja) * | 2004-02-20 | 2010-03-17 | Tdk株式会社 | 磁気検出素子およびその形成方法ならびに磁気センサ、電流計 |
WO2005093816A1 (en) * | 2004-03-05 | 2005-10-06 | Infineon Technologies Ag | Semiconductor device for radio frequency applications and method for making the same |
US7259581B2 (en) * | 2005-02-14 | 2007-08-21 | Micron Technology, Inc. | Method for testing semiconductor components |
US7413110B2 (en) * | 2005-02-16 | 2008-08-19 | Motorola, Inc. | Method for reducing stress between substrates of differing materials |
JP5593018B2 (ja) | 2005-02-25 | 2014-09-17 | テッセラ,インコーポレイテッド | コンプライアンスを有する超小型電子アセンブリ |
US7534715B2 (en) * | 2005-12-29 | 2009-05-19 | Intel Corporation | Methods including fluxless chip attach processes |
JP4672576B2 (ja) * | 2006-03-09 | 2011-04-20 | 富士通株式会社 | 電子デバイス及びその製造方法 |
US7375021B2 (en) * | 2006-04-04 | 2008-05-20 | International Business Machines Corporation | Method and structure for eliminating aluminum terminal pad material in semiconductor devices |
US20070284758A1 (en) * | 2006-05-22 | 2007-12-13 | General Electric Company | Electronics package and associated method |
US20070297151A1 (en) * | 2006-06-27 | 2007-12-27 | Mosley Larry E | Compliant conductive interconnects |
US20080042269A1 (en) * | 2006-08-16 | 2008-02-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Bump structures and packaged structures thereof |
US7749886B2 (en) | 2006-12-20 | 2010-07-06 | Tessera, Inc. | Microelectronic assemblies having compliancy and methods therefor |
US7994638B2 (en) | 2007-05-11 | 2011-08-09 | Panasonic Corporation | Semiconductor chip and semiconductor device |
TWI343112B (en) * | 2007-08-08 | 2011-06-01 | Unimicron Technology Corp | Package substrate having electrical connection structure and method for fabricating the same |
WO2009045371A2 (en) | 2007-09-28 | 2009-04-09 | Tessera, Inc. | Flip chip interconnection with double post |
US20100044860A1 (en) * | 2008-08-21 | 2010-02-25 | Tessera Interconnect Materials, Inc. | Microelectronic substrate or element having conductive pads and metal posts joined thereto using bond layer |
US8766439B2 (en) * | 2009-12-10 | 2014-07-01 | International Business Machines Corporation | Integrated circuit chip with pyramid or cone-shaped conductive pads for flexible C4 connections and a method of forming the integrated circuit chip |
US8330272B2 (en) | 2010-07-08 | 2012-12-11 | Tessera, Inc. | Microelectronic packages with dual or multiple-etched flip-chip connectors |
US8580607B2 (en) | 2010-07-27 | 2013-11-12 | Tessera, Inc. | Microelectronic packages with nanoparticle joining |
US8853558B2 (en) | 2010-12-10 | 2014-10-07 | Tessera, Inc. | Interconnect structure |
JP5530955B2 (ja) * | 2011-02-21 | 2014-06-25 | 日本特殊陶業株式会社 | 多層配線基板 |
US8499445B1 (en) * | 2011-07-18 | 2013-08-06 | Endicott Interconnect Technologies, Inc. | Method of forming an electrically conductive printed line |
KR101840447B1 (ko) * | 2011-08-09 | 2018-03-20 | 에스케이하이닉스 주식회사 | 반도체 패키지 및 이를 갖는 적층 반도체 패키지 |
DE102011083423A1 (de) * | 2011-09-26 | 2013-03-28 | Siemens Aktiengesellschaft | Kontaktfederanordnung und Verfahren zur Herstellung derselben |
DE102011056515B4 (de) | 2011-12-16 | 2023-12-07 | Tdk Electronics Ag | Elektrisches Bauelement und Verfahren zur Herstellung eines elektrischen Bauelements |
US10886250B2 (en) | 2015-07-10 | 2021-01-05 | Invensas Corporation | Structures and methods for low temperature bonding using nanoparticles |
US9633971B2 (en) | 2015-07-10 | 2017-04-25 | Invensas Corporation | Structures and methods for low temperature bonding using nanoparticles |
US10930581B2 (en) * | 2016-05-19 | 2021-02-23 | Stmicroelectronics S.R.L. | Semiconductor package with wettable flank |
TWI822659B (zh) | 2016-10-27 | 2023-11-21 | 美商艾德亞半導體科技有限責任公司 | 用於低溫接合的結構和方法 |
US10355371B2 (en) | 2017-03-03 | 2019-07-16 | Microsoft Technology Licensing, Llc | Flexible conductive bonding |
KR20230126736A (ko) | 2020-12-30 | 2023-08-30 | 아데이아 세미컨덕터 본딩 테크놀로지스 인코포레이티드 | 전도성 특징부를 갖는 구조 및 그 형성방법 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5074947A (en) * | 1989-12-18 | 1991-12-24 | Epoxy Technology, Inc. | Flip chip technology using electrically conductive polymers and dielectrics |
US5187020A (en) | 1990-07-31 | 1993-02-16 | Texas Instruments Incorporated | Compliant contact pad |
US5508228A (en) | 1994-02-14 | 1996-04-16 | Microelectronics And Computer Technology Corporation | Compliant electrically connective bumps for an adhesive flip chip integrated circuit device and methods for forming same |
US5431328A (en) | 1994-05-06 | 1995-07-11 | Industrial Technology Research Institute | Composite bump flip chip bonding |
EP0827190A3 (en) | 1994-06-24 | 1998-09-02 | Industrial Technology Research Institute | Bump structure and methods for forming this structure |
US5854514A (en) | 1996-08-05 | 1998-12-29 | International Buisness Machines Corporation | Lead-free interconnection for electronic devices |
TW324847B (en) | 1996-12-13 | 1998-01-11 | Ind Tech Res Inst | The structure of composite bump |
US6080494A (en) * | 1997-08-29 | 2000-06-27 | Texas Instruments Incorporated | Method to manufacture ball grid arrays with excellent solder ball adhesion for semiconductor packaging and the array |
US6369451B2 (en) * | 1998-01-13 | 2002-04-09 | Paul T. Lin | Solder balls and columns with stratified underfills on substrate for flip chip joining |
WO2000004578A1 (en) * | 1998-07-15 | 2000-01-27 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Method for transferring solder to a device and/or testing the device |
US6341071B1 (en) * | 1999-03-19 | 2002-01-22 | International Business Machines Corporation | Stress relieved ball grid array package |
TW434856B (en) * | 2000-05-15 | 2001-05-16 | Siliconware Precision Industries Co Ltd | Manufacturing method for high coplanarity solder ball array of ball grid array integrated circuit package |
US6333104B1 (en) * | 2000-05-30 | 2001-12-25 | International Business Machines Corporation | Conductive polymer interconnection configurations |
US6396156B1 (en) * | 2000-09-07 | 2002-05-28 | Siliconware Precision Industries Co., Ltd. | Flip-chip bonding structure with stress-buffering property and method for making the same |
-
2001
- 2001-09-12 US US09/952,738 patent/US6767819B2/en not_active Expired - Fee Related
-
2002
- 2002-08-12 EP EP02768487A patent/EP1428257B1/en not_active Expired - Lifetime
- 2002-08-12 JP JP2003527768A patent/JP2005503014A/ja active Pending
- 2002-08-12 AT AT02768487T patent/ATE383659T1/de not_active IP Right Cessation
- 2002-08-12 WO PCT/US2002/025428 patent/WO2003023819A2/en active IP Right Grant
- 2002-08-12 CA CA002459908A patent/CA2459908A1/en not_active Abandoned
- 2002-08-12 DE DE60224544T patent/DE60224544T2/de not_active Expired - Lifetime
- 2002-08-12 AU AU2002331046A patent/AU2002331046A1/en not_active Abandoned
- 2002-08-12 KR KR1020047003590A patent/KR100886778B1/ko not_active Expired - Fee Related
- 2002-08-27 TW TW091119395A patent/TW567604B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
WO2003023819A3 (en) | 2004-01-22 |
EP1428257A2 (en) | 2004-06-16 |
TW567604B (en) | 2003-12-21 |
CA2459908A1 (en) | 2003-03-20 |
US20030049884A1 (en) | 2003-03-13 |
US6767819B2 (en) | 2004-07-27 |
EP1428257B1 (en) | 2008-01-09 |
JP2005503014A (ja) | 2005-01-27 |
WO2003023819A2 (en) | 2003-03-20 |
DE60224544D1 (de) | 2008-02-21 |
ATE383659T1 (de) | 2008-01-15 |
DE60224544T2 (de) | 2009-01-22 |
AU2002331046A1 (en) | 2003-03-24 |
KR100886778B1 (ko) | 2009-03-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100886778B1 (ko) | 컴플라이언트 전기 단자들을 갖는 장치 및 그 제조 방법들 | |
US6621172B2 (en) | Semiconductor device and method of fabricating the same, circuit board, and electronic equipment | |
US6570259B2 (en) | Apparatus to reduce thermal fatigue stress on flip chip solder connections | |
JPH07503579A (ja) | フリップチップ集積回路の背面接地 | |
US6420787B1 (en) | Semiconductor device and process of producing same | |
JP3654116B2 (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
KR100888712B1 (ko) | 컴플라이언트 전기 단자들을 갖는 반도체 디바이스, 이반도체 디바이스를 포함하는 장치, 및 그 제조 방법들 | |
US20060097400A1 (en) | Substrate via pad structure providing reliable connectivity in array package devices | |
US6656771B2 (en) | Semiconductor device, method of connecting a semiconductor chip, circuit board, and electronic equipment | |
JP4029255B2 (ja) | 接着部材 | |
JP3666462B2 (ja) | 半導体装置の製造方法 | |
JP2002289735A (ja) | 半導体装置 | |
JP2008024941A (ja) | 半導体装置 | |
KR100310037B1 (ko) | 복수개의집적회로칩을연성인쇄회로기판상에실장히기위한방법 | |
JP2001127245A (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
KR20240146939A (ko) | 반도체 패키지 | |
JP2000058716A (ja) | 半導体装置 | |
JPH1187561A (ja) | 半導体装置、半導体チップ搭載用部材、半導体チップ及びそれらの製造法 | |
JP2004207300A (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0105 | International application |
Patent event date: 20040310 Patent event code: PA01051R01D Comment text: International Patent Application |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20070319 Comment text: Request for Examination of Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20080702 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20090119 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20090225 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20090226 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20120207 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20120207 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20130201 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20130201 Start annual number: 5 End annual number: 5 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |