KR102416047B1 - 더미 셀의 제어 방법 및 반도체 장치 - Google Patents
더미 셀의 제어 방법 및 반도체 장치 Download PDFInfo
- Publication number
- KR102416047B1 KR102416047B1 KR1020200071874A KR20200071874A KR102416047B1 KR 102416047 B1 KR102416047 B1 KR 102416047B1 KR 1020200071874 A KR1020200071874 A KR 1020200071874A KR 20200071874 A KR20200071874 A KR 20200071874A KR 102416047 B1 KR102416047 B1 KR 102416047B1
- Authority
- KR
- South Korea
- Prior art keywords
- dummy cell
- dummy
- plane
- cell
- command
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0408—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
- G11C16/0433—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and one or more separate select transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
- G11C16/16—Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/24—Bit-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
- G11C16/344—Arrangements for verifying correct erasure or for detecting overerased cells
- G11C16/3445—Circuits or methods to verify correct erasure of nonvolatile memory cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Read Only Memory (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
[해결 수단] NAND 스트링은, 소스선측 선택 트랜지스터(SEL_S), 소스선측의 더미 셀(DCS), 복수의 메모리 셀(MC0 내지 MC31), 비트선측의 더미 셀(DCD) 및 비트선측 선택 트랜지스터(SEL_D)를 포함한다. 본 발명의 더미 셀을 제어하는 방법은, 선택된 블록의 소거 후에, 해당 블록의 더미 셀(DCS)에 접속된 더미 워드선(DWLS)에 프로그램 전압을 인가해서 더미 셀(DCS)을 프로그램 상태로 프로그래밍하는 단계를 포함한다.
Description
도 2는 메모리 셀 어레이의 n번째의 블록의 NAND 스트링과 이것에 접속된 비트선 선택회로의 구성을 나타낸 도면이다.
도 3은 비선택 플레인에 있어서의 NAND 스트링 및 비트선 선택회로의 각 트랜지스터의 바이어스 전압을 나타낸 도면이다.
도 4는 종래의 멀티플레인 타입의 플래시 메모리에 있어서 구동 제어 회로가 각 플레인에 공유되는 구성을 나타낸 도면이다.
도 5는 도 4에 나타낸 플래시 메모리의 과제를 설명하는 도면이다.
도 6은 본 발명의 실시예에 따른 NAND형 플래시 메모리의 구성을 나타낸 도면이다.
도 7은 NAND형 플래시 메모리의 동작 시에 인가되는 바이어스 전압을 나타내는 테이블이다.
도 8은 본 발명의 실시예에 따른 더미 셀의 제어 방법을 설명하는 순서도이다.
도 9는 본 발명의 실시예에 따른 더미 셀을 프로그래밍하는 예를 설명하는 도다.
30: 강하게 소거된 메모리 셀 Ic: 셀 전류
BL, BLO: 글로벌 비트선 100: 플래시 메모리
Claims (18)
- 플래시 메모리의 제어방법으로서,
제1 커맨드를 수신하여, 상기 플래시 메모리의 복수의 플레인을 선택된 플레인과 비선택 플레인으로 나누는 단계;
상기 비선택 플레인의 NAND 스트링의 더미 셀을 프로그래밍하는 단계로서, 상기 프로그래밍된 더미 셀은 상기 제 1 커맨드에 응답하여 오프되는, 상기 프로그래밍하는 단계; 및
상기 더미 셀이 프로그래밍된 후, 상기 제 1 커맨드에 의해 공통으로 상기 선택된 플레인의 선택 트랜지스터의 게이트 및 상기 비선택 플레인의 선택 트랜지스터의 게이트에 선택 신호를 제공하고, 상기 선택된 플레인에 관해 소거 이외의 동작을 수행하기 위해 상기 선택 트랜지스터를 턴온시키는 단계를 포함하고,
상기 더미 셀은 상기 선택 트랜지스터와 메모리 셀 사이에 배치되는, 플래시 메모리의 제어방법. - 제1항에 있어서,
상기 더미 셀은 제 1 더미 셀과 제 2 더미 셀을 포함하고, 상기 선택 트랜지스터는 비트 라인측 선택 트랜지스터와 소스 라인측 선택 트랜지스터를 포함하고, 상기 제 1 더미 셀은 상기 비트 라인측 선택 트랜지스터 및 상기 메모리 셀 사이에 연결되고, 상기 제 2 더미 셀은 상기 소스 라인측 선택 트랜지스터와 상기 메모리 셀 사이에 연결되고;
상기 더미 셀을 프로그래밍하는 단계는 상기 제2 더미 셀만 프로그래밍하는 것인, 플래시 메모리의 제어방법. - 제1항에 있어서,
상기 제1 커맨드를 수신하기 전에 소거 커맨드을 수신하여, 상기 비선택 플레인의 선택된 블록을 소거하고, 상기 선택된 블록의 소거가 성공했는지 여부를 검증하는 단계; 및
상기 선택된 블록의 소거가 성공했는지 여부를 검증한 후, 소거된 선택된 블록의 더미 셀을 즉시 프로그래밍하는 단계를 더 포함하고,
상기 더미 셀은 제1 더미 셀과 제2 더미 셀을 포함하고, 상기 선택 트랜지스터는 비트 라인측 선택 트랜지스터와 소스 라인측 선택 트랜지스터를 포함하고, 상기 제1 더미 셀은 상기 비트 라인측 선택 트랜지스터와 상기 메모리 셀 사이에 연결되고, 상기 제2 더미 셀은 상기 소스 라인측 선택 트랜지스터와 상기 메모리 셀 사이에 연결되며;
상기 더미 셀을 프로그래밍하는 단계는 상기 제1 더미 셀 및 상기 제2 더미 셀 중 적어도 하나를 프로그래밍하는 단계를 포함하는, 플래시 메모리의 제어방법. - 제3항에 있어서, 상기 더미 셀을 프로그래밍하는 단계는 상기 제2 더미 셀만 프로그래밍하는 것인, 플래시 메모리의 제어방법.
- 제1항에 있어서,
상기 제1 커맨드에 응답하여 상기 프로그래밍된 더미 셀에 연결된 더미 워드 라인에 접지 전압을 제공하여, 상기 프로그래밍된 더미 셀을 턴오프시키는 단계를 더 포함하는, 플래시 메모리의 제어방법. - 제3항에 있어서,
상기 더미 셀을 프로그래밍하기 전에 상기 더미 셀의 어드레스를 논리 레지스터 회로에 저장하는 단계를 더 포함하는, 플래시 메모리의 제어방법. - 제3항에 있어서,
상기 제 1커맨드는 판독 커맨드인 플래시 메모리의 제어방법. - 제1항에 있어서,
상기 더미 셀을 프로그래밍하는 단계는:
상기 제1 커맨드에 응답하여, 상기 더미 셀을 선택 및 프로그래밍하는 데 사용되는 특정 커맨드를 생성하는 단계;
상기 더미 셀의 프로그래밍이 완료되기 전에 상기 특정 커맨드에 응답하여 구동 제어 회로를 디스에이블하는 단계로서, 상기 구동 제어 회로는 상기 선택 신호를 생성하도록 구성되는, 디스에이블하는 단계; 및
상기 더미 셀의 프로그래밍이 완료된 후 상기 구동 제어 회로를 인에이블하는 단계를 포함하고,
상기 제1 커맨드는 상기 더미 셀의 프로그래밍이 완료된 후, 상기 선택된 플레인으로부터 데이터를 판독하는 판독 커맨드인, 플래시 메모리의 제어방법. - 플래시 메모리로서,
복수의 메모리 플레인으로서, 상기 메모리 플레인의 각각은 복수의 NAND 스트링을 포함하고, 상기 NAND 스트링의 각각은 선택 트랜지스터와 메모리 셀 사이에 배치되는 더미 셀을 포함하는, 복수의 메모리 플레인; 및
제어기를 포함하되,
상기 제어기는 상기 메모리 플레인 중 하나에 연결된 더미 셀의 더미 워드 라인에 프로그래밍 전압을 인가하여 상기 더미 셀을 프로그래밍된 상태로 프로그래밍하되, 상기 프로그래밍된 더미 셀은 제 1 커맨드에 응답하여 턴오프되고; 그리고
상기 제어기는 상기 더미 셀이 프로그래밍된 후 상기 제 1 커맨드에 의해 상기 메모리 플레인의 상기 선택 트랜지스터의 게이트에 선택 신호를 제공하여, 상기 선택 트랜지스터를 턴온시키고, 이어서 상기 메모리 플레인 중의 또 다른 하나에 대해 소거 이외의 동작을 수행하도록 구성되는, 플래시 메모리. - 제9항에 있어서,
상기 NAND 스트링의 각각은 제1 더미 셀과 제2 더미 셀을 포함하고, 상기 제1 더미 셀은 비트 라인측 선택 트랜지스터와 상기 메모리 셀 사이에 연결되고, 상기 제2 더미 셀은 소스 라인측 선택 트랜지스터와 상기 메모리 셀 사이에 연결되고, 상기 제어기는 상기 제2 더미 셀만을 프로그래밍된 상태로 프로그래밍하도록 구성되는, 플래시 메모리. - 제9항에 있어서,
상기 제어기는 소거 커맨드에 응답하여 상기 메모리 플레인 중 하나에서 선택된 블록을 소거하고, 상기 선택된 블록이 소거된 직후에 상기 더미 셀에 연결된 상기 더미 워드 라인에 프로그래밍 전압을 인가하여 상기 더미 셀을 상기 프로그래밍된 상태로 프로그래밍하도록 구성되고;
상기 NAND 스트링의 각각은 제1 더미 셀 및 제2 더미 셀을 포함하고, 상기 제1 더미 셀은 비트 라인측 선택 트랜지스터와 상기 메모리 셀 사이에 연결되고, 상기 제2 더미 셀은 소스 라인측 선택 트랜지스터와 상기 메모리 셀 사이에 연결되며;
상기 제어기는 상기 제1 더미 셀 및 상기 제2 더미 셀 중 적어도 하나를 프로그래밍하도록 구성되는, 플래시 메모리. - 제11항에 있어서,
상기 제어기는 상기 제2 더미 셀만을 프로그래밍된 상태로 프로그래밍하도록 구성되는, 플래시 메모리. - 제9항에 있어서,
상기 프로그래밍된 상태는, 상기 더미 워드 라인에 접지 전압이 인가될 때 상기 더미 셀이 턴오프되는 상태인, 플래시 메모리. - 제9항에 있어서,
어드레스 정보에 기초하여 상기 메모리 플레인의 각각의 블록을 선택하도록 구성된 워드 라인 선택/구동 회로; 및
상기 워드 라인 선택/구동 회로에 의해 선택된 상기 메모리 플레인의 각각의 블록에, 상기 NAND 스트링의 비트 라인측 선택 트랜지스터 및 소스 라인측 선택 트랜지스터를 구동하는 데 사용되는 선택 신호를 공통으로 출력하는 구동 제어 회로를 더 포함하는, 플래시 메모리. - 제14항에 있어서,
상기 제어기는, 소거 커맨드에 응답하여 상기 메모리 플레인 중 제1 플레인을 선택하고, 상기 제1 플레인 내 선택된 블록을 소거하고, 상기 선택된 블록이 소거된 직후 상기 제1 플레인에 연결된 더미 셀의 상기 더미 워드 라인에 프로그래밍 전압을 인가하여, 상기 제1 플레인의 더미 셀을 상기 프로그래밍된 상태로 프로그래밍하도록 구성되고;
상기 제어기는 상기 제1 커맨드에 응답하여 상기 메모리 플레인 중 제2 플레인을 선택하여, 상기 제2 플레인 내 선택된 블록에 대한 판독 동작을 수행하도록 구성되는, 플래시 메모리. - 제14항에 있어서,
상기 제어기는 상기 제1 커맨드에 응답하여 상기 워드 라인 선택/구동 회로에 의해 선택된 상기 메모리 플레인 중의 또 다른 하나에서 선택된 블록의 페이지를 판독하도록 구성되고;
상기 워드 라인 선택/구동 회로는,
상기 제1 커맨드에 응답하여 판독되는 상기 선택된 블록의 페이지 내 상기 더미 셀의 더미 워드 라인에 판독 패스 전압을 인가하여, 상기 선택된 블록의 페이지 내 상기 더미 셀이 어떤 상황 하에서도 턴온될 수 있도록 하고,
상기 제1 커맨드에 응답하여 상기 프로그래밍된 더미 셀의 더미 워드 라인에 접지 전압을 인가하여, 상기 프로그래밍된 더미 셀을 턴오프시키도록 구성된, 플래시 메모리. - 제11항에 있어서,
프로그래밍될 더미 셀의 어드레스를 저장하도록 구성된 논리 레지스터 회로를 더 포함하는, 플래시 메모리. - 제14항에 있어서,
상기 제어기는:
상기 제1 커맨드에 응답하여, 상기 더미 셀을 선택 및 프로그래밍하는 데 사용되는 특정 커맨드를 생성하고,
상기 더미 셀의 프로그래밍이 완료되기 전에 상기 특정 커맨드에 응답하여 상기 구동 제어 회로를 디스에이블하고,
상기 더미 셀의 프로그래밍이 완료된 후 상기 구동 제어 회로를 인에이블하도록 구성되는, 플래시 메모리.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019112460A JP6820380B2 (ja) | 2019-06-18 | 2019-06-18 | ダミーセルの制御方法および半導体装置 |
JPJP-P-2019-112460 | 2019-06-18 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20200145705A KR20200145705A (ko) | 2020-12-30 |
KR102416047B1 true KR102416047B1 (ko) | 2022-07-01 |
Family
ID=73750340
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020200071874A Active KR102416047B1 (ko) | 2019-06-18 | 2020-06-12 | 더미 셀의 제어 방법 및 반도체 장치 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11227658B2 (ko) |
JP (1) | JP6820380B2 (ko) |
KR (1) | KR102416047B1 (ko) |
CN (1) | CN112102866B (ko) |
TW (1) | TWI713034B (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6770140B1 (ja) * | 2019-06-20 | 2020-10-14 | ウィンボンド エレクトロニクス コーポレーション | 半導体装置およびその動作方法 |
JP2022128812A (ja) * | 2021-02-24 | 2022-09-05 | キオクシア株式会社 | 半導体記憶装置 |
CN113096715B (zh) * | 2021-04-15 | 2022-02-08 | 长江存储科技有限责任公司 | 3d存储器及其控制方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008146771A (ja) * | 2006-12-12 | 2008-06-26 | Toshiba Corp | 半導体記憶装置 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100754894B1 (ko) * | 2005-04-20 | 2007-09-04 | 삼성전자주식회사 | 더미 메모리 셀을 가지는 낸드 플래시 메모리 장치 |
KR100784862B1 (ko) * | 2006-01-09 | 2007-12-14 | 삼성전자주식회사 | 더미 셀을 포함하는 플래시 메모리 장치 |
US7978522B2 (en) * | 2006-01-09 | 2011-07-12 | Samsung Electronics Co., Ltd. | Flash memory device including a dummy cell |
JP2008084471A (ja) * | 2006-09-28 | 2008-04-10 | Toshiba Corp | 半導体記憶装置 |
KR101392431B1 (ko) * | 2007-08-14 | 2014-05-08 | 삼성전자주식회사 | 더미 셀을 갖는 플래시 메모리 장치 및 그것의 소거 방법 |
JP2009146482A (ja) * | 2007-12-12 | 2009-07-02 | Sharp Corp | 不揮発性半導体記憶装置 |
US7983078B2 (en) | 2008-09-24 | 2011-07-19 | Sandisk Technologies Inc. | Data retention of last word line of non-volatile memory arrays |
KR101478149B1 (ko) * | 2008-10-20 | 2015-01-05 | 삼성전자주식회사 | 더미 트랜지스터를 갖는 플래시 메모리 장치 |
JP2010257530A (ja) * | 2009-04-24 | 2010-11-11 | Toshiba Corp | 半導体集積回路装置 |
JP5249394B2 (ja) * | 2011-09-28 | 2013-07-31 | ウィンボンド エレクトロニクス コーポレーション | 半導体記憶装置 |
JP5378574B1 (ja) * | 2012-06-13 | 2013-12-25 | ウィンボンド エレクトロニクス コーポレーション | 半導体記憶装置 |
JP2014053565A (ja) | 2012-09-10 | 2014-03-20 | Toshiba Corp | 半導体記憶装置およびその製造方法 |
US8885411B2 (en) * | 2013-03-15 | 2014-11-11 | Kabushiki Kaisha Toshiba | Nonvolatile semiconductor memory device |
US9659636B2 (en) * | 2014-07-22 | 2017-05-23 | Peter Wung Lee | NAND memory array with BL-hierarchical structure for concurrent all-BL, all-threshold-state program, and alternative-WL program, odd/even read and verify operations |
US9286994B1 (en) * | 2015-01-26 | 2016-03-15 | Sandisk Technologies Inc. | Method of reducing hot electron injection type of read disturb in dummy memory cells |
US9460805B1 (en) | 2015-10-19 | 2016-10-04 | Sandisk Technologies Llc | Word line dependent channel pre-charge for memory |
JP6027665B1 (ja) * | 2015-11-10 | 2016-11-16 | ウィンボンド エレクトロニクス コーポレーション | 不揮発性半導体記憶装置 |
KR20170056072A (ko) * | 2015-11-12 | 2017-05-23 | 삼성전자주식회사 | 멀티 플레인을 포함하는 불 휘발성 메모리 장치 |
JP6238378B2 (ja) * | 2016-02-09 | 2017-11-29 | ウィンボンド エレクトロニクス コーポレーション | 半導体記憶装置 |
US9852803B2 (en) * | 2016-05-11 | 2017-12-26 | Sandisk Technologies Llc | Dummy word line control scheme for non-volatile memory |
KR102653139B1 (ko) * | 2016-10-28 | 2024-04-02 | 삼성전자주식회사 | 복수의 입출력 유닛들을 포함하는 불휘발성 메모리 장치 및 그것의 동작 방법 |
JP2018125052A (ja) * | 2017-01-31 | 2018-08-09 | 東芝メモリ株式会社 | 半導体記憶装置 |
US10297330B2 (en) | 2017-06-07 | 2019-05-21 | Sandisk Technologies Llc | Separate drain-side dummy word lines within a block to reduce program disturb |
US10297323B2 (en) * | 2017-10-06 | 2019-05-21 | Sandisk Technologies Llc | Reducing disturbs with delayed ramp up of dummy word line after pre-charge during programming |
US10210941B1 (en) * | 2018-01-24 | 2019-02-19 | Sandisk Technologies Llc | Reducing injection type of read disturb in a cold read of a memory device |
-
2019
- 2019-06-18 JP JP2019112460A patent/JP6820380B2/ja active Active
-
2020
- 2020-05-04 TW TW109114755A patent/TWI713034B/zh active
- 2020-05-27 CN CN202010461072.1A patent/CN112102866B/zh active Active
- 2020-06-12 KR KR1020200071874A patent/KR102416047B1/ko active Active
- 2020-06-17 US US16/903,714 patent/US11227658B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008146771A (ja) * | 2006-12-12 | 2008-06-26 | Toshiba Corp | 半導体記憶装置 |
Also Published As
Publication number | Publication date |
---|---|
JP2020205133A (ja) | 2020-12-24 |
KR20200145705A (ko) | 2020-12-30 |
CN112102866A (zh) | 2020-12-18 |
US20200402583A1 (en) | 2020-12-24 |
CN112102866B (zh) | 2023-05-23 |
TW202101465A (zh) | 2021-01-01 |
JP6820380B2 (ja) | 2021-01-27 |
TWI713034B (zh) | 2020-12-11 |
US11227658B2 (en) | 2022-01-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110660437B (zh) | 半导体存储装置 | |
KR100721062B1 (ko) | 멀티레벨 메모리 내의 일부 메모리 블록을 바이너리 메모리블록으로 이용하는 비휘발성 반도체 메모리 장치 | |
JP4856138B2 (ja) | 不揮発性半導体記憶装置 | |
US8937833B2 (en) | Semiconductor memory device including memory cells and a peripheral circuit and method of operating the same | |
US9082488B2 (en) | Flash memory device and method of programming the same | |
US9466381B2 (en) | Semiconductor device | |
JP2008140488A (ja) | 半導体記憶装置 | |
US7512002B2 (en) | Non-volatile memory device and programming, reading and erasing methods thereof | |
JP2008084471A (ja) | 半導体記憶装置 | |
JP2008146771A (ja) | 半導体記憶装置 | |
JP2008135100A (ja) | 半導体記憶装置及びそのデータ消去方法 | |
JP2013200932A (ja) | 不揮発性半導体記憶装置 | |
KR102736219B1 (ko) | 반도체 메모리 장치 | |
KR20170075886A (ko) | 센싱 제어 신호 생성 장치 및 그를 포함하는 반도체 메모리 장치 | |
KR102416047B1 (ko) | 더미 셀의 제어 방법 및 반도체 장치 | |
KR101668340B1 (ko) | Nand형 플래시 메모리 및 그의 프로그래밍 방법 | |
US7495959B2 (en) | Nonvolatile memory device and method of reading information from the same | |
KR102333241B1 (ko) | 반도체 장치 및 이의 동작 방법 | |
JP2010218623A (ja) | 不揮発性半導体記憶装置 | |
JP2014049160A (ja) | 半導体記憶装置 | |
KR102831922B1 (ko) | 메모리 장치 및 그 동작 방법 | |
KR20240096189A (ko) | 메모리 장치 및 그것의 동작 방법 | |
KR20210074028A (ko) | 메모리 장치 및 그 동작 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20200612 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20210330 Patent event code: PE09021S01D |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20211022 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20220427 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20220629 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20220629 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20250617 Start annual number: 4 End annual number: 4 |