KR102031147B1 - 메모리 장치, 메모리 장치 및 메모리 시스템의 동작방법 - Google Patents
메모리 장치, 메모리 장치 및 메모리 시스템의 동작방법Info
- Publication number
- KR102031147B1 KR102031147B1 KR1020130036707A KR20130036707A KR102031147B1 KR 102031147 B1 KR102031147 B1 KR 102031147B1 KR 1020130036707 A KR1020130036707 A KR 1020130036707A KR 20130036707 A KR20130036707 A KR 20130036707A KR 102031147 B1 KR102031147 B1 KR 102031147B1
- Authority
- KR
- South Korea
- Prior art keywords
- command
- memory device
- memory
- address
- repair
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 24
- 230000008439 repair process Effects 0.000 claims abstract description 99
- 230000004044 response Effects 0.000 claims description 14
- 230000004913 activation Effects 0.000 claims description 8
- 238000011017 operating method Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 13
- 230000002950 deficient Effects 0.000 description 5
- 101150047304 TMOD1 gene Proteins 0.000 description 4
- 230000007547 defect Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000008859 change Effects 0.000 description 3
- 230000000052 comparative effect Effects 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000003213 activating effect Effects 0.000 description 1
- 239000000654 additive Substances 0.000 description 1
- 230000000996 additive effect Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000004321 preservation Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/785—Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes
- G11C29/789—Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes using non-volatile cells or latches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40611—External triggering or timing of internal or partially internal refresh operations, e.g. auto-refresh or CAS-before-RAS triggered refresh
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2229/00—Indexing scheme relating to checking stores for correct operation, subsequent repair or testing stores during standby or offline operation
- G11C2229/70—Indexing scheme relating to G11C29/70, for implementation aspects of redundancy repair
- G11C2229/72—Location of redundancy information
- G11C2229/726—Redundancy information loaded from the outside into the memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2229/00—Indexing scheme relating to checking stores for correct operation, subsequent repair or testing stores during standby or offline operation
- G11C2229/70—Indexing scheme relating to G11C29/70, for implementation aspects of redundancy repair
- G11C2229/74—Time at which the repair is done
- G11C2229/743—After packaging
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2229/00—Indexing scheme relating to checking stores for correct operation, subsequent repair or testing stores during standby or offline operation
- G11C2229/70—Indexing scheme relating to G11C29/70, for implementation aspects of redundancy repair
- G11C2229/76—Storage technology used for the repair
- G11C2229/763—E-fuses, e.g. electric fuses or antifuses, floating gate transistors
Landscapes
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Dram (AREA)
Abstract
Description
도 2는 메모리 장치에서 리페어 정보를 저장하기 위해 비휘발성 메모리가 사용되는 것을 도시한 도면.
도 3은 비교예에 따른 메모리 장치의 포스트 패키지 리페어(post package repair) 과정을 나타낸 타이밍도.
도 4는 본 발명의 일실시예에 따른 메모리 장치의 포스트 패키지 리페어 과정을 나타낸 타이밍도.
도 5는 본 발명의 다른 실시예에 따른 메모리 장치의 포스트 패키지 리페어 과정을 나타낸 타이밍도.
도 6은 도 4 또는 도 5와 같이 동작하는 본 발명에 따른 메모리 장치(600)의 일실시예 구성도.
도 7은 본 발명의 일실시예에 따른 메모리 시스템의 구성도.
도 8은 도 7의 메모리 시스템의 포스트 패키지 리페어 과정을 나타낸 순서도.
602: 어드레스 입력부 603: 데이터 입력부
604: 데이터 출력부 610: 커맨드 디코더
620: 모드 디코더 630: 임시 저장부
640: 제어부 650: 비휘발성 메모리
660: 뱅크 액티브 회로 670: 아이들 신호 생성부
680: 리프레쉬 회로
Claims (14)
- 리페어 모드로 진입하는 단계;
액티브 커맨드와 함께 페일 어드레스를 인가받아 임시 저장하는 단계;
라이트 커맨드를 인가받고, 데이터 패드의 상태를 확인해 프로그램 여부를 결정하는 단계;
상기 결정하는 단계에서 프로그램 동작의 수행이 결정되면 상기 임시 저장된 페일 어드레스를 비휘발성 메모리에 프로그램하는 단계; 및
상기 프로그램하는 단계의 완료 이전에 프리차지 커맨드를 인가받는 단계
를 포함하는 메모리 장치의 동작 방법.
- ◈청구항 2은(는) 설정등록료 납부시 포기되었습니다.◈제 1항에 있어서,
상기 프리차지 커맨드를 인가받는 단계 이후에 리프레쉬 커맨드를 인가받는 단계
를 더 포함하는 메모리 장치의 동작 방법.
- ◈청구항 3은(는) 설정등록료 납부시 포기되었습니다.◈제 1항에 있어서,
상기 프로그램하는 단계의 완료 이후에 상기 리페어 모드에서 탈출하는 단계
를 더 포함하는 메모리 장치의 동작 방법.
- 삭제
- ◈청구항 5은(는) 설정등록료 납부시 포기되었습니다.◈제 1항에 있어서,
상기 프로그램하는 단계는 상기 프리차지 커맨드의 인가에 응답하여 시작되는
메모리 장치의 동작 방법.
- 다수의 커맨드 신호를 입력받는 커맨드 입력부;
다수의 어드레스 신호를 입력받는 어드레스 입력부;
다수의 데이터 신호를 입력받는 데이터 입력부;
상기 커맨드 입력부를 통해 입력된 커맨드 신호들을 디코딩해, 액티브 커맨드, 설정 커맨드, 라이트 커맨드, 프리차지 커맨드, 리프레쉬 커맨드, 및 리드 커맨드를 생성하는 커맨드 디코더;
상기 설정 커맨드와 상기 어드레스 입력부를 통해 입력된 어드레스 신호들 중 일부를 이용해 리페어 모드 신호를 생성하는 모드 디코더;
상기 리페어 모드 신호가 활성화된 상태에서, 상기 액티브 커맨드가 활성화되면 상기 어드레스 입력부를 통해 입력된 어드레스 신호들의 전부 또는 일부를 임시저장하는 임시저장부;
상기 리페어 모드 신호가 활성화된 상태에서, 상기 라이트 커맨드의 활성화에 응답해 상기 데이터 입력부를 통해 입력된 데이터 신호들의 전부 또는 일부의 상태를 체크해 프로그램 동작의 수행 여부를 결정하는 제어부; 및
상기 제어부에 의해 프로그램 동작의 수행이 결정되면, 상기 임시저장부에 저장된 어드레스 신호들을 프로그램하는 비휘발성 메모리
를 포함하는 메모리 장치.
- ◈청구항 7은(는) 설정등록료 납부시 포기되었습니다.◈제 6항에 있어서,
상기 제어부에 의해 프로그램 동작이 수행이 결정된 이후에, 상기 프리차지 커맨드가 활성화되면 상기 비휘발성 메모리의 프로그램 동작이 시작되는
메모리 장치.
- ◈청구항 8은(는) 설정등록료 납부시 포기되었습니다.◈제 6항에 있어서,
상기 어드레스 입력부를 통해 입력된 어드레스 신호들 중 뱅크 그룹 어드레스 신호들 및 뱅크 어드레스 신호들과 상기 액티브 커맨드 및 상기 프리차지 커맨드를 이용해 다수의 메모리 뱅크 각각에 대응하는 뱅크 액티브 신호들을 생성하는 뱅크 액티브 회로;
상기 뱅크 액티브 신호들이 모두 비활성화된 상태에서 활성화되는 아이들 신호를 생성하는 아이들 신호 생성부; 및
상기 아이들 신호가 활성화된 상태에서 상기 리프레쉬 커맨드의 활성화에 응답해 리프레쉬 동작을 제어하는 리프레쉬 회로
를 더 포함하는 메모리 장치.
- ◈청구항 9은(는) 설정등록료 납부시 포기되었습니다.◈제 6항에 있어서,
상기 제어부는
상기 라이트 커맨드의 활성화 시점으로부터 라이트 레이턴시(WL: Write Latency) 만큼의 시간이 경과한 후 상기 데이터 입력부를 통해 입력된 모든 데이터 신호들이 '0'의 값을 가지면 상기 프로그램 동작을 수행하기로 결정하고, 그렇지 않으면 상기 프로그램 동작을 수행하지 않기로 결정하는
메모리 장치.
- 메모리 콘트롤러의 제어에 의해 메모리 장치가 리페어 모드로 진입하는 단계;
상기 메모리 콘트롤러로부터 상기 메모리 장치로 페일 어드레스와 함께 액티브 커맨드가 인가되는 단계;
상기 메모리 장치가 상기 페일 어드레스를 임시 저장하는 단계;
상기 메모리 콘트롤러로부터 상기 메모리 장치로 라이트 커맨드가 인가되는 단계;
상기 라이트 커맨드의 인가에 응답해 상기 메모리 장치가 데이터 패드의 논리 상태를 체크하고, 프로그램 동작의 수행 여부를 결정하는 단계;
상기 결정하는 단계에서 프로그램 동작의 수행이 결정되면, 상기 임시 저장된 페일 어드레스를 상기 메모리 장치 내부의 비휘발성 메모리에 프로그램하는 단계; 및
상기 프로그램하는 단계의 완료 이전에 상기 메모리 콘트롤러로부터 상기 메모리 장치로 프리차지 커맨드가 인가되는 단계
를 포함하는 메모리 시스템의 동작 방법.
- ◈청구항 11은(는) 설정등록료 납부시 포기되었습니다.◈제 10항에 있어서,
상기 프로그램하는 단계는 상기 프리차지 커맨드의 인가에 응답해 시작되는
메모리 시스템의 동작 방법.
- ◈청구항 12은(는) 설정등록료 납부시 포기되었습니다.◈제 10항에 있어서,
상기 프리차지 커맨드가 인가되는 단계 이후에, 상기 메모리 콘트롤러로부터 상기 메모리 장치로 리프레쉬 커맨드가 인가되는 단계
를 더 포함하는 메모리 시스템의 동작 방법.
- ◈청구항 13은(는) 설정등록료 납부시 포기되었습니다.◈제 10항에 있어서,
상기 프로그램하는 단계의 완료 이후에 상기 메모리 콘트롤러의 제어에 의해 상기 메모리 장치가 상기 리페어 모드에서 탈출하는 단계
를 더 포함하는 메모리 시스템의 동작 방법.
- 삭제
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130036707A KR102031147B1 (ko) | 2013-04-04 | 2013-04-04 | 메모리 장치, 메모리 장치 및 메모리 시스템의 동작방법 |
US14/031,814 US8897087B2 (en) | 2013-04-04 | 2013-09-19 | Memory device and operating method of memory device and memory system |
CN201310446955.5A CN104103320B (zh) | 2013-04-04 | 2013-09-25 | 存储器件以及存储器件和存储系统的操作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020130036707A KR102031147B1 (ko) | 2013-04-04 | 2013-04-04 | 메모리 장치, 메모리 장치 및 메모리 시스템의 동작방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140120638A KR20140120638A (ko) | 2014-10-14 |
KR102031147B1 true KR102031147B1 (ko) | 2019-10-14 |
Family
ID=51654343
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020130036707A Active KR102031147B1 (ko) | 2013-04-04 | 2013-04-04 | 메모리 장치, 메모리 장치 및 메모리 시스템의 동작방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8897087B2 (ko) |
KR (1) | KR102031147B1 (ko) |
CN (1) | CN104103320B (ko) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140108938A (ko) * | 2013-03-04 | 2014-09-15 | 삼성전자주식회사 | 반도체 메모리를 액세스하는 액세스 방법 및 반도체 회로 |
KR20150040481A (ko) | 2013-10-07 | 2015-04-15 | 에스케이하이닉스 주식회사 | 메모리 장치, 메모리 장치 및 메모리 시스템의 동작방법 |
KR102088343B1 (ko) * | 2014-02-05 | 2020-03-12 | 삼성전자주식회사 | 반도체 메모리 장치 |
KR20160046502A (ko) * | 2014-10-21 | 2016-04-29 | 에스케이하이닉스 주식회사 | 메모리 장치 및 이를 포함하는 메모리 시스템 |
KR102389259B1 (ko) | 2015-10-15 | 2022-04-22 | 에스케이하이닉스 주식회사 | 메모리 장치 및 메모리 장치의 동작 방법 |
KR102420915B1 (ko) * | 2016-03-04 | 2022-07-15 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
US10007454B2 (en) * | 2016-08-23 | 2018-06-26 | SK Hynix Inc. | Memory device and system including the same |
KR20200004002A (ko) * | 2018-07-03 | 2020-01-13 | 삼성전자주식회사 | 메모리 장치 및 그것의 동작 방법 |
US10984843B2 (en) * | 2019-03-01 | 2021-04-20 | International Business Machines Corporation | RAM memory with pre-charging circuitry coupled to global bit-lines and method for reducing power consumption |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3821637B2 (ja) * | 2000-08-24 | 2006-09-13 | 株式会社東芝 | 半導体集積回路装置 |
US6798693B2 (en) | 2001-09-18 | 2004-09-28 | Kilopass Technologies, Inc. | Semiconductor memory cell and memory array using a breakdown phenomena in an ultra-thin dielectric |
JP2003317499A (ja) * | 2002-04-26 | 2003-11-07 | Mitsubishi Electric Corp | 半導体記憶装置およびそれを用いたメモリシステム |
US6777757B2 (en) | 2002-04-26 | 2004-08-17 | Kilopass Technologies, Inc. | High density semiconductor memory cell and memory array using a single transistor |
JP2004265523A (ja) * | 2003-03-03 | 2004-09-24 | Renesas Technology Corp | 半導体装置 |
KR100499639B1 (ko) * | 2003-04-21 | 2005-07-05 | 주식회사 하이닉스반도체 | 로오 리던던시 회로 |
US6904751B2 (en) | 2003-06-04 | 2005-06-14 | Ford Global Technologies, Llc | Engine control and catalyst monitoring with downstream exhaust gas sensors |
KR20050101872A (ko) * | 2004-04-20 | 2005-10-25 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
US7173851B1 (en) | 2005-10-18 | 2007-02-06 | Kilopass Technology, Inc. | 3.5 transistor non-volatile memory cell using gate breakdown phenomena |
KR100745074B1 (ko) * | 2005-12-28 | 2007-08-01 | 주식회사 하이닉스반도체 | 반도체 장치 |
US7269047B1 (en) | 2006-03-06 | 2007-09-11 | Kilopass Technology, Inc. | Memory transistor gate oxide stress release and improved reliability |
KR20080090664A (ko) * | 2007-04-05 | 2008-10-09 | 삼성전자주식회사 | 포스트 패키지 리페어 제어회로를 구비하는 반도체메모리장치 및 포스트 패키지 리페어 방법 |
KR20080095009A (ko) * | 2007-04-23 | 2008-10-28 | 주식회사 하이닉스반도체 | 컬럼 리던던시 회로 |
JP5538958B2 (ja) * | 2010-03-05 | 2014-07-02 | ピーエスフォー ルクスコ エスエイアールエル | 半導体装置 |
KR101212738B1 (ko) * | 2010-10-29 | 2012-12-14 | 에스케이하이닉스 주식회사 | 리프레쉬 제어회로 및 이를 포함하는 반도체 메모리 장치 및 리프레쉬 제어방법 |
KR20120067509A (ko) * | 2010-12-16 | 2012-06-26 | 에스케이하이닉스 주식회사 | 메모리 장치, 이를 포함하는 메모리 시스템 및 그 제어 방법 |
-
2013
- 2013-04-04 KR KR1020130036707A patent/KR102031147B1/ko active Active
- 2013-09-19 US US14/031,814 patent/US8897087B2/en active Active
- 2013-09-25 CN CN201310446955.5A patent/CN104103320B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
US8897087B2 (en) | 2014-11-25 |
US20140301150A1 (en) | 2014-10-09 |
KR20140120638A (ko) | 2014-10-14 |
CN104103320A (zh) | 2014-10-15 |
CN104103320B (zh) | 2019-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102031147B1 (ko) | 메모리 장치, 메모리 장치 및 메모리 시스템의 동작방법 | |
US9030899B2 (en) | Memory device with post package repair, operation method of the same and memory system including the same | |
US9858981B2 (en) | Semiconductor memory devices including redundancy memory cells | |
CN106033684B (zh) | 存储器件和包括存储器件的存储系统 | |
US9576629B2 (en) | Memory device and memory system including the same, and operation method of memory device | |
US9697885B1 (en) | Semiconductor memory device and method for transferring weak cell information | |
US9437330B2 (en) | Memory device and memory system include hard repair mode and soft repair mode | |
US9786390B2 (en) | Memory device repairable by soft and hard repair operations and memory system including the same | |
KR102182419B1 (ko) | 비휘발성 메모리 및 이를 포함하는 반도체 장치 | |
KR20180068095A (ko) | 반도체 장치 및 이를 포함하는 반도체 시스템 | |
KR102156276B1 (ko) | 메모리 장치 및 이의 동작 방법 | |
KR102103415B1 (ko) | 반도체 장치, 메모리 장치 및 이를 포함하는 시스템 | |
US10198201B2 (en) | Semiconductor apparatus, memory system and repair method thereof | |
KR102150477B1 (ko) | 반도체 장치 및 이의 동작 방법 | |
KR20150130608A (ko) | 메모리 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20130404 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20171201 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20130404 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20190307 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20190917 |
|
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20191004 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20191007 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20220926 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |