KR101280827B1 - 어레이 기판 및 이의 제조방법 - Google Patents
어레이 기판 및 이의 제조방법 Download PDFInfo
- Publication number
- KR101280827B1 KR101280827B1 KR1020090112565A KR20090112565A KR101280827B1 KR 101280827 B1 KR101280827 B1 KR 101280827B1 KR 1020090112565 A KR1020090112565 A KR 1020090112565A KR 20090112565 A KR20090112565 A KR 20090112565A KR 101280827 B1 KR101280827 B1 KR 101280827B1
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- amorphous silicon
- gate
- forming
- polysilicon
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/268—Bombardment with radiation with high-energy radiation using electromagnetic radiation, e.g. laser radiation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0221—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies
- H10D86/0223—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies comprising crystallisation of amorphous, microcrystalline or polycrystalline semiconductor materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0221—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies
- H10D86/0223—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies comprising crystallisation of amorphous, microcrystalline or polycrystalline semiconductor materials
- H10D86/0229—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies comprising crystallisation of amorphous, microcrystalline or polycrystalline semiconductor materials characterised by control of the annealing or irradiation parameters
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/451—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs characterised by the compositions or shapes of the interlayer dielectrics
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- High Energy & Nuclear Physics (AREA)
- Optics & Photonics (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Electromagnetism (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Thin Film Transistor (AREA)
Abstract
Description
Claims (8)
- 기판 상에 일방향으로 연장하는 게이트 배선과, 상기 게이트 배선과 연결된 게이트 전극을 형성하는 단계와;상기 게이트 배선 및 게이트 전극 위로 상기 기판 전면에 순차적으로 게이트 절연막과 순수 비정질 실리콘층과 무기절연층과 광열변환층을 형성하는 단계와;상기 광열변환층에 대해 레이저 빔을 조사함으로써 상기 순수 비정질 실리콘층을 폴리실리콘층으로 미세결정화하는 단계와;상기 광열변환층을 제거하는 단계와;상기 무기절연층 위로 상기 게이트 전극에 대응하여 포토레지스트 패턴을 형성하는 단계와;BOE(Buffered Oxide Etchant)를 이용한 식각을 진행함으로써 상기 포토레지스트 패턴 외측으로 노출된 상기 무기절연층을 제거하여 상기 게이트 전극에 대응하여 에치스토퍼를 형성하는 단계와;상기 에치스토퍼 위로 순차적으로 상기 기판 전면에 불순물 비정질 실리콘층과 금속층을 형성하는 단계와;상기 금속층을 패터닝함으로써 상기 불순물 비정질 실리콘층을 노출시키며 상기 게이트 배선과 교차하여 화소영역을 정의하는 데이터 배선과, 상기 에치스토퍼 상부에서 서로 이격하는 소스 및 드레인 전극을 형성하는 단계와;상기 데이터 배선과 상기 소스 및 드레인 전극 외부로 노출된 상기 불순물 비정질 실리콘층과 그 하부의 상기 폴리실리콘층을 제거함으로서 상기 소스 및 드레인 전극 하부에 서로 이격하는 불순물 비정질 실리콘의 오믹콘택층을 형성하고, 동시에 상기 오믹콘택층 및 에치스토퍼 하부에 폴리실리콘의 액티브층을 형성하는 단계와;상기 소스 및 드레인 전극과 상기 데이터 배선 위로 상기 드레인 전극을 노출시키는 보호층을 형성하는 단계와;상기 보호층 위로 상기 화소영역에 상기 드레인 콘택홀을 통해 상기 드레인 전극과 접촉하는 화소전극을 형성하는 단계를 포함하는 어레이 기판의 제조 방법.
- 제 1 항에 있어서,상기 게이트 절연막과 상기 무기절연층은 각각 산화실리콘(SiO2)을 증착하여 형성하는 것이 특징인 어레이 기판의 제조 방법.
- 제 1 항에 있어서,상기 레이저 빔은 고체 매질을 이용하여 발생되는 레이저 빔인 것이 특징인 어레이 기판의 제조 방법.
- 제 1 항에 있어서,상기 광열변환층은 빛을 열에너지로 바꾸는 능력이 우수한 금속물질인 크롬(Cr), 크롬합금, 티타늄(Ti), 티타늄 합금 중 어느 하나를 증착하여 형성하는 것이 특징인 어레이 기판의 제조 방법.
- 제 1 항에 있어서,상기 BOE를 이용한 식각은 상기 무기절연층이 제거됨으로써 노출되는 상기 폴리실리콘층 표면에 형성된 자연산화막을 제거할 수 있도록 과식각(over etch)인 것이 특징인 어레이 기판의 제조 방법.
- 기판 상에 일방향으로 연장된 게이트 배선과, 상기 게이트 배선과 연결된 게이트 전극과;상기 게이트 배선 및 게이트 전극 위로 상기 기판 전면에 형성된 게이트 절연막과;상기 게이트 절연막 위로 상기 게이트 전극에 대응하여 형성된 폴리실리콘의 액티브층과;상기 폴리실리콘의 액티브층 상부로 형성된 섬형상의 에치스토퍼와;상기 에치스토퍼 상부에서 서로 이격하며 그 끝단 각각이 상기 액티브층의 끝단과 일치하도록 형성된 불순물 비정질 실리콘의 오믹콘택층과;상기 서로 이격하는 오믹콘택층 위로 이외 동일한 평면형태를 가지며 완전 중첩하며 형성된 소스 및 드레인 전극과;상기 소스 전극과 연결되며 상기 게이트 절연막 상에 상기 게이트 배선과 교차하여 화소영역을 정의하며 형성된 데이터 배선과;상기 데이터 배선 위로 상기 기판 전면에 상기 드레인 전극을 노출시키는 드레인 콘택홀을 가지며 형성된 보호층과;상기 보호층 상부로 상기 화소영역에 상기 드레인 콘택홀을 통해 상기 드레인 전극과 접촉하며 형성된 화소전극을 포함하는 어레이 기판.
- 제 6 항에 있어서,상기 데이터 배선 하부에는 상기 데이터 배선과 동일한 형태를 가지며 상기 액티브층과 상기 오믹콘택층을 이루는 동일한 물질로 이루어진 제 1 및 제 2 더미패턴이 형성된 것이 특징인 어레이 기판.
- 제 6 항에 있어서,상기 게이트 절연막과 상기 에치스토퍼는 산화실리콘(SiO2)으로 이루어진 것이 특징인 어레이 기판.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090112565A KR101280827B1 (ko) | 2009-11-20 | 2009-11-20 | 어레이 기판 및 이의 제조방법 |
US12/843,738 US8158469B2 (en) | 2009-11-20 | 2010-07-26 | Method of fabricating array substrate |
CN2010102590185A CN102074502B (zh) | 2009-11-20 | 2010-08-19 | 制造阵列基板的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090112565A KR101280827B1 (ko) | 2009-11-20 | 2009-11-20 | 어레이 기판 및 이의 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110055936A KR20110055936A (ko) | 2011-05-26 |
KR101280827B1 true KR101280827B1 (ko) | 2013-07-02 |
Family
ID=44032988
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020090112565A Expired - Fee Related KR101280827B1 (ko) | 2009-11-20 | 2009-11-20 | 어레이 기판 및 이의 제조방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8158469B2 (ko) |
KR (1) | KR101280827B1 (ko) |
CN (1) | CN102074502B (ko) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101790176B1 (ko) | 2010-11-02 | 2017-10-25 | 엘지디스플레이 주식회사 | 어레이 기판의 제조방법 |
KR101764902B1 (ko) * | 2010-12-06 | 2017-08-14 | 엘지디스플레이 주식회사 | 박막 트랜지스터 기판 및 그 제조방법 |
CN102437048B (zh) * | 2011-08-04 | 2015-04-29 | 上海华力微电子有限公司 | 改进双重通孔刻蚀停止层交叠区通孔刻蚀的方法及其器件 |
KR101884890B1 (ko) * | 2011-08-12 | 2018-08-03 | 삼성디스플레이 주식회사 | 박막 트랜지스터 결정화 방법, 박막 트랜지스터 표시판 및 그 제조 방법 |
KR101953832B1 (ko) * | 2011-09-07 | 2019-03-05 | 엘지디스플레이 주식회사 | 액정표시장치용 어레이 기판의 제조방법 |
CN102522411B (zh) * | 2011-12-22 | 2016-02-10 | 深圳莱宝高科技股份有限公司 | 薄膜晶体管、使用该薄膜晶体管的阵列基板及其制作方法 |
CN102709328B (zh) * | 2012-05-25 | 2013-07-03 | 京东方科技集团股份有限公司 | 一种阵列基板、其制造方法、显示面板及显示装置 |
KR101985246B1 (ko) * | 2012-07-06 | 2019-06-03 | 엘지디스플레이 주식회사 | 금속 산화물을 포함하는 박막 트랜지스터 기판 및 그 제조방법 |
CN102983135B (zh) * | 2012-12-13 | 2016-03-16 | 京东方科技集团股份有限公司 | 一种阵列基板、显示装置及阵列基板的制备方法 |
CN103901691B (zh) * | 2012-12-26 | 2016-08-17 | 上海天马微电子有限公司 | 液晶显示面板及制造方法 |
CN103500711B (zh) * | 2013-10-15 | 2017-06-06 | 深圳市华星光电技术有限公司 | 薄膜晶体管的制造方法 |
CN104392928A (zh) * | 2014-11-20 | 2015-03-04 | 深圳市华星光电技术有限公司 | 薄膜晶体管的制造方法 |
CN105355544A (zh) * | 2015-11-24 | 2016-02-24 | 信利(惠州)智能显示有限公司 | 低温多晶硅薄膜及薄膜晶体管的制备方法、以及薄膜晶体管 |
WO2017187486A1 (ja) | 2016-04-25 | 2017-11-02 | 堺ディスプレイプロダクト株式会社 | 薄膜トランジスタ、表示装置及び薄膜トランジスタの製造方法 |
CN105845737B (zh) | 2016-05-17 | 2019-07-02 | 京东方科技集团股份有限公司 | 薄膜晶体管及其制造方法、阵列基板、显示装置 |
CN106057828A (zh) * | 2016-08-12 | 2016-10-26 | 京东方科技集团股份有限公司 | 一种基板及其制备方法、显示面板 |
KR102263122B1 (ko) * | 2017-10-19 | 2021-06-09 | 삼성디스플레이 주식회사 | 트랜지스터 표시판 |
CN108198745B (zh) * | 2017-12-28 | 2020-12-22 | 信利(惠州)智能显示有限公司 | 源漏极成膜前处理方法 |
KR102481468B1 (ko) * | 2018-01-04 | 2022-12-26 | 삼성디스플레이 주식회사 | 표시 장치 |
CN109300916A (zh) * | 2018-09-30 | 2019-02-01 | 重庆惠科金渝光电科技有限公司 | 阵列基板及其制备方法和显示器件 |
CN109545751B (zh) * | 2018-10-15 | 2022-02-22 | Tcl华星光电技术有限公司 | 薄膜晶体管阵列基板制造方法 |
CN109727875A (zh) * | 2018-12-25 | 2019-05-07 | 惠科股份有限公司 | 一种薄膜晶体管的制作方法和显示面板 |
CN109742028B (zh) * | 2018-12-25 | 2021-04-02 | 惠科股份有限公司 | 一种薄膜晶体管的制作方法、薄膜晶体管和显示面板 |
CN109599343A (zh) * | 2018-12-25 | 2019-04-09 | 惠科股份有限公司 | 薄膜晶体管及其制作方法 |
CN109960438B (zh) * | 2019-03-19 | 2021-04-23 | 京东方科技集团股份有限公司 | 基板及其制作方法、触控显示装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001102584A (ja) | 1999-09-28 | 2001-04-13 | Sony Corp | 薄膜トランジスタと表示装置及び薄膜半導体装置の製造方法 |
JP2006191014A (ja) | 2004-12-30 | 2006-07-20 | Lg Phillips Lcd Co Ltd | 薄膜トランジスタアレイ基板およびその製造方法 |
KR20080093709A (ko) * | 2007-04-18 | 2008-10-22 | 삼성전자주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
KR20100094817A (ko) * | 2009-02-19 | 2010-08-27 | 엘지디스플레이 주식회사 | 어레이 기판의 제조방법 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0139346B1 (ko) * | 1994-03-03 | 1998-06-15 | 김광호 | 박막 트랜지스터 액정표시장치의 제조방법 |
KR100190041B1 (ko) * | 1995-12-28 | 1999-06-01 | 윤종용 | 액정표시장치의 제조방법 |
KR100653467B1 (ko) * | 1999-12-24 | 2006-12-04 | 비오이 하이디스 테크놀로지 주식회사 | 박막 트랜지스터-액정표시소자의 제조방법 |
KR100413668B1 (ko) * | 2001-03-29 | 2003-12-31 | 엘지.필립스 엘시디 주식회사 | 액정표시장치용 어레이기판 제조방법 |
KR100721555B1 (ko) * | 2004-08-13 | 2007-05-23 | 삼성에스디아이 주식회사 | 박막트랜지스터 및 그 제조 방법 |
KR101274708B1 (ko) * | 2008-06-25 | 2013-06-12 | 엘지디스플레이 주식회사 | 평판 표시장치용 어레이 기판 및 그의 제조방법 |
KR101263726B1 (ko) * | 2008-11-07 | 2013-05-13 | 엘지디스플레이 주식회사 | 폴리실리콘을 이용한 박막트랜지스터를 포함하는 어레이 기판 및 이의 제조방법 |
-
2009
- 2009-11-20 KR KR1020090112565A patent/KR101280827B1/ko not_active Expired - Fee Related
-
2010
- 2010-07-26 US US12/843,738 patent/US8158469B2/en active Active
- 2010-08-19 CN CN2010102590185A patent/CN102074502B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001102584A (ja) | 1999-09-28 | 2001-04-13 | Sony Corp | 薄膜トランジスタと表示装置及び薄膜半導体装置の製造方法 |
JP2006191014A (ja) | 2004-12-30 | 2006-07-20 | Lg Phillips Lcd Co Ltd | 薄膜トランジスタアレイ基板およびその製造方法 |
KR20080093709A (ko) * | 2007-04-18 | 2008-10-22 | 삼성전자주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
KR20100094817A (ko) * | 2009-02-19 | 2010-08-27 | 엘지디스플레이 주식회사 | 어레이 기판의 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20110055936A (ko) | 2011-05-26 |
US8158469B2 (en) | 2012-04-17 |
CN102074502A (zh) | 2011-05-25 |
US20110124162A1 (en) | 2011-05-26 |
CN102074502B (zh) | 2013-07-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101280827B1 (ko) | 어레이 기판 및 이의 제조방법 | |
KR101213708B1 (ko) | 어레이 기판 및 이의 제조방법 | |
KR101019048B1 (ko) | 어레이 기판 및 이의 제조방법 | |
US8329523B2 (en) | Array substrate for dislay device and method of fabricating the same | |
KR20100094817A (ko) | 어레이 기판의 제조방법 | |
KR101246789B1 (ko) | 어레이 기판 및 이의 제조방법 | |
KR20120046555A (ko) | 어레이 기판의 제조방법 | |
KR101134989B1 (ko) | 어레이 기판의 제조방법 | |
WO2016123979A1 (zh) | 薄膜晶体管及其制备方法、阵列基板和显示装置 | |
KR20110058356A (ko) | 어레이 기판 및 이의 제조방법 | |
KR101246790B1 (ko) | 어레이 기판 및 이의 제조방법 | |
KR20120007764A (ko) | 마이크로 폴리실리콘을 이용한 박막트랜지스터를 포함하는 어레이 기판 및 이의 제조방법 | |
CN101118881A (zh) | 像素结构的制作方法 | |
KR20100123535A (ko) | 어레이 기판의 제조방법 | |
KR101760946B1 (ko) | 박막트랜지스터 어레이기판 제조방법 | |
KR101030968B1 (ko) | 어레이 기판 및 이의 제조방법 | |
KR101599280B1 (ko) | 어레이 기판의 제조방법 | |
KR20100130523A (ko) | 폴리실리콘을 이용한 박막트랜지스터를 포함하는 어레이 기판 및 이의 제조방법 | |
KR20110113042A (ko) | 어레이 기판 및 이의 제조방법 | |
KR20110056899A (ko) | 어레이 기판 및 이의 제조방법 | |
KR20110058355A (ko) | 어레이 기판 및 이의 제조방법 | |
KR101484965B1 (ko) | 어레이 기판의 제조방법 | |
KR20110018232A (ko) | 어레이 기판의 제조방법 | |
KR20100055127A (ko) | 어레이 기판의 제조방법 | |
KR100601372B1 (ko) | 유기 전계 발광 표시 소자의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20091120 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20111109 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20091120 Comment text: Patent Application |
|
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20121211 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20130625 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20130626 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20130626 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20160530 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20160530 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20170515 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20180515 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20180515 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20190515 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20190515 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20200513 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20210511 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20220516 Start annual number: 10 End annual number: 10 |
|
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20240407 |