[go: up one dir, main page]

KR100542204B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100542204B1
KR100542204B1 KR1020040050879A KR20040050879A KR100542204B1 KR 100542204 B1 KR100542204 B1 KR 100542204B1 KR 1020040050879 A KR1020040050879 A KR 1020040050879A KR 20040050879 A KR20040050879 A KR 20040050879A KR 100542204 B1 KR100542204 B1 KR 100542204B1
Authority
KR
South Korea
Prior art keywords
electrode
substrate
electrodes
disposed
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR1020040050879A
Other languages
English (en)
Other versions
KR20060001721A (ko
Inventor
이정두
김정남
전병민
김태우
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040050879A priority Critical patent/KR100542204B1/ko
Priority to US11/150,148 priority patent/US7449836B2/en
Priority to CNB2005100799265A priority patent/CN100347804C/zh
Priority to JP2005190184A priority patent/JP2006019291A/ja
Publication of KR20060001721A publication Critical patent/KR20060001721A/ko
Application granted granted Critical
Publication of KR100542204B1 publication Critical patent/KR100542204B1/ko
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/16AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided inside or on the side face of the spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 원활한 방전을 가능하게 하고 발광된 가시광의 차단을 최소화하여 발광효율을 향상시키는 플라즈마 디스플레이 패널에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널은, 서로 대향 배치되는 제1 기판 및 제2 기판과; 상기 제1 기판과 제2 기판의 사이공간에 배치되어 폐쇄형 방전셀의 양측을 형성하는 다수의 격벽들과; 상기 격벽들과 교차하는 방향으로 신장 형성되어 폐쇄형 방전셀의 다른 양측을 각각 형성하며, 연속적으로 형성되는 방전셀들에 대하여 교호적으로 배치되는 제1 전극들과 제2 전극들과; 상기 격벽들 및 제1 전극들과 제2 전극들에 의하여 구획되는 상기 방전셀들 내에 각각 형성되는 형광체층들과; 상기 제2 기판에 형성되는 어드레스전극들; 및 상기 어드레스전극들과 교차하는 방향으로 제1 기판에 신장 형성되는 제3 전극들을 포함한다.
플라즈마 디스플레이 패널, 전면기판, X전극, M전극

Description

플라즈마 디스플레이 패널 {PLASMA DISPLAY PANEL}
도 1은 본 발명에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이다.
도 2는 도 1의 부분 평면도이다.
도 3은 도 1의 A-A선에 따른 제1 실시예의 단면도이다.
도 4는 도 1의 A-A선에 따른 제2 실시예의 단면도이다.
도 5는 도 1의 A-A선에 따른 제3 실시예의 단면도이다.
본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel : PDP, 이하 'PDP'라 한다)에 관한 것으로서, 보다 상세하게는 4전극 구조로 발광 효율을 개선하는 플라즈마 디스플레이 패널에 관한 것이다.
통상적으로 PDP는 가스방전현상을 이용하여 화상을 표시하는 것으로서, 표시용량, 휘도, 콘트라스트, 잔상, 시야각 등의 각종 표시능력이 우수하여, CRT를 대체할 수 있는 장치로 각광을 받고 있다. 이 PDP는 전극에 인가되는 직류 또는 교류 전압에 의하여 전극 사이에서 가스 방전을 발생시키고, 여기에 수반되어 방사되는 자외선에 의하여 형광체를 여기시켜 가시광을 발생시키게 된다.
AC PDP는 형광체층이 형성되어 있는 격벽을 사이에 두고, 방전유지전극인 X 전극과 Y 전극을 구비한 전면기판과 어드레스 전극을 구비한 배면기판을 합착함으로써 상기 격벽에 의하여 구획 형성되는 방전셀을 형성하고, 이 방전셀에 Ne-Xe과 같은 불활성 가스를 혼합하여 충전함으로써 형성된다.
상기 어드레스전극과 Y 전극에 각각 어드레스전압과 스캔 펄스를 인가하면, 두 전극 사이에서 어드레스 방전이 일어나면서 방전셀이 선택되고, 이렇게 선택된 방전셀 내에 벽전하가 형성된다.
이 어드레스 방전에 이어, X 전극과 Y 전극에 방전유지전압을 인가하면, X, Y 전극에 각각 형성된 전자와 이온이 X, Y 전극 사이에서 이동되면서 상기 벽전하에 의하여 형성된 벽전압에 더하여 방전개시전압을 넘어서게 되고, 이로 인하여 상기 방전셀 내에는 유지방전이 일어난다.
이 유지방전 상태에서는 방전광 중에서 자외선 영역의 광들이 방전셀 내의 형광체층에 충돌하여 가시광을 발광하게 되고, 이에 따라 방전셀 별로 형성되는 각각의 화소는 화상을 구현하게 된다.
즉, 상기 PDP는 방전셀의 양측 전면기판에 X, Y 전극을 구비하고 이 X, Y 전극과 교차하는 방전셀의 중간 배면기판에 어드레스전극을 구비하는 3전극 구조로 형성된다.
따라서, 이 3전극 PDP는 X 전극과 Y 전극간의 거리를 짧게 유지하기 때문에 발광 효율을 낮게 하고, 더욱이 X 전극과 Y 전극을 전면기판에 구비하기 때문에 면 방전에 의하여 방전이 어렵과 또한 방전셀에서 발광되는 가시광을 차단하여 발광효율을 저감시키게 된다.
본 발명은 상기한 바와 같은 문제점을 해결하기 위하여 창안된 것으로서, 그 목적은 원활한 방전을 가능하게 하고 발광된 가시광의 차단을 최소화하여 발광효율을 향상시키는 플라즈마 디스플레이 패널을 제공하는 것이다.
(제1 실시예)
상기의 목적을 달성하기 위하여 본 발명에 따른 플라즈마 디스플레이 패널은,
서로 대향 배치되는 제1 기판 및 제2 기판과;
상기 제1 기판과 제2 기판의 사이공간에 배치되어 폐쇄형 방전셀의 양측을 형성하는 다수의 격벽들과;
상기 격벽들과 교차하는 방향으로 신장 형성되어 폐쇄형 방전셀의 다른 양측을 각각 형성하며, 연속적으로 형성되는 방전셀들에 대하여 교호적으로 배치되는 제1 전극들과 제2 전극들과;
상기 격벽들 및 제1 전극들과 제2 전극들에 의하여 구획되는 상기 방전셀들 내에 각각 형성되는 형광체층들과;
상기 제2 기판에 형성되는 어드레스전극들; 및
상기 어드레스전극들과 교차하는 방향으로 제1 기판에 신장 형성되는 제3 전 극들을 포함한다.
상기 방전셀은 어드레스전극의 신장 방향으로 형성되는 격벽들 및 이 격벽들과 교차하는 방향으로 배치되는 제1 전극들과 제2 전극들에 의하여, 4각형으로 형성된다.
상기 제1 전극과 제2 전극은 어드레스전극의 신장 방향으로 인접하는 방전셀에 공통으로 작용하도록 배치된다. 즉, 이 제1 전극과 제2 전극 및 제3 전극은 제1 기판과 제2 기판 사이의 공간에서 제1 전극-제3 전극-제2 전극-제3 전극-제1 전극의 순서로 반복 배치된다.
상기 제1 전극과 제2 전극은 띠 형상으로 이루어져, 어드레스전극의 신장 방향으로 방전셀의 양측에 평행하게 면(面) 대항 배치된다. 이 제1 전극 및 제2 전극은 전기 전도성이 우수한 알루미늄(Al)과 같은 금속 재질로 형성되는 것이 바람직하다.
상기 제1 전극 및 제2 전극은 어드레스전극의 신장 방향 양면에 유전층을 구비하며, 이 유전층은 형광체층으로 덮여진다.
상기 제3 전극은 제1 전극과 제2 전극 사이에 대응하는 제1 기판 상에 이들과 나란하게 신장 형성되는 투명전극과, 이 투명전극 상에 같은 방향으로 신장 형성되는 버스전극으로 형성된다. 이 버스전극의 폭은 투명전극의 폭보다 좁게 형성되는 것이 바람직하다. 이 제3 전극은 유전층과 MgO 보호막으로 덮여진다.
(제2 실시예)
상기 방전셀은 어드레스전극의 신장 방향으로 형성되는 격벽들 및 이 격벽들 과 교차하는 방향으로 배치되는 제1 전극과 제2 전극에 의하여, 4각형으로 형성되며, 상기 제1 전극은 제1 격벽부재를 사이에 두고 그 양측에 각각 분리 형성되고, 상기 제2 전극은 제2 격벽부재를 사이에 두고 그 양측에 각각 분리 형성된다.
상기 제1 전극은 제1 격벽부재와 동일한 높이로 제1 기판과 제2 기판 사이에 배치되고, 상기 제2 전극은 제2 격벽부재와 동일한 높이로 제1 기판과 제2 기판 사이에 배치된다.
상기 제1 격벽부재와 동일한 높이를 가지는 제1 전극은 유전층으로 덮여지고, 상기 제2 격벽부재와 동일한 높이를 가지는 제2 전극은 유전층으로 덮여진다.
(제3 실시예)
상기 제1 전극은 제1 격벽부재의 높이 보다 낮은 높이로 제1 기판과 제2 기판 사이에 배치되고, 상기 제2 전극은 제2 격벽부재의 높이 보다 낮은 높이로 제1 기판과 제2 기판 사이에 배치된다.
상기 제1 전극과 제2 전극은 제1 기판과 제2 기판 사이의 방전셀의 높이 방향 중앙에 각각 위치한다.
상기 제1 격벽부재의 높이보다 낮은 높이를 가지는 제1 전극과 이 제1 전극으로 덮여지지 않는 제1 격벽부재 부분은 유전층으로 덮여지고, 상기 제2 격벽부재의 높이보다 낮은 높이를 가지는 제2 전극과 이 제2 전극으로 덮여지지 않는 제2 격벽부재 부분은 유전층으로 덮여진다.
이하, 첨부한 도면을 참조하여 본 발명의 다양한 실시예를 보다 상세히 설명한다.
도 1은 본 발명에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이다.
이 도면을 참조하여 PDP를 설명하면, 본 실시예에 따른 PDP는 간격을 두고 상호 대향 배치되어 합착되는 제1 기판(1, 이하 전면기판이라 한다)과 제2 기판(3, 이하 배면기판이라 한다)을 구비하여 형성된다.
이 전면기판(1)과 배면기판(3) 사이에는 다수의 격벽(5)들과 이에 교차하는 방향으로 제1 전극(7)들 및 제2 전극(9)들이 교호적으로 배치되어, 폐쇄형 방전셀(11R, 11G, 11B)들을 구획 형성한다. 이 방전셀(11R, 11G, 11B) 내에는 적색(R), 녹색(G), 청색(B)의 형광체에 의한 형광체층(13R, 13G, 13B)이 각각 구비된다. 이 형광체층(13R, 13G, 13B)은 플라즈마 방전에 의한 진공 자외선에 의하여 여기되어 가시광을 발광한다.
이 배면기판(3)에는 어드레스전극(15)들이 신장 형성되고, 전면기판(1)에는 이 어드레스전극(15)들과 교차하는 방향으로 제3 전극(17, 이하 M 전극이라 한다)들이 신장 형성된다.
상기한 바와 같이, 방전셀(11R, 11G, 11B)들은 어드레스전극(15)의 신장 방향(y 축 방향)으로 신장 형성되어 서로 나란하게 배치되는 격벽(5)들과 이 격벽(5)들과 교차하는 방향(x 축 방향)으로 신장 형성되어 서로 나란하게 배치되는 X 전극(7)들과 Y 전극(9)들에 의한 폐쇄형 구조로 형성된다. 상기 격벽(5)들과 X 전극(7)들 및 Y 전극(9)들이 서로 직각으로 교차함에 따라 방전셀(11R, 11G, 11B)은 도시된 바와 같이 4각형으로 형성된다. 이 격벽(5)들은 y 축 방향으로 신장 형성되 어 x 축 방향으로 방전셀(11R, 11G, 11B)의 외곽에 대응하는 간격으로 배치되고, 이 X 전극(7)과 Y 전극(9)은 x 축 방향으로 신장 형성되어 y 축 방향으로 방전셀(11R, 11G, 11b)의 외곽에 교호적으로 대응하는 간격으로 배치된다. X 전극(7)과 Y 전극(9)이 x 축 방향으로 신장 형성되는 경우, 방전셀(11R, 11G, 11B)은, 격벽(5)들의 형상에 따라 4각형, 6각형, 또는 8각형 등으로 다양하게 형성될 수 있다.
도 2는 도 1의 부분 평면도이다.
이 도면을 참조하여 격벽(5)들을 설명하면, 격벽(5)들은 제2 기판(3)의 유전층(19) 상에 높이(도면의 z축 방향)를 가지고 형성된다. 이 격벽(5)의 높이는 전면기판(1)과 배면기판(3)의 간격을 한정한다. X 전극(7)과 Y 전극(9)이 x 축 방향으로 신장 형성됨에 따라 격벽(5)은 X 전극(7)과 Y 전극(9) 사이에서 y 축 방향으로 신장 형성되어 배치된다. 즉 격벽(5)들은 X 전극(7)과 Y 전극(9)에 의하여 각 방전셀(11R, 11G, 11B)의 y 축 방향으로 분리 형성된다.
상기 어드레스전극(15)들은 X, Y, M 전극(7, 9, 17)들과 교차하는 방향으로 제2 기판(3) 상에서 y 축 방향으로 신장 형성되어 상기한 유전층(19)으로 매립되어 있다. 이 어드레스전극(15)들은 방전셀(11R, 11G, 11B)의 중앙에서 M 전극(17)과 상호 작용하여 스캔 기간에서 어드레스방전을 일으키도록 각 방전셀(11R, 11G, 11B)의 중앙에 대응하여 배치되는 것이 바람직하다.
이 어드레스전극(15)에 어드레스전압을 인가하고, 상기 M 전극(17)에 스캔 펄스를 인가하게 되면, 선택된 두 전극 사이의 방전셀(11R, 11G, 11B) 내에서 어드 레스방전이 일어나면서, 방전셀(11R, 11G, 11B)이 선택되고, 이렇게 선택된 방전셀(11R, 11G, 11B) 내에 벽전하를 형성하게 된다.
이 어드레스전극(15)들과 교차하는 X, Y 전극(7, 9)들은 방전셀(11R, 11G, 1B)의 양측에 대항 구조로 형성된다. 리셋 기간에서는 M 전극(17)에 인가되는 리셋 상승 파형과 리셋 하강 파형에 의하여 리셋 방전이 일어나고, 이 리셋 기간에 이어지는 스캔 기간에서는 상기한 바와 같이 M 전극(17)에 인가되는 스캔 펄스 파형과 어드레전극(15)에 인가되는 펄스 파형에 의하여 어드레스방전이 일어나며, 그 후, 유지 기간에서는 X 전극(7)과 Y 전극(9)에 인가되는 유지 전압에 의하여 유지방전이 일어나서, PDP에 화상이 표시된다.
이 X 전극(7) 및 Y 전극(9)은 어드레스전극(15)의 신장 방향으로 인접하는 방전셀(11R, 11G, 11B)에 공통으로 작용하도록 배치된다. 그리고 M 전극(17)은 상기 X 전극(7)과 Y 전극(9)의 사이에 대응하는 위치의 전면기판(1) 상에 형성된다. 즉 전면기판(1)과 배면기판(3) 사이의 공간에서, X, Y, M 전극(7, 9, 17)들은 X-M-Y-M-X, ..., Y-M-X-M-Y 순서로 반복 배치된다. 즉 X, Y 전극(7, 9)이 교호적으로 배치되고, 이 X, Y 전극(7, 9) 사이 및 Y, X 전극(9, 7) 사이에 M 전극(17)이 각각 위치한다.
도 3은 도 1의 A-A선에 따른 제1 실시예의 단면도이다.
이 도면을 참조하여 X, Y 전극(7, 9)의 구조를 설명하면, 이 X 전극(7)들 및 Y 전극(9)들은 상기 어드레스전극(5)들과 교차하면서 방전셀(11R, 11G, 11B)의 y 축 방향 양측을 형성하도록 유전층(19) 상에 구비되어, 유전층(21)으로 덮여 있다. 이 유전층(21)은 X, Y 전극(7, 9)이 대항 방전을 일으킬 때 벽전하를 축적시킨다. 이 유전층(21)에는 상기한 형광체층(13R, 13G, 13B)이 형성된다. 따라서 이 형광체층(13R, 13G, 13B)은 배면기판(3)의 유전층(19) 상과 격벽(5)의 대향 내측면, 및 X, Y 전극(7, 9)을 덮고 있는 유전층(21)의 대향 내측면에 형성된다. 이 X, Y 전극(7, 9)은 도 1에서 z 축 방향으로 높이를 가지면서 x 축 방향으로 신장되는 띠 형상으로 이루어져 어드레스전극(15)의 신장 방향(y 축 방향)으로 방전셀(11R, 11G, 11B)의 양측에 평행하게 면(面) 대항 구조로 배치된다. 이 X, Y전극(7, 9)의 면 대항 구조는 대항 방전을 가능케 하여 면방전 보다 원활한 방전을 가능하게 한다.
이 X, Y 전극(7, 9)은 인접한 방전셀(11R, 11G, 11B)에 공통적으로 유지 방전 작용하도록 배치되어 인접한 방전셀(11R, 11G, 11B)사이에 형성되는 비방전 영역을 제거하므로 방전 영역을 증대시키게 되고, 이로 인하여 방전 효율을 향상시키게 된다.
또한, 이 X, Y전극(7, 9)은 방전셀(11R, 11G, 11B)의 외곽을 형성하는 비방전 영역에 배치됨에 따라 방전셀(11R, 11G, 11B)에서 발광되는 가시광을 차단하지 않기 때문에 불투명 재료로 형성될 수 있으며, 알루미늄(Al)과 같이 전기 전도성이 우수한 금속 재질로 형성되는 것이 바람직하다.
그리고, 상기 M 전극(17)은 스캔 기간에서 어드레스전극(15)과 상호 작용(즉, M 전극(17)에 스캔 펄스를 인가하고 어드레스전극(15)에 어드레스전압을 인가하는)하여 어드레스 방전을 일으켜, 방전셀(11R, 11G, 11B)을 선택하게 된다.
본 실시예에서 X, Y 전극(7, 9)은 유지방전에 필요한 전압을 인가하기 위한 전극 역할을 하고, M 전극(17)은 리셋 펄스 및 스캔 펄스 파형을 인가하기 위한 전극 역할을 한다. 그러나 X, Y, M 전극(7, 9, 17)은 각각의 전극에 인가되는 전압의 파형에 따라 그 역할을 달리할 수 있으므로 반드시 이에 국한되는 것은 아니다.
상기 M 전극(17)은 투명전극(17a)이나 버스전극(17B)으로만 형성될 수도 있으나, 본 실시예에서는 투명전극(17a)과 버스전극(17b)으로 이루어진 M 전극(17)을 예시하고 있다. 여기서 투명전극(17a)은 방전셀(11R, 11G, 11B) 내부에서 어드레스전극(15)과 어드레스방전을 일으키는 역할을 하는 것으로서, 개구율 확보를 위하여 투명한 소재로 형성되는 바, ITO(Indium Tin Oxide)로 형성될 수 있으며, 버스전극(17b)은 이러한 투명전극(17a)의 높은 전기적 저항을 보상하여 통전성을 확보하기 위한 것으로서, 알루미늄(Al)과 같은 금속 재료로 형성될 수 있다. 또한 이 버스전극(17b)은 방전셀(11R, 11G, 11B)의 중심에 배치됨으로써, 가시광의 차단을 최소화하도록 투명전극(17a)의 폭(Wa)보다 좁은 폭(Wb)으로 형성되는 것이 바람직하다. 이 M 전극(17)은 벽전하를 축적하는 유전층(23)과 이 유전층(23)을 보호하면서 이차전자의 방출을 증대시키는 MgO 보호막(25)으로 덮여진다.
도 4는 도 1의 A-A선에 따른 제2 실시예의 단면도이다.
이 도면을 참조하여 제2 실시예를 설명하면, 제2 실시예는 제1 실시예와 전체적인 구성에서 동일 내지 유사하므로 여기서는 서로 같은 부분에 대하여 상세한 설명을 생략하고 서로 다른 부분에 대하여 설명한다.
제1 실시예는 X, Y 전극(7, 9) 자체로 어드레스전극(15) 신장 방향(y 축 방 향)에 대하여 방전셀(11R, 11G, 11B)의 양측을 각각 형성한다. 이에 비하여, 제2 실시예에서, X 전극(7)은 제1 격벽부재(7a)를 사이에 두고 그 양측에 분리 형성되고, Y 전극(9)은 제2 격벽부재(9b)를 사이에 두고 그 양측에 분리 형성된다.
이때, X 전극(7)은 제1 격벽부재(7a)와 동일한 높이(z 축 방향)로 전면기판(1)과 배면기판(3) 사이에 배치되고, Y 전극(9)은 제2 격벽부재(9a)와 동일한 높이(z 축 방향)로 전면기판(7)과 배면기판(9) 사이에 배치된다.
이 X, Y 전극(7, 9)은 제1, 제2 격벽부재(7a, 9a) 각각에 증착 등의 방법으로 도전체를 도포하고, 이 도전체층에 유전체를 도포하는 공정에 의하여 형성된다. 따라서 X 전극(7)은 제1 격벽부재(9a)의 양측에 형성되어 유전층(21)으로 덮여지고, Y 전극(9)은 제2 격벽부재(9a)의 양측에 형성되어 유전층(21)으로 덮여진다. 제1 실시예에서와 같이, 이 분리된 X 전극(7)에는 동일한 유지 전압이 인가되고, 분리된 Y 전극(9)에도 동일한 유지 전압이 인가되어야 X, Y 전극(7, 9)이 교호적으로 배치되는 효과를 얻게 된다.
도 5는 도 1의 A-A선에 따른 제3 실시예의 단면도이다.
이 도면을 참조하여 제3 실시예를 설명하면, 제3 실시예는 제2 실시예와 전체적인 구성에서 동일 내지 유사하므로 여기서는 서로 같은 부분에 대하여 상세한 설명을 생략하고 서로 다른 부분에 대하여 설명한다.
제2 실시예는 X, Y 전극(7, 9)을 제1, 제2 격벽부재(7a, 9a)와 동일한 높이로 형성하고 있으나, 제3 실시예는 X, Y 전극(7, 9)을 제1, 제2 격벽부재(7a, 9a)의 높이보다 낮은 높이로 형성하고 있다. 이때, X, Y 전극(7, 9)은 전면기판(1)과 배면기판(3) 사이에 형성되는 방전셀(11R, 11G, 11B)의 높이 방향(z 축 방향)으로 중앙에 위치한다. 따라서 X, Y 전극(7, 9)과 이 X, Y 전극(7, 9)에 의하여 덮여지지 않는 제1, 제2 격벽부재(7a, 9a) 부분은 유전층(21)으로 덮여진다. 이 제3 실시예는 제2 실시예와 함께 X, Y 전극(7, 9)을 다양하게 구현할 수 있다는 것을 보여 준다.
상기 실시예들과 같은 본 발명은 X, Y 전극(7, 9)을 방전셀(11R, 11G, 11B)의 양측에 격리시켜 형성하므로 쇼트의 가능성을 제거할 수 있다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 폐쇄형 방전셀의 양측을 격벽으로 형성하고 방전셀의 다른 양측을 제1, 제2 전극(X, Y 전극)으로 형성하여, 제1, 제2 전극 사이에서 대항 방전이 일어나게 하여 면방전보다 원활한 방전을 가능하게 하고, 이 방전셀에서 어드레스전극과 교차되는 제3 전극(M 전극)을 전면기판에 형성하므로 방전 영역에서 가시광의 차단을 최소화하여 방전 효율을 향상시키는 효과가 있다.

Claims (17)

  1. 서로 대향 배치되는 제1 기판 및 제2 기판과;
    상기 제1 기판과 제2 기판의 사이공간에 배치되어 폐쇄형 방전셀의 양측을 형성하는 다수의 격벽들과;
    상기 격벽들과 교차하는 방향으로 신장 형성되어 상기 방전셀의 다른 양측을 각각 형성하며, 연속적으로 형성되는 방전셀들에 대하여 교호적으로 배치되는 제1 전극들 및 제2 전극들과;
    상기 격벽들 및 제1 전극들과 제2 전극들에 의하여 구획되는 상기 방전셀들 내에 각각 형성되는 형광체층들과;
    상기 제2 기판에 형성되는 어드레스전극들; 및
    상기 어드레스전극들과 교차하는 방향으로 제1 기판에 신장 형성되는 제3 전극들을 포함하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 방전셀은 어드레스전극의 신장 방향으로 형성되는 격벽들 및 이 격벽들과 교차하는 방향으로 배치되는 제1 전극들과 제2 전극들에 의하여, 4각형으로 형성되는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 제1 전극과 제2 전극은 어드레스전극의 신장 방향으로 인접하는 방전셀에 공통으로 작용하도록 배치되는 플라즈마 디스플레이 패널.
  4. 제 1 항에 있어서,
    상기 제1 전극과 제2 전극 및 제3 전극은 제1 기판과 제2 기판 사이의 공간에서 제1 전극-제3 전극-제2 전극-제3 전극-제1 전극의 순서로 반복 배치되는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 제1 전극과 제2 전극은 띠 형상으로 이루어져, 어드레스전극의 신장 방향으로 방전셀의 양측에 평행하게 면(面) 대항 배치되는 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서,
    상기 제1 전극 및 제2 전극은 전기 전도성이 우수한 금속 재질로 형성되는 플라즈마 디스플레이 패널.
  7. 제 1 항에 있어서,
    상기 제1 전극 및 제2 전극은 어드레스전극의 신장 방향 양면에 유전층을 구비하는 플라즈마 디스플레이 패널.
  8. 제 7 항에 있어서,
    상기 유전층은 형광체층으로 덮여지는 플라즈마 디스플레이 패널.
  9. 제 1 항에 있어서,
    상기 제3 전극은 제1 전극과 제2 전극 사이에 대응하는 제1 기판상에 이들과 나란하게 신장 형성되는 투명전극과, 이 투명전극 상에 같은 방향으로 신장 형성되는 버스전극을 포함하는 플라즈마 디스플레이 패널.
  10. 제 9 항에 있어서,
    상기 버스전극의 폭은 투명전극의 폭보다 좁게 형성되는 플라즈마 디스플레이 패널.
  11. 제 9 항에 있어서,
    상기 제3 전극은 유전층과 MgO 보호막으로 덮여지는 플라즈마 디스플레이 패널.
  12. 제 1 항에 있어서,
    상기 방전셀은 어드레스전극의 신장 방향으로 형성되는 격벽들 및 이 격벽들과 교차하는 방향으로 배치되는 제1 전극과 제2 전극에 의하여, 4각형으로 형성되 며,
    상기 제1 전극은 제1 격벽부재를 사이에 두고 그 양측에 각각 분리 형성되고,
    상기 제2 전극은 제2 격벽부재를 사이에 두고 그 양측에 각각 분리 형성되는 플라즈마 디스플레이 패널.
  13. 제 12 항에 있어서,
    상기 제1 전극은 제1 격벽부재와 동일한 높이로 제1 기판과 제2 기판 사이에 배치되고,
    상기 제2 전극은 제2 격벽부재와 동일한 높이로 제1 기판과 제2 기판 사이에 배치되는 플라즈마 디스플레이 패널.
  14. 제 13 항에 있어서,
    상기 제1 격벽부재와 동일한 높이를 가지는 제1 전극은 유전층으로 덮여지고,
    상기 제2 격벽부재와 동일한 높이를 가지는 제2 전극은 유전층으로 덮여지는 플라즈마 디스플레이 패널.
  15. 제 1 항에 있어서,
    상기 제1 전극은 제1 격벽부재의 높이 보다 낮은 높이로 제1 기판과 제2 기 판 사이에 배치되고,
    상기 제2 전극은 제2 격벽부재의 높이 보다 낮은 높이로 제1 기판과 제2 기판 사이에 배치되는 플라즈마 디스플레이 패널.
  16. 제 15 항에 있어서,
    상기 제1 전극과 제2 전극은 제1 기판과 제2 기판 사이의 방전셀의 높이 방향 중앙에 위치하는 플라즈마 디스플레이 패널.
  17. 제 15 항에 있어서,
    상기 제1 격벽부재의 높이보다 낮은 높이를 가지는 제1 전극과 이 제1 전극으로 덮여지지 않는 제1 격벽부재 부분은 유전층으로 덮여지고,
    상기 제2 격벽부재의 높이보다 낮은 높이를 가지는 제2 전극과 이 제2 전극으로 덮여지지 않는 제2 격벽부재 부분은 유전층으로 덮여지는 플라즈마 디스플레이 패널.
KR1020040050879A 2004-06-30 2004-06-30 플라즈마 디스플레이 패널 Expired - Fee Related KR100542204B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020040050879A KR100542204B1 (ko) 2004-06-30 2004-06-30 플라즈마 디스플레이 패널
US11/150,148 US7449836B2 (en) 2004-06-30 2005-06-13 Plasma display panel (pdp) having first, second, third and address electrodes
CNB2005100799265A CN100347804C (zh) 2004-06-30 2005-06-27 等离子体显示面板
JP2005190184A JP2006019291A (ja) 2004-06-30 2005-06-29 プラズマ表示パネル

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040050879A KR100542204B1 (ko) 2004-06-30 2004-06-30 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060001721A KR20060001721A (ko) 2006-01-06
KR100542204B1 true KR100542204B1 (ko) 2006-01-10

Family

ID=35513183

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040050879A Expired - Fee Related KR100542204B1 (ko) 2004-06-30 2004-06-30 플라즈마 디스플레이 패널

Country Status (4)

Country Link
US (1) US7449836B2 (ko)
JP (1) JP2006019291A (ko)
KR (1) KR100542204B1 (ko)
CN (1) CN100347804C (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100684757B1 (ko) * 2005-06-27 2007-02-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100922749B1 (ko) * 2006-03-28 2009-10-22 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20090095301A (ko) * 2008-03-05 2009-09-09 삼성에스디아이 주식회사 평판 디스플레이 장치
US20100052529A1 (en) * 2008-09-02 2010-03-04 Tae-Jun Kim Plasma display panel

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2917279B2 (ja) 1988-11-30 1999-07-12 富士通株式会社 ガス放電パネル
JP3015093B2 (ja) 1990-10-22 2000-02-28 富士通株式会社 プラズマディスプレイパネルおよびその製造方法
US6097357A (en) 1990-11-28 2000-08-01 Fujitsu Limited Full color surface discharge type plasma display device
JP3259253B2 (ja) 1990-11-28 2002-02-25 富士通株式会社 フラット型表示装置の階調駆動方法及び階調駆動装置
EP1231590A3 (en) 1991-12-20 2003-08-06 Fujitsu Limited Circuit for driving display panel
EP0554172B1 (en) 1992-01-28 1998-04-29 Fujitsu Limited Color surface discharge type plasma display device
JP3025598B2 (ja) 1993-04-30 2000-03-27 富士通株式会社 表示駆動装置及び表示駆動方法
JP2891280B2 (ja) 1993-12-10 1999-05-17 富士通株式会社 平面表示装置の駆動装置及び駆動方法
CA2149289A1 (en) * 1994-07-07 1996-01-08 Yoshifumi Amano Discharge display apparatus
JP3163563B2 (ja) 1995-08-25 2001-05-08 富士通株式会社 面放電型プラズマ・ディスプレイ・パネル及びその製造方法
JP2845183B2 (ja) 1995-10-20 1999-01-13 富士通株式会社 ガス放電パネル
JPH09199039A (ja) * 1996-01-11 1997-07-31 Hitachi Ltd ガス放電型表示パネル及びその製造方法
JP3818715B2 (ja) 1997-01-16 2006-09-06 株式会社日立製作所 表示用放電管
JP3687715B2 (ja) * 1997-08-13 2005-08-24 富士通株式会社 Ac型プラズマディスプレイパネル
TW392186B (en) * 1997-12-01 2000-06-01 Hitachi Ltd Plasma display panel and image display using the same
JP3424587B2 (ja) 1998-06-18 2003-07-07 富士通株式会社 プラズマディスプレイパネルの駆動方法
JP2000133144A (ja) * 1998-10-29 2000-05-12 Kyocera Corp プラズマディスプレイパネル用基板およびその製造方法
JP2000331615A (ja) * 1999-05-20 2000-11-30 Fujitsu Ltd プラズマディスプレイパネル及びその駆動方法
JP4030685B2 (ja) 1999-07-30 2008-01-09 三星エスディアイ株式会社 プラズマディスプレイおよびその製造方法
JP2001325888A (ja) 2000-03-09 2001-11-22 Samsung Yokohama Research Institute Co Ltd プラズマディスプレイ及びその製造方法
JP2001273855A (ja) * 2000-03-28 2001-10-05 Sony Corp 交流駆動型プラズマ表示装置
JP2002287694A (ja) * 2001-03-26 2002-10-04 Hitachi Ltd プラズマディスプレイパネルの駆動方法、駆動回路及び画像表示装置
JP2003203571A (ja) * 2002-01-08 2003-07-18 Pioneer Electronic Corp プラズマディスプレイパネル
JP2003338246A (ja) 2002-05-21 2003-11-28 Sony Corp プラズマ表示装置およびその製造方法
JP2004241379A (ja) 2003-01-15 2004-08-26 Toray Ind Inc プラズマディスプレイ部材およびプラズマディスプレイ、並びにプラズマディスプレイ部材の製造方法

Also Published As

Publication number Publication date
CN100347804C (zh) 2007-11-07
US20060001378A1 (en) 2006-01-05
KR20060001721A (ko) 2006-01-06
JP2006019291A (ja) 2006-01-19
CN1716498A (zh) 2006-01-04
US7449836B2 (en) 2008-11-11

Similar Documents

Publication Publication Date Title
KR100578878B1 (ko) 플라즈마 디스플레이 패널
KR100542204B1 (ko) 플라즈마 디스플레이 패널
KR100615304B1 (ko) 플라즈마 디스플레이 패널
US20060164012A1 (en) Plasma display panel (PDP) and flat panel display including the PDP
KR100590104B1 (ko) 플라즈마 디스플레이 패널
KR100599688B1 (ko) 플라즈마 디스플레이 패널
KR100599689B1 (ko) 플라즈마 디스플레이 패널
KR100560543B1 (ko) 플라즈마 디스플레이 패널
KR100590037B1 (ko) 플라즈마 디스플레이 패널
KR100751371B1 (ko) 플라즈마 디스플레이 패널
KR100590057B1 (ko) 플라즈마 디스플레이 패널
KR100590056B1 (ko) 플라즈마 디스플레이 패널
KR100551056B1 (ko) 플라즈마 디스플레이 패널
KR100667926B1 (ko) 플라즈마 디스플레이 패널
KR100647601B1 (ko) 플라즈마 디스플레이 패널
KR100590076B1 (ko) 플라즈마 디스플레이 패널
KR100589348B1 (ko) 플라즈마 디스플레이 패널
KR100599779B1 (ko) 플라즈마 디스플레이 패널
KR100578986B1 (ko) 플라즈마 디스플레이 패널
KR100717786B1 (ko) 플라즈마 디스플레이 패널
KR100590079B1 (ko) 플라즈마 디스플레이 패널
KR100684749B1 (ko) 플라즈마 디스플레이 패널
KR100592308B1 (ko) 플라즈마 디스플레이 패널
KR100578927B1 (ko) 플라즈마 디스플레이 패널
KR20050117015A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20040630

PA0201 Request for examination
E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20051220

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20060103

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20060104

End annual number: 3

Start annual number: 1

PG1501 Laying open of application
PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20090105

Start annual number: 4

End annual number: 4

FPAY Annual fee payment

Payment date: 20091229

Year of fee payment: 5

PR1001 Payment of annual fee

Payment date: 20091229

Start annual number: 5

End annual number: 5

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee