KR100476895B1 - 가변 가능한 데이터 전송 모드를 갖는 인터페이스 장치 및그것의 동작 방법 - Google Patents
가변 가능한 데이터 전송 모드를 갖는 인터페이스 장치 및그것의 동작 방법 Download PDFInfo
- Publication number
- KR100476895B1 KR100476895B1 KR10-2002-0028063A KR20020028063A KR100476895B1 KR 100476895 B1 KR100476895 B1 KR 100476895B1 KR 20020028063 A KR20020028063 A KR 20020028063A KR 100476895 B1 KR100476895 B1 KR 100476895B1
- Authority
- KR
- South Korea
- Prior art keywords
- bus
- host
- address
- bit
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
- G06F13/1678—Details of memory controller using bus width
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4009—Coupling between buses with data restructuring
- G06F13/4018—Coupling between buses with data restructuring with data-width conversion
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Information Transfer Systems (AREA)
Abstract
Description
Claims (24)
- 호스트와 m-비트 단위로 인터페이스하는 인터페이스 장치에 있어서:데이터를 저장하기 위한 선입선출 메모리와;상기 인터페이스 장치의 데이터 전송 모드가 멀티 전송 모드인 지의 여부를 나타내는 모드 플래그 신호를 발생하되, 상기 멀티 전송 모드에서는 n-비트 데이터 (여기서, n은 m의 정수배)가 상기 인터페이스 장치에서 n-비트 버스로 전송되는 플래그 신호 발생 회로와;상기 모드 플래그 신호가 상기 멀티 전송 모드를 나타낼 때, 상기 호스트로부터 전달된 어드레스가 데이터 폭-얼라인된 어드레스인지 여부를 나타내는 제 1 검출 신호와 상기 호스트로부터 전달된 어드레스가 데이터 폭-얼라인된 어드레스 범위에 속하는 지의 여부를 나타내는 제 2 검출 신호를 발생하는 어드레스 점검 회로와; 그리고상기 모드 플래그 신호가 상기 멀티 전송 모드를 나타낼 때, 상기 제 1 및 제 2 검출 신호들에 응답하여 상기 호스트로부터 전달되는 m-비트 데이터가 연속적으로 상기 선입선출 메모리에 저장되게 하는 제어 회로를 포함하며,상기 제어 회로는 상기 선입선출 메모리에 상기 n-비트 데이터가 모두 저장될 때 상기 선입선출 메모리에 저장된 n-비트 데이터가 버스 인터페이스를 통해 한번에 상기 n-비트 버스로 전달되게 하는 것을 특징으로 하는 인터페이스 장치.
- 제 1 항에 있어서,상기 호스트로부터 데이터 폭-얼라인된 어드레스들이 연속적으로 입력될 때, 상기 제어 회로는 상기 선입선출 메모리를 초기화함과 동시에 상기 후자의 데이터 폭-얼라인된 어드레스에 대응하는 m-비트 데이터가 상기 선입선출 메모리에 저장되게 하는 것을 특징으로 하는 인터페이스 장치.
- 제 1 항에 있어서,상기 플래그 신호 발생 회로는 상기 모드 플래그 신호가 상기 멀티 전송 모드와 단일 전송 모드 중 어느 하나를 나타내도록 상기 호스트에 의해서 프로그램되며, 상기 단일 전송 모드에서는 상기 호스트로부터 전송되는 m-비트 데이터가 직접 상기 n-비트 버스로 전송되는 것을 특징으로 하는 인터페이스 장치.
- 제 1 항에 있어서,상기 멀티 전송 모드시 상기 n-비트 버스로부터 n-비트 데이터가 전송될 때, 상기 제어 회로는 상기 n-비트 데이터가 상기 선입선출 메모리에 저장되게 하는 것을 특징으로 하는 인터페이스 장치.
- 제 4 항에 있어서,상기 n-비트 버스로부터 전송된 n-비트 데이터가 상기 선입선출 메모리에 저장됨과 동시에, 상기 n-비트 데이터 중 m-비트 데이터는 상기 호스트로 전송되는 것을 특징으로 하는 인터페이스 장치.
- 제 5 항에 있어서,상기 멀티 전송 모드시 데이터 폭-얼라인된 어드레스 범위에 속하는 어드레스가 상기 호스트로부터 입력될 때, 상기 선입선출 메모리에 저장된 나머지 데이터가 상기 호스트로 전송되는 것을 특징으로 하는 인터페이스 장치.
- 제 1 항 또는 제 3 항에 있어서,상기 모드 플래그 신호가 상기 단일 전송 모드를 나타낼 때, 상기 호스트로부터 전송되는 m-비트 데이터는 바로 상기 n-비트 버스로 전송되는 것을 특징으로 하는 인터페이스 장치.
- 제 1 항에 있어서,상기 선입선출 메모리에 대한 읽기/쓰기 동작은 상기 데이터 폭-얼라인된 어드레스 범위 내에서는 어드레스 순서에 관계없이 수행되는 것을 특징으로 하는 인터페이스 장치.
- 삭제
- n-비트 버스와;상기 n-비트 버스를 중재하는 버스 중재기와;상기 n-비트 버스에 연결되며, 호스트와 m-비트 단위 (여기서, n은 m의 정수배)로 인터페이스하는 인터페이스 장치와; 그리고상기 버스에 연결되며, 외부 메모리의 액세스를 제어하는 메모리 컨트롤러를 포함하며, 상기 인터페이스 장치는데이터를 저장하기 위한 선입선출 메모리와;상기 인터페이스 장치의 데이터 전송 모드가 멀티 전송 모드인 지의 여부를 나타내는 모드 플래그 신호를 발생하되, 상기 멀티 전송 모드에서는 n-비트 데이터가 상기 인터페이스 장치에서 상기 n-비트 버스로 전송되는 플래그 신호 발생 회로와;상기 모드 플래그 신호가 상기 멀티 전송 모드를 나타낼 때, 상기 호스트로부터 전달된 어드레스가 데이터 폭-얼라인된 어드레스인지 여부를 나타내는 제 1 검출 신호와 상기 호스트로부터 전달된 어드레스가 데이터 폭-얼라인된 어드레스 범위에 속하는 지의 여부를 나타내는 제 2 검출 신호를 발생하는 어드레스 점검 회로와; 그리고상기 모드 플래그 신호가 상기 멀티 전송 모드를 나타낼 때, 상기 제 1 및 제 2 검출 신호들에 응답하여 상기 호스트로부터 전달되는 m-비트 데이터가 연속적으로 상기 선입선출 메모리에 저장되게 하는 제어 회로를 포함하며,상기 제어 회로는 상기 선입선출 메모리에 상기 n-비트 데이터가 모두 저장될 때 상기 버스 중재기에 버스 사용을 요구하고, 상기 버스 사용이 허용되면 상기 선입선출 메모리에 저장된 n-비트 데이터가 버스 인터페이스를 통해 한번에 상기 n-비트 버스로 전달되게 하는 복합칩.
- 제 10 항에 있어서,상기 호스트로부터 데이터 폭-얼라인된 어드레스들이 연속적으로 입력될 때, 상기 제어 회로는 상기 선입선출 메모리를 초기화함과 동시에 상기 후자의 데이터 폭-얼라인된 어드레스에 대응하는 m-비트 데이터가 상기 선입선출 메모리에 저장되게 하는 복합칩.
- 제 10 항에 있어서,상기 플래그 신호 발생 회로는 상기 모드 플래그 신호가 상기 멀티 전송 모드와 단일 전송 모드 중 어느 하나를 나타내도록 상기 호스트에 의해서 프로그램되며, 상기 단일 전송 모드에서는 상기 호스트로부터 전송되는 m-비트 데이터가 직접 상기 n-비트 버스로 전송되는 복합칩.
- 제 10 항에 있어서,상기 제어 회로는 상기 멀티 전송 모드시 상기 n-비트 버스로부터 전송되는 n-비트 데이터가 상기 선입선출 메모리에 저장되게 하는 복합칩.
- 제 13 항에 있어서,상기 n-비트 버스로부터 전송된 n-비트 데이터가 상기 선입선출 메모리에 저장됨과 동시에, 상기 n-비트 데이터 중 m-비트 데이터는 상기 호스트로 전송되는 복합칩.
- 제 14 항에 있어서,상기 선입선출 메모리의 나머지 데이터는 데이터 폭-얼라인된 어드레스 범위에 속하는 어드레스가 상기 호스트로부터 입력될 때 상기 호스트로 전송되는 복합칩.
- 제 10 항 또는 제 12 항에 있어서,상기 모드 플래그 신호가 상기 단일 전송 모드를 나타낼 때, 상기 호스트로부터 전송되는 m-비트 데이터는 바로 상기 n-비트 버스로 전송되는 복합칩.
- 제 10 항에 있어서,상기 선입선출 메모리에 대한 읽기/쓰기 동작은 데이터 폭-얼라인된 어드레스 범위 내에서는 어드레스 순서에 관계없이 수행되는 복합칩.
- 삭제
- 호스트와 m-비트 단위로 인터페이스하는 인터페이스 장치의 동작 방법에 있어서:상기 인터페이스 장치에서 n-비트 버스로 n-비트 데이터 (여기서, n은 m의 정수배)가 전송되는 멀티 전송 모드 동안, 상기 호스트로부터 전송된 제 1 어드레스가 데이터 폭-얼라인된 어드레스일 때 상기 제 1 어드레스에 대응하는 m-비트 데이터를 선입선출 메모리에 저장하는 단계와;상기 호스트로부터 전송된 제 2 어드레스가 데이터 폭-얼라인된 어드레스 범위에 속할 때 상기 제 2 어드레스에 대응하는 m-비트 데이터를 상기 선입선출 메모리에 저장하는 단계와;상기 선입선출 메모리가 상기 n-비트 데이터만큼 채워지면, 버스 중재기에 버스 사용을 요청하는 단계와; 그리고버스 사용이 허용될 때 상기 선입선출 메모리에 저장된 n-비트 데이터를 상기 n-비트 버스로 전송하는 단계를 포함하는 것을 특징으로 하는 방법.
- 제 19 항에 있어서,상기 제 2 어드레스가 데이터 폭-얼라인된 어드레스일 때, 상기 제 2 어드레스에 대응하는 데이터는 상기 제 1 어드레스에 대응하는 데이터 상에 덮어쓰여지는 것을 특징으로 하는 방법.
- 제 19 항에 있어서,상기 n-비트 버스로 m-비트 데이터가 전송되는 단일 전송 모드 동안, 상기 호스트로부터 어드레스가 입력되면 버스 중재기에 버스 사용을 요청하는 단계와; 그리고상기 버스 사용이 허용되면, 상기 어드레스에 대응하는 m-비트 데이터를 상기 n-비트 버스로 전송하는 단계를 더 포함하는 것을 특징으로 하는 방법.
- 호스트와 m-비트 단위로 인터페이스하는 인터페이스 장치의 동작 방법에 있어서:n-비트 버스로부터 상기 인터페이스 장치로 n-비트 데이터 (여기서, n은 m의 정수배)가 전송되는 멀티 전송 모드 동안, 상기 호스트로부터 전송된 제 1 어드레스가 데이터 폭-얼라인된 어드레스인 지의 여부를 판별하는 단계와;상기 호스트로부터 전송된 제 1 어드레스가 데이터 폭-얼라인된 어드레스일 때, 버스 중재기에 버스 사용을 요청하는 단계와;상기 제 1 어드레스에 대응하는 n-비트 데이터를 선입선출 메모리에 저장함과 동시에 상기 n-비트 데이터 중 m-비트 데이터를 상기 호스트로 전송하는 단계와; 그리고데이터 폭-얼라인된 어드레스 범위에 속하는 제 2 어드레스가 상기 호스트로부터 전송될 때, 상기 선입선출 메모리에 저장된 나머지 데이터를 상기 호스트로 전송하는 단계를 포함하는 것을 특징으로 하는 방법.
- 제 22 항에 있어서,상기 호스트로부터 전송된 제 2 어드레스가 데이터 폭-얼라인된 어드레스일 때, 버스 사용을 요청하는 단계와 상기 호스트로 전송하는 단계가 다시 수행되는 것을 특징으로 하는 방법.
- 제 22 항에 있어서,n-비트 버스에서 상기 인터페이스 장치로 m-비트 데이터가 전송되는 단일 전송 모드 동안, 상기 호스트로부터 어드레스가 입력되면 버스 중재기에 버스 사용을 요청하는 단계와; 그리고상기 버스 사용이 허용되면, 상기 어드레스에 대응하는 m-비트 데이터가 상기 n-비트 버스에서 상기 호스트로 전송되게 하는 단계를 더 포함하는 것을 특징으로 하는 인터페이스 방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0028063A KR100476895B1 (ko) | 2002-05-21 | 2002-05-21 | 가변 가능한 데이터 전송 모드를 갖는 인터페이스 장치 및그것의 동작 방법 |
US10/364,140 US6898659B2 (en) | 2002-05-21 | 2003-02-11 | Interface device having variable data transfer mode and operation method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0028063A KR100476895B1 (ko) | 2002-05-21 | 2002-05-21 | 가변 가능한 데이터 전송 모드를 갖는 인터페이스 장치 및그것의 동작 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030090073A KR20030090073A (ko) | 2003-11-28 |
KR100476895B1 true KR100476895B1 (ko) | 2005-03-18 |
Family
ID=29546316
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2002-0028063A Expired - Fee Related KR100476895B1 (ko) | 2002-05-21 | 2002-05-21 | 가변 가능한 데이터 전송 모드를 갖는 인터페이스 장치 및그것의 동작 방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6898659B2 (ko) |
KR (1) | KR100476895B1 (ko) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020161907A1 (en) * | 2001-04-25 | 2002-10-31 | Avery Moon | Adaptive multi-protocol communications system |
TW569236B (en) * | 2002-10-03 | 2004-01-01 | Via Tech Inc | Multiple-grant controller with parallel arbitration mechanism and related method |
KR100597468B1 (ko) | 2005-02-03 | 2006-07-05 | 삼성전자주식회사 | 데이터 처리 시스템 및 송수신 모드에서의 데이터인터페이스 방법 |
DE102005026436B4 (de) * | 2005-06-08 | 2022-08-18 | Austriamicrosystems Ag | Schnittstellenanordnung, insbesondere für ein System-on-Chip, und deren Verwendung |
US7788420B2 (en) * | 2005-09-22 | 2010-08-31 | Lsi Corporation | Address buffer mode switching for varying request sizes |
US7376777B2 (en) * | 2005-09-23 | 2008-05-20 | Freescale Semiconductor, Inc. | Performing an N-bit write access to an M×N-bit-only peripheral |
CN101510185B (zh) * | 2009-04-01 | 2015-08-05 | 北京中星微电子有限公司 | 一种高速总线向低速总线写入、读取数据的方法和装置 |
JP5359603B2 (ja) * | 2009-06-25 | 2013-12-04 | セイコーエプソン株式会社 | 集積回路システム、データ書き込み方法、データ読み出し方法 |
US20120233401A1 (en) * | 2011-03-08 | 2012-09-13 | Skymedi Corporation | Embedded memory system |
CN102354304B (zh) * | 2011-09-22 | 2013-10-16 | 青岛海信信芯科技有限公司 | 数据传输方法、数据传输装置和soc芯片 |
CN105187899B (zh) * | 2015-07-22 | 2018-06-29 | 深圳市特博赛科技有限公司 | 数据传输系统 |
KR102589534B1 (ko) * | 2022-08-19 | 2023-10-16 | 주식회사 피델릭스 | 전류 소모를 저감하는 반도체 시스템의 데이터 송수신 장치 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62182857A (ja) * | 1986-02-05 | 1987-08-11 | Nec Corp | 入出力制御装置 |
JPH01161462A (ja) * | 1987-12-17 | 1989-06-26 | Mitsubishi Electric Corp | バス・インタフェース |
JPH0417051A (ja) * | 1990-05-11 | 1992-01-21 | Hitachi Ltd | データ転送方式 |
JPH08235106A (ja) * | 1994-12-13 | 1996-09-13 | Internatl Business Mach Corp <Ibm> | アップグレード・プロセッサのインタフェース方法及びシステム |
KR970049636A (ko) * | 1995-12-23 | 1997-07-29 | 문정환 | 데이타 전송 시스템 및 그 방법 |
KR20000060513A (ko) * | 1999-03-16 | 2000-10-16 | 구자홍 | 인터페이스 장치 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5535341A (en) * | 1994-02-24 | 1996-07-09 | Intel Corporation | Apparatus and method for determining the status of data buffers in a bridge between two buses during a flush operation |
US5761450A (en) * | 1994-02-24 | 1998-06-02 | Intel Corporation | Bus bridge circuit flushing buffer to a bus during one acquire/relinquish cycle by providing empty address indications |
GB2286910B (en) * | 1994-02-24 | 1998-11-25 | Intel Corp | Apparatus and method for prefetching data to load buffers in a bridge between two buses in a computer |
US5978866A (en) * | 1997-03-10 | 1999-11-02 | Integrated Technology Express, Inc. | Distributed pre-fetch buffer for multiple DMA channel device |
US6292862B1 (en) * | 1998-07-28 | 2001-09-18 | Siemens Aktiengesellschaft | Bridge module |
-
2002
- 2002-05-21 KR KR10-2002-0028063A patent/KR100476895B1/ko not_active Expired - Fee Related
-
2003
- 2003-02-11 US US10/364,140 patent/US6898659B2/en not_active Expired - Fee Related
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62182857A (ja) * | 1986-02-05 | 1987-08-11 | Nec Corp | 入出力制御装置 |
JPH01161462A (ja) * | 1987-12-17 | 1989-06-26 | Mitsubishi Electric Corp | バス・インタフェース |
JPH0417051A (ja) * | 1990-05-11 | 1992-01-21 | Hitachi Ltd | データ転送方式 |
JPH08235106A (ja) * | 1994-12-13 | 1996-09-13 | Internatl Business Mach Corp <Ibm> | アップグレード・プロセッサのインタフェース方法及びシステム |
KR970049636A (ko) * | 1995-12-23 | 1997-07-29 | 문정환 | 데이타 전송 시스템 및 그 방법 |
KR0157924B1 (ko) * | 1995-12-23 | 1998-12-15 | 문정환 | 데이타 전송 시스템 및 그 방법 |
KR20000060513A (ko) * | 1999-03-16 | 2000-10-16 | 구자홍 | 인터페이스 장치 |
Also Published As
Publication number | Publication date |
---|---|
US6898659B2 (en) | 2005-05-24 |
US20030221038A1 (en) | 2003-11-27 |
KR20030090073A (ko) | 2003-11-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7363396B2 (en) | Supercharge message exchanger | |
US6353867B1 (en) | Virtual component on-chip interface | |
US7680968B2 (en) | Switch/network adapter port incorporating shared memory resources selectively accessible by a direct execution logic element and one or more dense logic devices in a fully buffered dual in-line memory module format (FB-DIMM) | |
US7424552B2 (en) | Switch/network adapter port incorporating shared memory resources selectively accessible by a direct execution logic element and one or more dense logic devices | |
KR20040044366A (ko) | 공유 메모리 데이터 전송장치 | |
WO2005091812A2 (en) | Pvdm (packet voice data module) generic bus protocol | |
KR100476895B1 (ko) | 가변 가능한 데이터 전송 모드를 갖는 인터페이스 장치 및그것의 동작 방법 | |
CN101510185A (zh) | 一种高速总线向低速总线写入、读取数据的方法和装置 | |
US6425071B1 (en) | Subsystem bridge of AMBA's ASB bus to peripheral component interconnect (PCI) bus | |
US6742142B2 (en) | Emulator, a data processing system including an emulator, and method of emulation for testing a system | |
US11169947B2 (en) | Data transmission system capable of transmitting a great amount of data | |
US20100318690A1 (en) | Card host lsi and set device including the same | |
JP4215417B2 (ja) | プロセッサ・ローカル・バス・システムでのバス最適化の方法および装置 | |
EP0690382B1 (en) | Computer system with a multiplexed address bus and pipelined write operations | |
US7114019B2 (en) | System and method for data transmission | |
CN116107950A (zh) | 数据处理装置、通信系统、芯片、板卡、电子设备 | |
CN113704151A (zh) | 基于TileLink总线的芯片互联架构及互联方法 | |
KR0170742B1 (ko) | 엠버스를 이용한 데이터 전송 방법 | |
KR100252508B1 (ko) | 통신처리시스템의 프로세서 보드에서 롬 인터페이스장치 | |
KR100369363B1 (ko) | 메모리를 이용한 호스트 시스템과 로컬 시스템 내부의마이크로컨트롤러 사이의 데이터 전송 및 수신 장치 | |
JPH0214744B2 (ko) | ||
JPH02211571A (ja) | 情報処理装置 | |
KR20050076527A (ko) | 다중 입출력 장치를 이용한 인터페이스 장치 | |
KR20050067324A (ko) | 마스터/슬레이브 디바이스간의 인터페이스 장치 및 그 방법 | |
JP2003050775A (ja) | データ転送装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20020521 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20040430 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20041220 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20050307 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee | ||
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee | ||
PR1001 | Payment of annual fee | ||
PR1001 | Payment of annual fee | ||
PR1001 | Payment of annual fee | ||
FPAY | Annual fee payment |
Payment date: 20120229 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee | ||
FPAY | Annual fee payment |
Payment date: 20130228 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee | ||
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |