KR100332455B1 - 반도체 장치의 가변 임피던스 콘트롤회로 및 오프 칩 드라이버회로와 가변 임피던스 콘트롤 방법 - Google Patents
반도체 장치의 가변 임피던스 콘트롤회로 및 오프 칩 드라이버회로와 가변 임피던스 콘트롤 방법 Download PDFInfo
- Publication number
- KR100332455B1 KR100332455B1 KR1019990032546A KR19990032546A KR100332455B1 KR 100332455 B1 KR100332455 B1 KR 100332455B1 KR 1019990032546 A KR1019990032546 A KR 1019990032546A KR 19990032546 A KR19990032546 A KR 19990032546A KR 100332455 B1 KR100332455 B1 KR 100332455B1
- Authority
- KR
- South Korea
- Prior art keywords
- array
- power supply
- supply voltage
- impedance control
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
- H03K17/162—Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
- H03K17/163—Soft switching
- H03K17/164—Soft switching using parallel switching arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Logic Circuits (AREA)
Abstract
Description
Claims (9)
- 임피던스 콘트롤을 위한 업/다운 카운팅 신호에 응답하는 어레이 구동부와, 상기 어레이 구동부에 의해 제어되는 임피던스 매칭용 트랜지스터 어레이를 가지는 반도체 장치의 가변 임피던스 콘트롤회로에 있어서:상기 어레이 구동부는 제1전원전압과 제2전원전압에 의해 내부의 각 소자들이 구별적으로 동작하고, 상기 임피던스 매칭용 트랜지스터 어레이는 상기 제2전원전압에 의해 내부의 각 소자들이 동작하는 구조를 가짐을 특징으로 하는 회로.
- 제1항에 있어서, 상기 제1전원전압은 상기 제2전원전압보다 높은 레벨의 전압임을 특징으로 하는 회로.
- 제1항에 있어서, 상기 어레이 구동부는 씨모오스 인버터들로 이루어져 있으며 상기 트랜지스터 어레이를 직접적으로 구동하는 인버터들에 상기 제2전원전압이 동작전압으로서 제공됨을 특징으로 하는 회로.
- 제1항에 있어서, 상기 트랜지스터 어레이는 서로 다른 게이트 길이를 가지는복수의 피모오스 트랜지스터로 이루어진 피모오스 어레이와, 서로 다른 게이트 길이를 가지는 복수의 엔모오스 트랜지스터로 이루어진 엔모오스 어레이로 구성됨을 특징으로 하는 회로.
- 출력버퍼내에 위치되며 임피던스 제어코드 데이터에 응답하는 어레이 구동부와, 상기 어레이 구동부에 의해 제어되는 임피던스 매칭용 트랜지스터 어레이를 가지는 반도체 장치의 오프 칩 드라이브회로에 있어서:상기 어레이 구동부는 제1전원전압과 제2전원전압에 의해 내부의 각 소자들이 구별적으로 동작하고, 상기 임피던스 매칭용 트랜지스터 어레이는 상기 제2전원전압에 의해 내부의 각 트랜지스터 소자들이 동작하는 구조를 구비함을 특징으로 하는 회로.
- 제5항에 있어서, 상기 제1전원전압은 상기 제2전원전압보다 높은 레벨의 전압임을 특징으로 하는 회로.
- 제5항에 있어서, 상기 어레이 구동부는 씨모오스 인버터들로 이루어져 있으며 상기 트랜지스터 어레이를 직접적으로 구동하는 인버터들에 상기 제2전원전압이 동작전압으로서 제공됨을 특징으로 하는 회로.
- 제5항에 있어서, 상기 트랜지스터 어레이는 복수의 피모오스 트랜지스터로 이루어진 피모오스 어레이와, 복수의 엔모오스 트랜지스터로 이루어진 엔모오스 어레이로 구성됨을 특징으로 하는 회로.
- 임피던스 콘트롤을 위한 업/다운 카운팅 신호에 응답하는 어레이 구동부와, 상기 어레이 구동부에 의해 제어되는 임피던스 매칭용 트랜지스터 어레이를 가지는 반도체 장치의 가변 임피던스 콘트롤 방법에 있어서:상기 어레이 구동부의 내부 각소자들에 제1전원전압과 제2전원전압을 구별적으로 인가하는 단계와;상기 임피던스 매칭용 트랜지스터 어레이의 내부 각 소자들에 상기 제2전원전압을 인가하는 단계를 가지고,출력 임피던스를 외부 반도체 소자의 임피던스와 매칭하는 가변 임피던스 콘트롤을 수행하는 것을 특징으로 하는 방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990032546A KR100332455B1 (ko) | 1999-08-09 | 1999-08-09 | 반도체 장치의 가변 임피던스 콘트롤회로 및 오프 칩 드라이버회로와 가변 임피던스 콘트롤 방법 |
US09/635,294 US6456124B1 (en) | 1999-08-09 | 2000-08-09 | Method and apparatus for controlling impedance of an off-chip driver circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990032546A KR100332455B1 (ko) | 1999-08-09 | 1999-08-09 | 반도체 장치의 가변 임피던스 콘트롤회로 및 오프 칩 드라이버회로와 가변 임피던스 콘트롤 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010017170A KR20010017170A (ko) | 2001-03-05 |
KR100332455B1 true KR100332455B1 (ko) | 2002-04-13 |
Family
ID=19606562
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990032546A Expired - Fee Related KR100332455B1 (ko) | 1999-08-09 | 1999-08-09 | 반도체 장치의 가변 임피던스 콘트롤회로 및 오프 칩 드라이버회로와 가변 임피던스 콘트롤 방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6456124B1 (ko) |
KR (1) | KR100332455B1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7148721B2 (en) | 2003-08-19 | 2006-12-12 | Samsung Electronics Co., Ltd. | Semiconductor integrated circuit device capable of controlling impedance |
KR101174846B1 (ko) | 2007-08-17 | 2012-08-20 | 삼성전자주식회사 | 레벨 시프터 및 이를 이용한 오프 칩 드라이버를 구비하는반도체 장치 |
US10679684B2 (en) | 2018-05-29 | 2020-06-09 | SK Hynix Inc. | Data output buffer having pull-up main driver and memory device having the data output buffer |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6636821B2 (en) * | 2001-07-03 | 2003-10-21 | International Business Machines Corporation | Output driver impedance calibration circuit |
US6657906B2 (en) * | 2001-11-28 | 2003-12-02 | Micron Technology, Inc. | Active termination circuit and method for controlling the impedance of external integrated circuit terminals |
US6876224B2 (en) * | 2002-11-05 | 2005-04-05 | Hewlett-Packard Development Company, L.P. | Method and apparatus for high speed bus having adjustable, symmetrical, edge-rate controlled, waveforms |
US6894529B1 (en) | 2003-07-09 | 2005-05-17 | Integrated Device Technology, Inc. | Impedance-matched output driver circuits having linear characteristics and enhanced coarse and fine tuning control |
KR100500921B1 (ko) * | 2003-08-25 | 2005-07-14 | 주식회사 하이닉스반도체 | 데이터 출력드라이버의 임피던스를 조정할 수 있는 반도체메모리 장치 |
US7019553B2 (en) * | 2003-12-01 | 2006-03-28 | Micron Technology, Inc. | Method and circuit for off chip driver control, and memory device using same |
US20050127967A1 (en) * | 2003-12-10 | 2005-06-16 | Allen Andrew R. | Method and apparatus for controlling slew |
KR100610007B1 (ko) * | 2004-06-14 | 2006-08-08 | 삼성전자주식회사 | 임피던스 랜지 시프팅 기능을 갖는 반도체 장치의프로그래머블 임피던스 콘트롤 회로 및 그에 따른임피던스 랜지 시프팅 방법 |
KR100743623B1 (ko) * | 2004-12-22 | 2007-07-27 | 주식회사 하이닉스반도체 | 반도체 장치의 전류 구동 제어장치 |
US7218155B1 (en) * | 2005-01-20 | 2007-05-15 | Altera Corporation | Techniques for controlling on-chip termination resistance using voltage range detection |
US7215579B2 (en) | 2005-02-18 | 2007-05-08 | Micron Technology, Inc. | System and method for mode register control of data bus operating mode and impedance |
KR100702838B1 (ko) * | 2005-05-09 | 2007-04-03 | 삼성전자주식회사 | 반도체 장치에서의 임피던스 콘트롤러블 출력 구동회로 및그에 따른 임피던스 콘트롤 방법 |
KR100772533B1 (ko) * | 2006-09-27 | 2007-11-01 | 주식회사 하이닉스반도체 | 온 다이 터미네이션 회로 및 그의 구동 방법 |
US7411407B2 (en) * | 2006-10-13 | 2008-08-12 | Agilent Technologies, Inc. | Testing target resistances in circuit assemblies |
US7902875B2 (en) | 2006-11-03 | 2011-03-08 | Micron Technology, Inc. | Output slew rate control |
US7646229B2 (en) * | 2006-11-03 | 2010-01-12 | Micron Technology, Inc. | Method of output slew rate control |
US7656209B2 (en) * | 2006-11-03 | 2010-02-02 | Micron Technology, Inc. | Output slew rate control |
KR100942955B1 (ko) * | 2008-07-14 | 2010-02-17 | 주식회사 하이닉스반도체 | 터미네이션 저항회로 |
US8985850B1 (en) * | 2009-10-30 | 2015-03-24 | Cypress Semiconductor Corporation | Adaptive gate driver strength control |
JP2011124683A (ja) * | 2009-12-09 | 2011-06-23 | Toshiba Corp | 出力バッファ回路、入力バッファ回路、及び入出力バッファ回路 |
KR20160056618A (ko) | 2014-11-12 | 2016-05-20 | 삼성전자주식회사 | 온다이 터미네이션 회로 및 온다이 터미네이션 방법 |
KR20170061418A (ko) | 2015-11-26 | 2017-06-05 | 삼성전자주식회사 | 스트레스 인가 모드를 갖는 캘리브레이션 회로 및 이를 포함하는 메모리 장치 |
US10135443B1 (en) | 2017-08-03 | 2018-11-20 | Bae Systems Information And Electronic Systems Integration Inc. | Extended voltage range coldspare tolerant off chip driver |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07212211A (ja) * | 1994-01-13 | 1995-08-11 | Fujitsu Ltd | 出力バッファ回路 |
US5638007A (en) * | 1995-09-26 | 1997-06-10 | Intel Corporation | Method and apparatus for limiting the slew rate of output drivers of an integrated circuit by using programmable flash cells |
US5703496A (en) * | 1995-09-26 | 1997-12-30 | Intel Corporation | Method and apparatus for limiting the slew rate of output drivers by selectively programming the threshold voltage of flash cells connected thereto |
US5592104A (en) * | 1995-12-13 | 1997-01-07 | Lsi Logic Corporation | Output buffer having transmission gate and isolated supply terminals |
JP2000040369A (ja) * | 1998-07-23 | 2000-02-08 | Mitsubishi Electric Corp | 半導体集積回路装置 |
-
1999
- 1999-08-09 KR KR1019990032546A patent/KR100332455B1/ko not_active Expired - Fee Related
-
2000
- 2000-08-09 US US09/635,294 patent/US6456124B1/en not_active Expired - Lifetime
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7148721B2 (en) | 2003-08-19 | 2006-12-12 | Samsung Electronics Co., Ltd. | Semiconductor integrated circuit device capable of controlling impedance |
DE102004041023B4 (de) * | 2003-08-19 | 2011-04-07 | Samsung Electronics Co., Ltd., Suwon | Integrierte Schaltung und zugehöriger Halbleiterspeicherbaustein |
KR101174846B1 (ko) | 2007-08-17 | 2012-08-20 | 삼성전자주식회사 | 레벨 시프터 및 이를 이용한 오프 칩 드라이버를 구비하는반도체 장치 |
US10679684B2 (en) | 2018-05-29 | 2020-06-09 | SK Hynix Inc. | Data output buffer having pull-up main driver and memory device having the data output buffer |
Also Published As
Publication number | Publication date |
---|---|
KR20010017170A (ko) | 2001-03-05 |
US6456124B1 (en) | 2002-09-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100332455B1 (ko) | 반도체 장치의 가변 임피던스 콘트롤회로 및 오프 칩 드라이버회로와 가변 임피던스 콘트롤 방법 | |
US7282955B2 (en) | Semiconductor memory device with on-die termination circuit | |
US7859296B2 (en) | Calibration circuit, on die termination device and semiconductor memory device using the same | |
US7692446B2 (en) | On-die termination device | |
US9300291B2 (en) | Dynamic impedance control for input/output buffers | |
US6034555A (en) | Semiconductor integrated circuit with input/output interface adapted for small-amplitude operation | |
US7683657B2 (en) | Calibration circuit of on-die termination device | |
US7196547B2 (en) | Level shifter and buffer circuit | |
US7573289B2 (en) | Impedance matching circuit and semiconductor memory device with the same | |
US8120381B2 (en) | Impedance adjusting device | |
US7208973B2 (en) | On die termination circuit | |
US7825683B2 (en) | On die termination device and semiconductor memory device including the same | |
US7368937B2 (en) | Input termination circuits and methods for terminating inputs | |
US7863927B2 (en) | Semiconductor device | |
CN107919148B (zh) | 使用校准电路的输出电路以及包括其的半导体器件和系统 | |
KR102297400B1 (ko) | 버퍼 회로를 포함하는 반도체 디바이스 | |
KR100937996B1 (ko) | 온다이 터미네이션 장치 | |
US6043683A (en) | Output pad circuit using control signal | |
KR950010567B1 (ko) | 반도체장치의 출력단회로 | |
US8749266B2 (en) | Data output circuit responsive to calibration code and on die termination code | |
US7292068B2 (en) | Output driver for use in semiconductor device | |
KR100942948B1 (ko) | 터미네이션 저항 회로, 온 다이 터미네이션 장치 및 반도체메모리 장치 | |
KR20100077642A (ko) | 온 다이 터미네이션 장치 및 제어방법, 그를 포함하는 반도체 메모리 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19990809 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20010731 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20020327 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20020401 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20020402 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20050310 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20060307 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20070327 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20080401 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20090316 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20100315 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20110404 Start annual number: 10 End annual number: 10 |
|
FPAY | Annual fee payment | ||
PR1001 | Payment of annual fee |
Payment date: 20120330 Start annual number: 11 End annual number: 11 |
|
FPAY | Annual fee payment | ||
PR1001 | Payment of annual fee |
Payment date: 20130329 Start annual number: 12 End annual number: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20140331 Start annual number: 13 End annual number: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20150331 Start annual number: 14 End annual number: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20160331 Start annual number: 15 End annual number: 15 |
|
PR1001 | Payment of annual fee |
Payment date: 20170331 Start annual number: 16 End annual number: 16 |
|
PR1001 | Payment of annual fee |
Payment date: 20180330 Start annual number: 17 End annual number: 17 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |