KR100318420B1 - 동기식 반도체 메모리 소자의 파이프 레지스터 - Google Patents
동기식 반도체 메모리 소자의 파이프 레지스터 Download PDFInfo
- Publication number
- KR100318420B1 KR100318420B1 KR1019990024955A KR19990024955A KR100318420B1 KR 100318420 B1 KR100318420 B1 KR 100318420B1 KR 1019990024955 A KR1019990024955 A KR 1019990024955A KR 19990024955 A KR19990024955 A KR 19990024955A KR 100318420 B1 KR100318420 B1 KR 100318420B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- data
- output
- pull
- selection signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1015—Read-write modes for single port memories, i.e. having either a random port or a serial port
- G11C7/1039—Read-write modes for single port memories, i.e. having either a random port or a serial port using pipelining techniques, i.e. using latches between functional memory parts, e.g. row/column decoders, I/O buffers, sense amplifiers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
- Record Information Processing For Printing (AREA)
Abstract
Description
Claims (13)
- 하이 레벨의 프리차지 상태를 가지며 데이터가 실리면 정 또는 부 라인이 로우 레벨로 천이하는 다수의 글로벌 입출력 라인쌍을 구비하며, 파이프 레지스터에 저장된 데이터의 출력 순서를 제어하기 위한 다수 비트의 파이프 카운터 신호를 발생하는 파이프 카운팅 수단을 구비하는 동기식 반도체의 반도체 메모리 소자의 파이프 레지스터에 있어서,상기 글로벌 입출력 라인쌍에 직접 연결되어, 상기 글로벌 입출력 라인쌍의 신호 천이를 감지하여 데이터의 시작부분과 끝부분을 검출하기 위한 데이터 디텍팅 수단과,상기 데이터 디텍팅 수단으로부터 출력된 데이터 하강에지감지신호 및 데이터 상승에지감지신호에 응답하여 상기 글로벌 입출력 라인쌍에 실린 데이터를 저장하고, 상기 파이프 카운터 신호의 어느 한 비트 신호에 응답하여 저장된 상기 데이터를 출력하기 위한 다수의 저장 수단을 구비하는 동기식 반도체 메모리 소자의 파이프 레지스터.
- 제3항에 있어서,상기 다수의 저장 수단은 각각,상기 상승에지감지신호 및 이전 저장 수단의 데이터 저장 완료 여부를 나타내는 제1 제어 신호에 응답하여 선택신호를 발생하기 위한 선택신호 발생 회로부;상기 선택신호에 응답하여 상기 글로벌 입출력 정 라인에 실린 데이터를 저장하기 위한 제1 래치 회로부;상기 선택신호에 응답하여 상기 글로벌 입출력 부 라인에 실린 데이터를 저장하기 위한 제2 래치 회로부;최초의 데이터 읽기 동작시 인에이블되는 리셋 신호에 응답하여 상기 제1 및 제2 래치 회로부에 저장된 데이터를 각각 풀다운 리셋 구동하기 위한 리셋 회로부;상기 하강에지감지신호 및 이전 저장 수단의 상기 선택신호에 응답하여 상기 제1 및 제2 래치 회로부에 저장된 데이터를 클리어하기 위한 클리어 회로부; 및상기 제1 및 제2 래치회로부에 저장된 데이터 및 상기 파이프 카운터 신호에 응답하여 출력 신호를 구동하기 위한 출력구동 회로부를 구비하는 것을 특징으로 하는 동기식 반도체 메모리 소자의 파이프 레지스터.
- 제4항에 있어서,상기 제1 래치 회로부는,상기 글로벌 입출력 정 라인에 실린 데이터 및 상기 선택 신호에 응답하여 제1 저장노드를 풀업 구동하는 제1 풀업 드라이버와,상기 제1 저장노드에 연결된 제1 래치를 구비하는 것을 특징으로 하는 동기식 반도체 메모리 소자의 파이프 레지스터.
- 제5항에 있어서, 상기 제1 풀업 드라이버는,전원전압단 및 상기 제1 저장노드 사이에 직렬 연결되며, 게이트단이 상기 글로벌 입출력 정 라인에 연결된 제1 PMOS 트랜지스터와, 게이트단으로 상기 선택 신호를 입력받는 제2 PMOS 트랜지스터를 구비하는 것을 특징으로 하는 동기식 반도체 메모리 소자의 파이프 레지스터.
- 제5항에 있어서,상기 제2 래치 회로부는,상기 글로벌 입출력 부 라인에 실린 데이터 및 상기 선택 신호에 응답하여 제2 저장노드를 풀업 구동하는 제2 풀업 드라이버와,상기 제2 저장노드에 연결된 제2 래치를 구비하는 것을 특징으로 하는 동기식 반도체 메모리 소자의 파이프 레지스터.
- 제8항에 있어서,상기 풀업 드라이버는,전원전압단 및 상기 제2 저장노드 사이에 직렬 연결되며, 게이트단이 상기 글로벌 입출력 부 라인에 연결된 제3 PMOS 트랜지스터와, 게이트단으로 상기 선택 신호를 입력받는 제4 PMOS 트랜지스터를 구비하는 것을 특징으로 하는 동기식 반도체 메모리 소자의 파이프 레지스터.
- 제8항에 있어서,상기 리셋 회로부는,상기 제1 래치 회로부의 제1 저장노드와 접지전원단 사이에 연결되며 게이트단으로 상기 리셋 신호를 입력받는 제1 풀다운 트랜지스터와,상기 제2 래치회로부의 제2 저장노드와 접지전원단 사이에 연결되며 게이트단으로 상기 리셋 신호를 입력받는 제2 풀다운 트랜지스터를 구비하는 것을 특징으로 하는 동기식 반도체 메모리 소자의 파이프 레지스터.
- 제8항에 있어서,상기 선택신호 발생 회로부는,상기 제1 래치 회로부의 제1 저장노드 및 상기 제2 래치회로부의 제2 저장노드에 연결되어 상기 제1 및 제2 저장노드에 대한 데이터 저장 동작의 완료 여부를 감지하여 디스에이블된 상기 선택신호를 발생하는 제1 회로부와,상기 제1 및 제2 저장노드에 대한 데이터 저장 동작의 완료 여부를 나타내는 제2 제어 신호, 상기 제1 제어 신호 및 상기 상승에지감지신호에 응답하여 해당 저장 수단의 상기 선택신호를 인에이블시켜 출력하는 제2 회로부를 구비하는 것을 특징으로 하는 동기식 반도체 메모리 소자의 파이프 레지스터.
- 제12항에 있어서,상기 제1 회로부는,상기 제1 저장노드 및 상기 제2 저장노드를 입력단으로 하는 부정논리곱 게이트;상기 부정논리곱 게이트의 출력신호를 반전 지연하여 상기 제2 제어신호를 출력하기 위한 다수의 인버터; 및상기 선택신호를 출력하는 선택신호 출력단 및 전원전압단 사이에 연결되며, 게이트단으로 상기 제2 제어신호에 입력받아 상기 선택신호를 풀업 구동하는 풀업 트랜지스터를 구비하는 것을 특징으로 하는 동기식 반도체 메모리 소자의 파이프 레지스터.
- 제12항에 있어서,상기 제2 회로부는,상기 상승에지감지신호, 상기 제1 및 제2 제어 신호를 입력으로 하는 부정논리곱 게이트와,상기 선택신호를 출력하는 선택신호 출력단 및 접지전원단 사이에 연결되며, 상기 부정논리곱 게이트의 출력을 게이트단으로 입력받아 상기 선택신호를 풀다운 구동하기 위한 풀다운 트랜지스터를 구비하는 것을 특징으로 하는 동기식 반도체 메모리 소자의 파이프 레지스터.
- 제12항에 있어서,상기 다수의 저장 수단 중 상기 글로벌 입출력 라인쌍에 최초로 실리는 데이터를 입력받아 저장하는 저장 수단의 상기 선택 신호 발생 회로부는,상기 리셋 신호에 응답하여 상기 선택신호를 인에이블시키기 위한 제3 회로부를 더 구비하는 것을 특징으로 하는 동기식 반도체 메모리 소자의 파이프 레지스터.
- 제15항에 있어서,상기 제3 회로부는,상기 선택신호의 노드 및 접지전원단 사이에 연결되며, 게이트단으로 상기 리셋 신호를 입력받아 상기 선택신호를 풀다운 구동하기 위한 풀다운 트랜지스터를 구비하는 것을 특징으로 하는 동기식 반도체 메모리 소자의 파이프 레지스터.
- 제8항에 있어서,상기 클리어 회로부는,상기 하강에지감지신호 및 상기 이전 저장 수단의 상기 선택신호를 입력으로 하는 부정논리합 게이트;상기 제1 래치 회로부의 제1 저장노드 및 접지전원단 사이에 연결되며, 게이트단으로 상기 부정논리합 게이트의 출력 신호를 입력받아 상기 제1 저장노드를 풀다운 구동하기 위한 제1 풀다운 트랜지스터; 및상기 제2 래치 회로부의 제2 저장노드 및 접지전원단 사이에 연결되며, 게이트단으로 상기 부정논리합 게이트의 출력 신호를 입력받아 상기 제2 저장노드를 풀다운 구동하는 제2 풀다운 트랜지스터를 구비하는 것을 특징으로 하는 동기식 반도체 메모리 소자의 파이프 레지스터.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990024955A KR100318420B1 (ko) | 1999-06-28 | 1999-06-28 | 동기식 반도체 메모리 소자의 파이프 레지스터 |
US09/606,240 US6353574B1 (en) | 1999-06-28 | 2000-06-28 | Semiconductor memory device having pipe register operating at high speed |
JP2000195347A JP4389238B2 (ja) | 1999-06-28 | 2000-06-28 | パイプレジスタ |
TW089112863A TW480486B (en) | 1999-06-28 | 2000-06-29 | Semiconductor memory device having pipe register operating at high speed |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990024955A KR100318420B1 (ko) | 1999-06-28 | 1999-06-28 | 동기식 반도체 메모리 소자의 파이프 레지스터 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010004330A KR20010004330A (ko) | 2001-01-15 |
KR100318420B1 true KR100318420B1 (ko) | 2001-12-24 |
Family
ID=19596403
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990024955A Expired - Fee Related KR100318420B1 (ko) | 1999-06-28 | 1999-06-28 | 동기식 반도체 메모리 소자의 파이프 레지스터 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6353574B1 (ko) |
JP (1) | JP4389238B2 (ko) |
KR (1) | KR100318420B1 (ko) |
TW (1) | TW480486B (ko) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100408865B1 (ko) * | 2001-08-03 | 2003-12-06 | 주식회사 하이닉스반도체 | 파이프 레지스터 제어 회로 |
KR100495917B1 (ko) | 2002-11-20 | 2005-06-17 | 주식회사 하이닉스반도체 | 고속 데이터 출력을 위한 파이프래치 회로 |
US7515482B2 (en) * | 2005-09-29 | 2009-04-07 | Hynix Semiconductor Inc. | Pipe latch device of semiconductor memory device |
KR100670731B1 (ko) | 2005-09-29 | 2007-01-17 | 주식회사 하이닉스반도체 | 반도체메모리소자 |
KR100744644B1 (ko) * | 2006-06-05 | 2007-08-01 | 주식회사 하이닉스반도체 | 반도체 메모리 소자 |
KR100927397B1 (ko) * | 2007-06-08 | 2009-11-19 | 주식회사 하이닉스반도체 | 반도체 메모리장치 및 그 리드/라이트 방법 |
KR100878313B1 (ko) * | 2007-06-11 | 2009-01-14 | 주식회사 하이닉스반도체 | 데이터 입출력 라인 제어 회로 및 이를 포함하는 반도체집적 회로 |
KR100892668B1 (ko) * | 2007-09-04 | 2009-04-15 | 주식회사 하이닉스반도체 | 뱅크 선택 제어 블록을 포함하는 반도체 집적 회로 |
KR100942967B1 (ko) * | 2008-06-30 | 2010-02-17 | 주식회사 하이닉스반도체 | 반도체 메모리장치 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06203552A (ja) | 1991-11-18 | 1994-07-22 | Toshiba Corp | ダイナミック型半導体記憶装置 |
US5384745A (en) | 1992-04-27 | 1995-01-24 | Mitsubishi Denki Kabushiki Kaisha | Synchronous semiconductor memory device |
US5594704A (en) | 1992-04-27 | 1997-01-14 | Mitsubishi Denki Kabushiki Kaisha | Synchronous semiconductor memory device |
JP2938706B2 (ja) | 1992-04-27 | 1999-08-25 | 三菱電機株式会社 | 同期型半導体記憶装置 |
JP3476231B2 (ja) | 1993-01-29 | 2003-12-10 | 三菱電機エンジニアリング株式会社 | 同期型半導体記憶装置および半導体記憶装置 |
JPH07130163A (ja) | 1993-11-01 | 1995-05-19 | Matsushita Electron Corp | 半導体メモリ |
US5521880A (en) | 1994-05-31 | 1996-05-28 | Sgs-Thomson Microelectronics, Inc. | Integrated circuit memory having control circuitry for shared data bus |
US5572467A (en) | 1995-04-24 | 1996-11-05 | Motorola, Inc. | Address comparison in an inteagrated circuit memory having shared read global data lines |
US5835436A (en) | 1995-07-03 | 1998-11-10 | Mitsubishi Denki Kabushiki Kaisha | Dynamic type semiconductor memory device capable of transferring data between array blocks at high speed |
JP3351692B2 (ja) * | 1995-09-12 | 2002-12-03 | 株式会社東芝 | シンクロナス半導体メモリ装置 |
JPH09198861A (ja) | 1996-01-16 | 1997-07-31 | Mitsubishi Electric Corp | 同期型半導体記憶装置 |
US5657292A (en) * | 1996-01-19 | 1997-08-12 | Sgs-Thomson Microelectronics, Inc. | Write pass through circuit |
JP4057084B2 (ja) | 1996-12-26 | 2008-03-05 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
JPH1153887A (ja) | 1997-08-06 | 1999-02-26 | Toshiba Corp | デコード信号比較回路 |
US6105123A (en) * | 1998-03-10 | 2000-08-15 | Hewlett-Packard Company | High speed register file organization for a pipelined computer architecture |
KR100305647B1 (ko) * | 1998-05-27 | 2002-03-08 | 박종섭 | 동기식메모리장치 |
-
1999
- 1999-06-28 KR KR1019990024955A patent/KR100318420B1/ko not_active Expired - Fee Related
-
2000
- 2000-06-28 US US09/606,240 patent/US6353574B1/en not_active Expired - Lifetime
- 2000-06-28 JP JP2000195347A patent/JP4389238B2/ja not_active Expired - Fee Related
- 2000-06-29 TW TW089112863A patent/TW480486B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
JP2001035155A (ja) | 2001-02-09 |
US6353574B1 (en) | 2002-03-05 |
TW480486B (en) | 2002-03-21 |
JP4389238B2 (ja) | 2009-12-24 |
KR20010004330A (ko) | 2001-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5473574A (en) | Multi-port static random access memory with fast write-thru scheme | |
US5548560A (en) | Synchronous static random access memory having asynchronous test mode | |
US6128248A (en) | Semiconductor memory device including a clocking circuit for controlling the read circuit operation | |
KR100311042B1 (ko) | 기입 주기의 프로그래밍이 가능한 동기식 메모리 장치 및 이를 이용한 데이터 기입 방법 | |
US6111447A (en) | Timing circuit that selectively triggers on a rising or falling input signal edge | |
US7505340B1 (en) | Method for implementing SRAM cell write performance evaluation | |
US8295099B1 (en) | Dual port memory with write assist | |
US9064561B2 (en) | Handling of write operations within a memory device | |
CN111316359B (zh) | 数据选通门控 | |
JP5212112B2 (ja) | アドレスデコーダ回路及び半導体記憶装置 | |
GB2226900A (en) | Memory timing circuit | |
US6999367B2 (en) | Semiconductor memory device | |
GB2320780A (en) | Data output circuit for high speed semiconductor memory device | |
KR100318420B1 (ko) | 동기식 반도체 메모리 소자의 파이프 레지스터 | |
US6347064B1 (en) | Synchronous mask ROM device operable in consecutive read operation | |
JPH09320261A (ja) | 半導体記憶装置および制御信号発生回路 | |
US5805928A (en) | Burst length detection circuit for detecting a burst end time point and generating a burst mode signal without using a conventional burst length detection counter | |
US5774410A (en) | Semiconductor storage device | |
US5959910A (en) | Sense amplifier control of a memory device | |
USRE41441E1 (en) | Output buffer having inherently precise data masking | |
KR100276563B1 (ko) | 출력버퍼회로 | |
KR0154741B1 (ko) | 듀얼포트 메모리 장치 및 듀얼포트 메모리 장치의 시리얼데이타 출력방법 | |
KR100380159B1 (ko) | 프리디코더 제어 회로 | |
US5606526A (en) | Glitch-free dual clok read circuit | |
US6275435B1 (en) | Bi-directional sense amplifier stage for memory datapath |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19990628 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20010227 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20010910 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20011210 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20011211 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20041119 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20051116 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20061122 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20071120 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20081125 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20091126 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20101125 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20111121 Start annual number: 11 End annual number: 11 |
|
FPAY | Annual fee payment |
Payment date: 20121121 Year of fee payment: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20121121 Start annual number: 12 End annual number: 12 |
|
FPAY | Annual fee payment |
Payment date: 20131122 Year of fee payment: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20131122 Start annual number: 13 End annual number: 13 |
|
FPAY | Annual fee payment |
Payment date: 20141126 Year of fee payment: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20141126 Start annual number: 14 End annual number: 14 |
|
FPAY | Annual fee payment |
Payment date: 20151120 Year of fee payment: 15 |
|
PR1001 | Payment of annual fee |
Payment date: 20151120 Start annual number: 15 End annual number: 15 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20170920 |