KR100311990B1 - 용량 소자를 갖는 반도체 장치 및 그 제조 방법 - Google Patents
용량 소자를 갖는 반도체 장치 및 그 제조 방법 Download PDFInfo
- Publication number
- KR100311990B1 KR100311990B1 KR1019990052876A KR19990052876A KR100311990B1 KR 100311990 B1 KR100311990 B1 KR 100311990B1 KR 1019990052876 A KR1019990052876 A KR 1019990052876A KR 19990052876 A KR19990052876 A KR 19990052876A KR 100311990 B1 KR100311990 B1 KR 100311990B1
- Authority
- KR
- South Korea
- Prior art keywords
- film
- silicon
- layer
- oxide film
- capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 64
- 239000004065 semiconductor Substances 0.000 title claims abstract description 49
- 238000000034 method Methods 0.000 title claims abstract description 45
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 64
- 229920005591 polysilicon Polymers 0.000 claims abstract description 64
- 238000002955 isolation Methods 0.000 claims abstract description 37
- 238000004519 manufacturing process Methods 0.000 claims abstract description 29
- 230000003647 oxidation Effects 0.000 claims abstract description 24
- 238000007254 oxidation reaction Methods 0.000 claims abstract description 24
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 79
- 229910052710 silicon Inorganic materials 0.000 claims description 79
- 239000010703 silicon Substances 0.000 claims description 79
- 239000012535 impurity Substances 0.000 claims description 48
- 230000015572 biosynthetic process Effects 0.000 claims description 38
- 239000000758 substrate Substances 0.000 claims description 24
- 238000005468 ion implantation Methods 0.000 claims description 14
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 11
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 11
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 10
- 229910052751 metal Inorganic materials 0.000 claims description 8
- 239000002184 metal Substances 0.000 claims description 8
- 229910021332 silicide Inorganic materials 0.000 claims description 7
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 7
- 239000011248 coating agent Substances 0.000 claims 1
- 238000000576 coating method Methods 0.000 claims 1
- 238000010030 laminating Methods 0.000 claims 1
- 238000004904 shortening Methods 0.000 abstract description 3
- 239000010410 layer Substances 0.000 description 127
- 238000009792 diffusion process Methods 0.000 description 14
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 10
- 229910052698 phosphorus Inorganic materials 0.000 description 9
- 239000011574 phosphorus Substances 0.000 description 9
- 239000011229 interlayer Substances 0.000 description 7
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 5
- 238000009413 insulation Methods 0.000 description 4
- 230000001133 acceleration Effects 0.000 description 3
- 229910052785 arsenic Inorganic materials 0.000 description 3
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 3
- 239000005380 borophosphosilicate glass Substances 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 3
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 238000010306 acid treatment Methods 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- 210000003323 beak Anatomy 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- WQJQOUPTWCFRMM-UHFFFAOYSA-N tungsten disilicide Chemical compound [Si]#[W]#[Si] WQJQOUPTWCFRMM-UHFFFAOYSA-N 0.000 description 1
- 229910021342 tungsten silicide Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/68—Capacitors having no potential barriers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/62—Capacitors having potential barriers
- H10D1/66—Conductor-insulator-semiconductor capacitors, e.g. MOS capacitors
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Integrated Circuits (AREA)
- Semiconductor Memories (AREA)
Abstract
Description
Claims (10)
- 용량 소자를 갖는 반도체 장치에 있어서,제1 도전형의 반도체 기판 상의 소자 형성 영역을 제외한 영역에 형성된 소자 분리막과,상기 소자 형성 영역의 표면에 형성된 제2 도전형의 불순물층과,상기 불순물층 상에 형성된 패드 산화막으로 이루어지는 용량 절연막과,상기 용량 절연막 상에 형성된 패드·실리콘층으로 이루어지는 제1 실리콘층과,상기 제1 실리콘층 상에 형성되고, 또한 상기 소자 분리막 상에 연장한 제2 실리콘층을 구비하고,상기 제1 및 제2 실리콘층을 용량 소자의 상부 전극, 상기 불순물층을 용량 소자의 하부 전극으로 하는 것을 특징으로 하는 용량 소자를 갖는 반도체 장치.
- 제1항에 있어서,상기 제1 및 제2 실리콘막은, 폴리실리콘막 또는 비정질 실리콘막인 것을 특징으로 하는 용량 소자를 갖는 반도체 장치.
- 제2항에 있어서,상기 제1 실리콘막은 상기 제2 실리콘막보다 고농도로 불순물이 도핑된 폴리실리콘막 또는 비정질 실리콘막인 것을 특징으로 하는 용량 소자를 갖는 반도체 장치.
- 제1항 또는 제2항에 있어서,상기 제2 실리콘막은, 금속 실리사이드막으로 피복되어 있는 것을 특징으로 하는 용량 소자를 갖는 반도체 장치.
- 용량 소자를 갖는 반도체 장치에 있어서,제1 도전형의 반도체 기판 상의 소자 형성 영역을 제외한 영역에 형성된 소자 분리막과,상기 소자 형성 영역의 표면에 형성된 제2 도전형의 불순물층과, 상기 소자 형성 영역에 형성된 패드 산화막으로 이루어지는 절연막과, 상기 절연막 상에 형성된 셀 플레이트 전극으로 이루어지는 용량 소자와,상기 용량 소자에 인접하여 형성되고, 상기 불순물층과 중첩하여 형성된 소스층과, 비트선을 구성하는 드레인층과, 게이트 절연막을 구성하는 상기 절연막과, 상기 절연막 상에 형성된 워드선을 구성하는 게이트 전극으로 이루어지는 MOSFET을 구비하되,상기 셀 플레이트 전극 및 게이트 전극은, 상기 소자 형성 영역 상에서 패드·실리콘층으로 이루어지는 제1 실리콘층과 제2 실리콘층이 적층되어 구성되어 있고, 또한, 상기 셀 플레이트 전극을 구성하는 제2 실리콘층은, 상기 소자 분리막 상에 연장되어 있는 것을 특징으로 하는 용량 소자를 갖는 반도체 장치.
- 제1 도전형의 반도체 기판 상에 용량 소자를 갖는 반도체 장치의 제조 방법에 있어서,상기 반도체 기판 상의 소자 형성 영역 상에 패드 산화막, 제1 실리콘층, 내산화막을 형성하는 공정과,열산화에 의해 소자 분리막을 형성하는 공정과,상기 실리콘 질화막만을 제거하고, 상기 패드 산화막 및 제1 실리콘층을 소자 형성 영역에 남기는 공정과,상기 패드 산화막 및 제1 폴리실리콘층을 관통하여 이온 주입을 행하고, 상기 반도체 기판의 표면에 제2 도전형의 불순물층을 형성하는 공정과,상기 제1 폴리실리콘 상에 제2 실리콘층을 형성하는 공정을 포함하며, 상기 제1 및 제2 실리콘층을 용량 소자의 상부 전극, 상기 패드 산화막을 용량 절연막, 상기 제2 도전형의 불순물층을 용량 소자의 하부 전극으로 하는 것을 특징으로 하는 반도체 장치의 제조 방법.
- 제1 도전형의 반도체 기판 상에 용량 소자를 구비하는 반도체 장치의 제조 방법에 있어서,상기 반도체 기판 상의 소자 형성 영역 상에 패드 산화막, 제1 실리콘층, 실리콘 질화막을 형성하는 공정과,열산화에 의해 소자 분리 산화막을 형성하는 공정과,상기 실리콘 질화막만을 제거하고, 상기 패드 산화막 및 제1 실리콘층을 소자 형성 영역에 남기는 공정과,상기 패드 산화막 및 제1 실리콘층을 관통하여 이온 주입을 행하고, 상기 반도체 기판의 표면에 제2 도전형의 불순물층을 형성하는 공정과,상기 제1 실리콘층 상에 제2 실리콘층을 형성하는 공정과,상기 소자 형성 영역 상에 획정되는 컨택트 형성 영역 상의 상기 제1, 제2 실리콘층 및 패드 산화막을 제거하는 공정과,상기 컨택트 형성 영역에 표출된 상기 제2 도전형의 불순물층에 컨택트하는 금속 전극을 형성하는 공정을 포함하고, 상기 제1 및 제2 실리콘층을 용량 소자의 상부 전극, 상기 패드 산화막을 용량 절연막, 상기 제2 도전형의 불순물층을 용량 소자의 하부 전극으로 하는 것을 특징으로 하는 반도체 장치의 제조 방법.
- 제6항 또는 제7항에 있어서,상기 제1 및 제2 실리콘막은, 폴리실리콘막 또는 비정질 실리콘막인 것을 특징으로 하는 반도체 장치의 제조 방법.
- 제8항에 있어서,상기 제1 실리콘막은 상기 제2 실리콘막보다 고농도로 불순물이 도핑된 폴리실리콘막 또는 비정질 실리콘막인 것을 특징으로 하는 반도체 장치의 제조 방법.
- 제6항 또는 제7항에 있어서,상기 제2 실리콘막은, 금속 실리사이드막으로 피복하는 공정을 갖는 것을 특징으로 하는 반도체 장치의 제조 방법.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP33784898 | 1998-11-27 | ||
JP1998-337848 | 1998-11-27 | ||
JP36250998 | 1998-12-21 | ||
JP1998-362509 | 1998-12-21 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000035711A KR20000035711A (ko) | 2000-06-26 |
KR100311990B1 true KR100311990B1 (ko) | 2001-11-05 |
Family
ID=26575930
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990052876A Expired - Fee Related KR100311990B1 (ko) | 1998-11-27 | 1999-11-26 | 용량 소자를 갖는 반도체 장치 및 그 제조 방법 |
Country Status (2)
Country | Link |
---|---|
KR (1) | KR100311990B1 (ko) |
TW (1) | TW432718B (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002009173A (ja) | 2000-06-26 | 2002-01-11 | Toshiba Corp | 半導体装置の製造方法 |
-
1999
- 1999-11-19 TW TW088120199A patent/TW432718B/zh not_active IP Right Cessation
- 1999-11-26 KR KR1019990052876A patent/KR100311990B1/ko not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR20000035711A (ko) | 2000-06-26 |
TW432718B (en) | 2001-05-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100320332B1 (ko) | 반도체 장치 및 그 제조 방법 | |
US5104822A (en) | Method for creating self-aligned, non-patterned contact areas and stacked capacitors using the method | |
JP2825245B2 (ja) | スタックトキャパシタdramセル及びその製造方法 | |
US5573969A (en) | Method for fabrication of CMOS devices having minimized drain contact area | |
JPH02211651A (ja) | 半導体装置およびその製造方法 | |
US6271556B1 (en) | High density memory structure | |
JP2000040797A (ja) | 半導体素子を有する半導体構造体とその形成方法 | |
US5119155A (en) | Semiconductor memory device with dielectric isolation | |
JP4832629B2 (ja) | 半導体装置 | |
JP4148615B2 (ja) | 半導体装置の製造方法 | |
US6635538B2 (en) | Method of manufacturing a semiconductor device | |
JPH0349259A (ja) | 半導体記憶装置およびその製造方法 | |
US5643832A (en) | Semiconductor device and method for fabrication thereof | |
US6521942B2 (en) | Electrically programmable memory cell | |
KR950012744B1 (ko) | 반도체 기억장치의 제조방법 | |
KR960005249B1 (ko) | 반도체 집적 소자의 디램(dram) 제조방법 | |
KR100311990B1 (ko) | 용량 소자를 갖는 반도체 장치 및 그 제조 방법 | |
US7473953B2 (en) | Method for fabricating metallic bit-line contacts | |
JPH06209088A (ja) | 半導体記憶装置及びその製造方法 | |
US6716715B2 (en) | Dram bit lines | |
US6093602A (en) | Method to form polycide local interconnects between narrowly-spaced features while eliminating stringers | |
US20020164871A1 (en) | Method for manufacturing a trench DRAM | |
KR0185636B1 (ko) | 단차특성이 개선된 반도체 메모리 장치의 커패시터 제조방법 | |
KR0166506B1 (ko) | 반도체 소자의 제조방법 | |
JPH04271168A (ja) | 半導体記憶装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19991126 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20010831 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20011004 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20011005 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20041004 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20050926 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20060925 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20070920 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20080925 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20090925 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20101004 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20110929 Start annual number: 11 End annual number: 11 |
|
FPAY | Annual fee payment |
Payment date: 20120927 Year of fee payment: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20120927 Start annual number: 12 End annual number: 12 |
|
FPAY | Annual fee payment |
Payment date: 20130927 Year of fee payment: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20130927 Start annual number: 13 End annual number: 13 |
|
FPAY | Annual fee payment |
Payment date: 20140929 Year of fee payment: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20140929 Start annual number: 14 End annual number: 14 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20160909 |