KR0146536B1 - 반도체 메모리의 워드라인 제어회로 - Google Patents
반도체 메모리의 워드라인 제어회로Info
- Publication number
- KR0146536B1 KR0146536B1 KR1019950013276A KR19950013276A KR0146536B1 KR 0146536 B1 KR0146536 B1 KR 0146536B1 KR 1019950013276 A KR1019950013276 A KR 1019950013276A KR 19950013276 A KR19950013276 A KR 19950013276A KR 0146536 B1 KR0146536 B1 KR 0146536B1
- Authority
- KR
- South Korea
- Prior art keywords
- word line
- output terminal
- capacitor
- voltage
- memory
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 8
- 230000015654 memory Effects 0.000 claims abstract description 34
- 239000003990 capacitor Substances 0.000 claims abstract description 27
- 230000004044 response Effects 0.000 claims abstract description 5
- 238000007599 discharging Methods 0.000 claims description 2
- 238000000034 method Methods 0.000 claims 1
- 238000001514 detection method Methods 0.000 abstract description 5
- 238000010586 diagram Methods 0.000 description 8
- 230000003071 parasitic effect Effects 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 230000005689 Fowler Nordheim tunneling Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 230000005641 tunneling Effects 0.000 description 1
- 239000002023 wood Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/18—Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/10—Decoders
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Read Only Memory (AREA)
- Static Random-Access Memory (AREA)
Abstract
Description
Claims (8)
- 반도체 메모리의 워드라인 제어회로에 있어서; 상기 메모리의 로우 디코더의 출력단과 메모리 셀의 워드라인간에 연결되어 상기 출력단의 전압을 반복 인버팅하는 워드라인 구동부와; 상기 출력단의 전압을 소정 시간동안 지연하여 스위칭 신호를 생성하는 지연단과; 일측 플레이트가 접지에 연결된 캐패시터와; 상기 워드라인과 상기 캐패시터의 타측플레이트간에 연결되며, 상기 스위칭 신호에 응답하여 상기 워드라인에 나타나는 전압을 상기 캐패시터에 이동시키는 전달수단을 가짐을 특징으로 하는 회로.
- 제1항에 있어서, 상기 전달수단은 엔 모오스 트랜지스터 또는 피 모오스 트랜지스터로 구성됨을 특징으로 하는 회로.
- 제1항에 있어서, 상기 전달수단은 드레인 및 소오스단자가 서로 연결되고 게이트 단자들이 상기 스위칭 신호를 수신하도록 이루어진 피형 및 엔형 모오스 트랜지스터들로 이루어짐을 특징으로 하는 회로.
- 제1항에 있어서, 상기 지연단은 상기 로우 디코더의 출력단에 일측입력이 연결된 낸드 게이트와, 상기 출력단에 입력단이 연결된 제1인버터와, 상기 낸드 게이트의 타측입력을 제공하기 위해 상기 제1인버터의 출력단에 입력단이 연결된 제2인버터와, 상기 제1인버터의 출력단가 접지간에 연결된 캐패시터를 포함하는 것을 특징으로 하는 회로.
- 플래시 불휘발성 반도체 메모리의 워드라인 드라이버에 있어서; 상기 메모리의 로우 디코더의 출력단과 낸드셀구조로 된 메모리 셀의 워드라인간에 연결되어 상기 메모리의 리드동작시 상기 출력단에 나타나는 전압을 2회 인버팅하는 워드라인 구동부와; 상기 출력단의 전압을 소정시간동안 지연하여 스위칭 신호를 생성하는 지연수단과; 일측 플레이트가 접지에 연결된 캐패시터와; 상기 워드라인과 상기 캐패시터의 타측 플레이트간에 연결되며, 상기 스위칭 신호에 응답하여 상기 워드라인에 나타나는 전압을 상기 캐패시터를 통해 방전시키는 전달수단을 가짐을 특징으로 하는 회로.
- 제5항에 있어서, 상기 전달수단은 엔 모오스 트랜지스터 또는 피 모오스 트랜지스터로 구성됨을 특징으로 하는 회로.
- 제5항에 있어서, 상기 전달수단은 드레인 및 소오스단자가 서로 연결되고 게이트 단자들이 상기 스위칭 신호를 수신하도록 이루어진 피형 및 엔형 모오스 트랜지스터들로 이루어짐을 특징으로 하는 회로.
- 제5항 또는 제7항에 있어서, 상기 지연수단은 상기 로우 디코더의 출력단에 일측입력이 연결된 낸드 게이트와, 상기 출력단에 입력단이 연결된 제1인버터와, 상기 낸드 게이트의 타측입력을 제공하기 위해 상기 제1인버터의 출력단에 입력단이 연결된 제2인버터와, 상기 제1인버터의 출력단과 접지간에 연결된 캐패시터를 포함하는 것을 특징으로 하는 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950013276A KR0146536B1 (ko) | 1995-05-25 | 1995-05-25 | 반도체 메모리의 워드라인 제어회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950013276A KR0146536B1 (ko) | 1995-05-25 | 1995-05-25 | 반도체 메모리의 워드라인 제어회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960042747A KR960042747A (ko) | 1996-12-21 |
KR0146536B1 true KR0146536B1 (ko) | 1998-11-02 |
Family
ID=19415412
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950013276A KR0146536B1 (ko) | 1995-05-25 | 1995-05-25 | 반도체 메모리의 워드라인 제어회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0146536B1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100335126B1 (ko) * | 1999-11-15 | 2002-05-04 | 박종섭 | 워드라인 드라이버 |
KR100699852B1 (ko) * | 2005-07-14 | 2007-03-27 | 삼성전자주식회사 | Hpmos를 이용한 불휘발성 메모리 장치의 워드라인디코더 |
-
1995
- 1995-05-25 KR KR1019950013276A patent/KR0146536B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR960042747A (ko) | 1996-12-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7020024B2 (en) | Methods and devices for increasing voltages on non-selected wordlines during erasure of a flash memory | |
KR100387529B1 (ko) | 랜덤 억세스 가능한 메모리 셀 어레이를 갖는 불휘발성반도체 메모리 장치 | |
KR100373223B1 (ko) | 반도체장치 | |
US5511022A (en) | Depletion mode NAND string electrically erasable programmable semiconductor memory device and method for erasing and programming thereof | |
KR100394574B1 (ko) | 워드라인 결함 체크회로를 구비한 불휘발성 반도체메모리장치 | |
EP0944094B1 (en) | Power switching circuit | |
JP3167919B2 (ja) | Nand構造の不揮発性半導体メモリとそのプログラム方法 | |
JP2723278B2 (ja) | ハイキャパシタンス線プログラミング用デコーダ・ドライバ回路 | |
US6370063B2 (en) | Word line driver having a divided bias line in a non-volatile memory device and method for driving word lines | |
US4425632A (en) | Nonvolatile semiconductor memory device | |
US20080106945A1 (en) | Self-reference sense amplifier circuit and sensing method | |
US6532174B2 (en) | Semiconductor memory device having high speed data read operation | |
KR20010073605A (ko) | 반도체 메모리 장치의 고전압 방전회로 | |
EP0495493B1 (en) | Non-volatile electrically erasable semiconductor memory devices | |
US5347486A (en) | Nonvolatile memory device having self-refresh function | |
US20060268615A1 (en) | Nonvolatile semiconductor static random access memory device | |
US20050265060A1 (en) | Adjustable timing circuit of an integrated circuit | |
KR900001774B1 (ko) | 바이어스 전압 발생기를 포함하는 반도체 메모리 회로 | |
JPH0679440B2 (ja) | 不揮発性半導体記憶装置 | |
US7099214B2 (en) | Semiconductor memory device | |
US6831860B2 (en) | Nonvolatile semiconductor memory device | |
JP3841469B2 (ja) | 内部セル電圧を減少させたsramメモリセル | |
EP0830686A1 (en) | Negative voltage switching circuit | |
US6195297B1 (en) | Semiconductor memory device having pull-down function for non-selected bit lines | |
KR0146536B1 (ko) | 반도체 메모리의 워드라인 제어회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19950525 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19950525 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19980430 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19980512 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19980512 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20010409 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20020410 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20030407 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20040430 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20050407 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20050407 Start annual number: 8 End annual number: 8 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20070410 |