JPS5851456B2 - Multi-route control method for remote monitoring and control equipment - Google Patents
Multi-route control method for remote monitoring and control equipmentInfo
- Publication number
- JPS5851456B2 JPS5851456B2 JP11074578A JP11074578A JPS5851456B2 JP S5851456 B2 JPS5851456 B2 JP S5851456B2 JP 11074578 A JP11074578 A JP 11074578A JP 11074578 A JP11074578 A JP 11074578A JP S5851456 B2 JPS5851456 B2 JP S5851456B2
- Authority
- JP
- Japan
- Prior art keywords
- transmission
- control
- route
- counter
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000012544 monitoring process Methods 0.000 title claims description 6
- 238000000034 method Methods 0.000 title claims description 4
- 230000005540 biological transmission Effects 0.000 claims description 46
- 238000006243 chemical reaction Methods 0.000 description 5
- 238000005070 sampling Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 3
- 101100524347 Xenopus laevis req-b gene Proteins 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/22—Arrangements affording multiple use of the transmission path using time-division multiplexing
- H04L5/24—Arrangements affording multiple use of the transmission path using time-division multiplexing with start-stop synchronous converters
- H04L5/245—Arrangements affording multiple use of the transmission path using time-division multiplexing with start-stop synchronous converters with a number of discharge tubes or semiconductor elements which successively connect the different channels to the transmission channels
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Time-Division Multiplex Systems (AREA)
- Selective Calling Equipment (AREA)
Description
【発明の詳細な説明】
〔発明の利用分野〕
本発明は高速道路集中監視制御システムのように、1つ
の遠方監視制御装置を用いて、多数の設備毎に設けられ
た多数の制御卓、計算機、上位系などから行う多ルート
制御方式に関するものである。[Detailed Description of the Invention] [Field of Application of the Invention] The present invention uses one remote monitoring and control device to control a large number of control consoles and computers installed in a large number of facilities, such as an expressway centralized monitoring and control system. , relates to a multi-route control method performed from a higher level system.
多ルート制御を行なう場合、各制御ルートの制御信号に
伝送ワードを固定的に割当てると、実制御を行なわない
場合も1サイクルの伝送時間が同じ長さ必要となり、制
御ルートの数が多い場合は制御に要する時間が長くなり
、問題であった。When performing multi-route control, if a transmission word is fixedly assigned to the control signal of each control route, the same length of transmission time for one cycle is required even when no actual control is performed. The time required for control was longer, which was a problem.
この問題を解決するものの1つに、優先処理の制御を取
り入れたものがある。One solution to this problem is one that incorporates priority processing control.
これは、優先処理回路によって実制御を行うことを要求
する制御ルートが複数ある場合、送信する順番を予め決
め、各ルートからの制御信号を順次1ルートずつ送信す
るものである。In this method, when there are a plurality of control routes that require actual control to be performed by the priority processing circuit, the order of transmission is determined in advance, and the control signals from each route are sequentially transmitted one route at a time.
この場合、同時に実制御を行いたい制御ルート数が多く
なると、優先順位の低いルートの待機時間が長くなるの
で、制御ルート数が多いシステムでは問題であった。In this case, if the number of control routes that are to be actually controlled at the same time increases, the waiting time for routes with lower priority becomes longer, which is a problem in systems with a large number of control routes.
本発明の目的は、多ルート制御を高速に行うことが可能
な遠方監視制御装置の多ルート制御方式を提供するにあ
る。An object of the present invention is to provide a multi-route control system for a remote monitoring and control device that can perform multi-route control at high speed.
本発明は多ルートからの制御信号をサブコミュテーショ
ン(以下サブコミと称す)を用いることによって、同時
に連続して送信できることに着目し、さらに、サブコミ
を用いて伝送するデータのサンプリングを固定せずに、
実制御を行うルートのデータのみをサンプリングして伝
送することにより、サンプリング周期を短縮して、多ル
ート制御の高速化をはかるようにしている。The present invention focuses on the fact that control signals from multiple routes can be transmitted simultaneously and continuously by using subcommutation (hereinafter referred to as subcommutation), and furthermore, without fixing the sampling of data transmitted using subcommutation,
By sampling and transmitting only the data of the route to be actually controlled, the sampling period is shortened and multi-route control is made faster.
すなわち、実制御の要求が、1つの制御ルートだけの場
合は、毎サイクル、同一ルートの送信データをサブコミ
用ワードに割当てて送信し、複数ルートの場合は、各伝
送サイクルに順次1ルートずつの送信データを、サブコ
ミ用ワードに割当てて送信するようにしている。In other words, if the actual control request is for only one control route, the transmission data of the same route is assigned to the subcommission word and transmitted every cycle, and if there are multiple routes, the transmission data of one route is sequentially transmitted in each transmission cycle. Transmission data is assigned to a subcomi word and transmitted.
第1図A、Bは本発明による伝送フォーマットを示すも
ので、Aは、A1ルートだけから送信要求がある場合、
Bは1161 、 A 3 、 Anの3つのルートか
ら送信要求がある場合を示している。Figures A and B show transmission formats according to the present invention.
B shows a case where there are transmission requests from three routes: 1161, A3, and An.
本発明では、第1図A、Bから明らかな如く、A1ルー
トだけから送信要求がある場合は、同期信号SYCにつ
づくサブコミ用ワードに煮1ルートのデータを割当てて
送信し、AI 、A3 、Anから送信要求がある場合
は、第1サイクルではSYCに続くサブコミ用ワードに
A1ルートのデータを、第2サイクルではSYCに続く
サブコミ用ワードにA3ルートのデータを、第3サイク
ルではSYCに続くサブコミ用ワードにAnルートのデ
ータを、第4サイクルでは再びSYCに続くサブコミ用
ワードにA1ルートのデータを割当てて送信している。In the present invention, as is clear from FIGS. 1A and 1B, when there is a transmission request only from the A1 route, the data of the Ni1 route is assigned to the subcommission word following the synchronization signal SYC and transmitted, and the AI, A3, When there is a transmission request from An, in the first cycle, the data of the A1 route is sent to the subcommitment word following SYC, in the second cycle, the data of the A3 route is sent to the subcommitment word following SYC, and in the third cycle, the data is sent following SYC. Data of the An route is assigned to the subcommitment word, and in the fourth cycle, data of the A1 route is assigned to the subcommitment word following SYC again for transmission.
第5サイクル以降は図示していないが、送信要求が取下
げられないかぎり、繰返し、AI、A3゜An 、 m
l 、 A3 、 An・・・の如く送信される。Although not shown from the fifth cycle onwards, unless the transmission request is canceled, AI, A3゜An, m are repeated.
It is transmitted as 1, A3, An...
第2図は本発明の一実施例回路図であり、第3図のタイ
ムチャートを参照して以下詳細に説明する。FIG. 2 is a circuit diagram of an embodiment of the present invention, which will be described in detail below with reference to the time chart of FIG.
第2図において1はクロック発生回路で、クロック出力
1aはANDゲート2の一方入力端子および送信カウン
タ11に入力される。In FIG. 2, reference numeral 1 denotes a clock generation circuit, and a clock output 1a is inputted to one input terminal of an AND gate 2 and a transmission counter 11.
ANDゲート2の他方入力端子には後述するインバータ
10の出力が入力されており、インバータ10の出力が
論理「1」の時だけクロック1aをそのま\出力する。The output of an inverter 10, which will be described later, is input to the other input terminal of the AND gate 2, and only when the output of the inverter 10 is logic "1", the clock 1a is output as is.
ANDゲ゛−ト2の出力はORゲート3を介してサブコ
ミカウンタ4に入力される。The output of the AND gate 2 is inputted to the subcommit counter 4 via the OR gate 3.
サブコミカウンタ4はORゲ゛−ト3の出力3aによっ
て歩進さ札第3図に示す如く、順次A I 。The sub-commission counter 4 is incremented by the output 3a of the OR gate 3 and sequentially A I as shown in FIG.
A 2 、 A 3・・・Anの如き選択パルスを出力
する。Selection pulses such as A 2 , A 3 . . . An are output.
サブコミカウンタ4の具体的な中味は、例えばORゲー
ト3の出力3aを計数する2進カウンタと、2進カウン
タの内容をデコードし、単一のパルスを出力するデコー
ダから構成される。The concrete contents of the subcomi counter 4 include, for example, a binary counter that counts the output 3a of the OR gate 3, and a decoder that decodes the contents of the binary counter and outputs a single pulse.
サブコミカウンタ4の出力Al a 、 A2 a・・
・AnaはそれぞれANDゲート5−1 、5−2 。Output Al a of subcomi counter 4, A2 a...
- Ana are AND gates 5-1 and 5-2, respectively.
・・・5−nの一方入力端子に印加され、ANDゲート
5−1 、5−2 、・・・5− nの他方入力端子に
は、それぞれ対応する制御ルートA I 、 16.2
・・・A(1からの送信要求REQI、REQ2.−R
EQnが印加されるようになっている。. . 5-n, and the corresponding control routes A I and 16.2 are applied to the other input terminals of AND gates 5-1, 5-2, . . . 5-n, respectively.
...A (transmission request from 1 REQI, REQ2.-R
EQn is applied.
従って、サブコミカウンタ4の出力A 1 a =j/
6. n aと、各制御ルート憲1〜Anからの送信要
求REQI〜REQnが一致した時、ANDゲート5−
1〜5−nのいずれか1つがオンとなり、ORゲート9
、インバータ10を介してANDゲート2をロックする
ので、ANDゲート2からはクロックパルス1aが出力
されなくなり、サブコミカウンタ4の歩進は停止する。Therefore, the output of the subcomi counter 4 A 1 a =j/
6. When n a matches the transmission requests REQI to REQn from each control route configuration 1 to An, the AND gate 5-
Any one of 1 to 5-n turns on, and the OR gate 9
, the AND gate 2 is locked via the inverter 10, so the clock pulse 1a is no longer output from the AND gate 2, and the subcomi counter 4 stops incrementing.
また、ANDゲ゛−ト5(5−1〜5−n )の出力に
より対応するANDゲート6(6−’l−6−n)が開
かれ、送信要求REQI〜REQnが出ている制御ルー
トの送信データ(DI〜Dn)がORゲート7、AND
ゲート8を介して並直変換回路12に出力される。Furthermore, the corresponding AND gate 6 (6-'l-6-n) is opened by the output of the AND gate 5 (5-1 to 5-n), and the control route from which the transmission requests REQI to REQn are output is opened. The transmission data (DI to Dn) is OR gate 7, AND
It is output to the parallel-to-serial converter circuit 12 via the gate 8.
具体的には、送信データは送信カウンタ11からのワー
ドアドレスタイミング11bによってANDゲート8で
同期がとられ、並直変換回路12を介して送信される。Specifically, the transmission data is synchronized by the AND gate 8 using the word address timing 11b from the transmission counter 11, and is transmitted via the parallel-to-serial conversion circuit 12.
1サイクルが終了すると、送信カウント11から1パル
ス/サイクルの信号11aがORゲート3を介してサブ
コミカウンタ4に入力されサブコミカウンタ4は1つだ
け歩進する。When one cycle is completed, a signal 11a of 1 pulse/cycle from the transmission count 11 is inputted to the subcommit counter 4 via the OR gate 3, and the subcommit counter 4 increments by one.
これにより、ANDゲート5 (5−1〜5−n )で
成立していた一致が解かれるので、ANDゲート2にお
けるクロックパルス1aのロックも解かれ、サブコミカ
ウンタ4は、次の送信要求A(REQI〜REQn)に
一致するまで歩進される。As a result, the coincidence established in the AND gates 5 (5-1 to 5-n) is released, so the clock pulse 1a in the AND gate 2 is also released, and the subcomi counter 4 receives the next transmission request A. It is incremented until it matches (REQI to REQn).
このようにして、次の制御ルートの送信要求REQに一
致すると、前回と同様に、当該送信データが並直変換回
路12を介して送信され、これを順次繰返すことにより
、送信要求のある制御ルートの送信データだけが伝送さ
れサンプリング周期は最短となる。In this way, when the transmission data matches the transmission request REQ of the next control route, the transmission data is transmitted via the parallel-to-serial conversion circuit 12 as in the previous time, and by repeating this sequentially, the control route with the transmission request is transmitted. The sampling period is the shortest since only the transmission data of 1 is transmitted.
第3図は、制御ルートAIと制御ルートA3が時間的に
ずれて、送信要求REQI、REQ3を出した場合の各
部の波形を示している。FIG. 3 shows waveforms of various parts when the control route AI and the control route A3 are shifted in time and the transmission requests REQI and REQ3 are issued.
並直変換回路12の出力12aにおいて、SYCは同期
信号であり、これは図示しない同期信号発生回路からの
同期信号が、1サイクルに1回、並直変換回路にセット
され送信されるものである。At the output 12a of the parallel-to-serial conversion circuit 12, SYC is a synchronization signal, which is a synchronization signal from a synchronization signal generation circuit (not shown) that is set and transmitted to the parallel-to-serial conversion circuit once per cycle. .
送信カウンタ11の具体的な内部回路は図示していない
が、この送信カウンタ11はクロックパルス1aを計数
して、送信クロック11cを出力し、サブコミ用データ
ワードに対応する一定数の送信クロック11cを計数す
ることによって信号11bを出し、且つ1サイクルに1
ケのパルス11aを出力するものであり、このような機
能の送信カウンタ11および前述したサブコミカウンタ
4は周知である。Although the specific internal circuit of the transmission counter 11 is not shown, the transmission counter 11 counts the clock pulses 1a, outputs the transmission clock 11c, and outputs a fixed number of transmission clocks 11c corresponding to the subcommission data word. The signal 11b is output by counting, and once per cycle.
The transmission counter 11 and the above-mentioned sub-commission counter 4 having such a function are well known.
第2図の実施例において特徴となるところは、ORゲー
ト9.インバータ10.ANDゲート2によるロック機
構と、ORゲート3によるロック解除機構である。The feature of the embodiment shown in FIG. 2 is that the OR gate 9. Inverter 10. They are a locking mechanism using an AND gate 2 and an unlocking mechanism using an OR gate 3.
本発明によれば、多ルートの制御信号(送信データ)を
サブコミ用ワードを利用して連続して伝送するので、他
ルート制御中の待機時間がなく、多ルートの同時制御が
可能となり、多ルートの制御信号(送信データ)のうち
、実制御信号(送要要求のあるデータ)のみを伝送して
いるのでサンプリング時間が短かくなり、高速な多ルー
ト制御方式が実現される。According to the present invention, control signals (transmission data) for multiple routes are transmitted continuously using subcommission words, so there is no waiting time while controlling other routes, and simultaneous control of multiple routes is possible. Of the route control signals (transmission data), only the actual control signals (data requested to be transmitted) are transmitted, so the sampling time is shortened, and a high-speed multi-route control system is realized.
第1図A、Bは本発明による伝送フォーマットの一例を
示す図、第2図は本発明の一実施例回路図、第3図は第
2図の動作を理解するためのタイムチャートである。
2.5(5−1〜5−n)、6(6〜1〜6−n)・・
・・・・ANDゲート、 3.9・・・・・・ORゲー
ト、 4・・・・・・サブコミ用カウンタ、10・・・
・・・インバータ、11・・・・・・送信カウンタ、1
2・・・・・・並直変換回路。1A and 1B are diagrams showing an example of a transmission format according to the present invention, FIG. 2 is a circuit diagram of an embodiment of the present invention, and FIG. 3 is a time chart for understanding the operation of FIG. 2. 2.5 (5-1 to 5-n), 6 (6 to 1 to 6-n)...
...AND gate, 3.9...OR gate, 4...Subcomi counter, 10...
... Inverter, 11 ... Transmission counter, 1
2... Parallel to serial conversion circuit.
Claims (1)
カウンタの出力により順次選択し、送信カウンタからの
送信クロックに同期して送信するようになっている遠方
監視制御装置における多ルート制御方式において、サブ
コミカウンタが送信要求に基づいて特定の制御ルートの
送信データを送信する際にサブコミカウンタのクロック
入力を禁止する禁止手段と、送信データを含む1サイク
ル毎に該サブコミカウンタを歩進じクロック入力の禁止
状態を解除する解除手段を設け、複数個の制御ルートの
うち送信要求のある制御ルートの送信データのみを、サ
ブコミ伝送によって伝送するようにしたことを特徴とす
る遠方監視制御装置における多ルート制御方式。1. In a multi-route control system in a remote monitoring and control device, in which transmission data from a plurality of control routes is sequentially selected based on the output of a subcomi counter and transmitted in synchronization with the transmission clock from the transmission counter, Prohibition means for prohibiting clock input to the subcomi counter when the subcomi counter transmits transmission data of a specific control route based on a transmission request, and a means for incrementing the subcomi counter for each cycle including transmission data. A remote monitoring and control device characterized in that a canceling means for canceling a state in which clock input is inhibited is provided, and only transmission data of a control route for which a transmission request is made among a plurality of control routes is transmitted by subcommission transmission. Multi-route control method.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11074578A JPS5851456B2 (en) | 1978-09-11 | 1978-09-11 | Multi-route control method for remote monitoring and control equipment |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11074578A JPS5851456B2 (en) | 1978-09-11 | 1978-09-11 | Multi-route control method for remote monitoring and control equipment |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5538716A JPS5538716A (en) | 1980-03-18 |
JPS5851456B2 true JPS5851456B2 (en) | 1983-11-16 |
Family
ID=14543456
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11074578A Expired JPS5851456B2 (en) | 1978-09-11 | 1978-09-11 | Multi-route control method for remote monitoring and control equipment |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5851456B2 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57118452A (en) * | 1981-01-13 | 1982-07-23 | Mitsubishi Electric Corp | Sampling system |
JPH0827858B2 (en) * | 1987-10-13 | 1996-03-21 | 株式会社クボタ | How to cancel the product selection right in a vending machine |
-
1978
- 1978-09-11 JP JP11074578A patent/JPS5851456B2/en not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPS5538716A (en) | 1980-03-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4390969A (en) | Asynchronous data transmission system with state variable memory and handshaking protocol circuits | |
EP0476990B1 (en) | Dynamic bus arbitration | |
EP0666541B1 (en) | Apparatus and method for operating chips synchronously at speeds exceeding the bus speed | |
KR101089153B1 (en) | Integrated circuits and methods of transmitting data signals between different clock domains | |
JPH02253464A (en) | Programmable data transfer timing | |
JPH0691546B2 (en) | Communication control method and apparatus | |
JPS5851456B2 (en) | Multi-route control method for remote monitoring and control equipment | |
US3999170A (en) | Multiple access interconnect system | |
JP2744724B2 (en) | Packet collection circuit in data flow type system | |
KR930001589B1 (en) | Data transmission system and its method | |
JPS61114362A (en) | Access control system for share memory | |
SU1130854A1 (en) | Information input device | |
SU1515170A1 (en) | Device for interfacing processors in computer system | |
SU1290325A1 (en) | Multichannel device for connecting information sources to common bus | |
SU1495793A1 (en) | Dynamic priority unit | |
SU679983A1 (en) | Priority unit | |
SU1332327A1 (en) | Device for mating processers in a computing system | |
SU1339572A1 (en) | Information exchange device | |
SU1460723A1 (en) | Device for interfacing subscribers with digital computer | |
SU1418725A1 (en) | Buffer data transmission device | |
SU1589277A2 (en) | Multiple-channel device for priority connection of subscribers to common trunk | |
SU853814A1 (en) | Device for monitoring pulse distributor | |
SU1238088A1 (en) | Interface for linking computer with using equipment | |
SU1175020A1 (en) | Controlled delay device | |
SU809143A1 (en) | Device for interfacing with computer system common line |