JPH07202225A - Semiconductor device - Google Patents
Semiconductor deviceInfo
- Publication number
- JPH07202225A JPH07202225A JP34894793A JP34894793A JPH07202225A JP H07202225 A JPH07202225 A JP H07202225A JP 34894793 A JP34894793 A JP 34894793A JP 34894793 A JP34894793 A JP 34894793A JP H07202225 A JPH07202225 A JP H07202225A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor device
- diode
- transistor
- lateral
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 43
- 239000000758 substrate Substances 0.000 claims description 6
- 238000009792 diffusion process Methods 0.000 abstract description 19
- 230000015556 catabolic process Effects 0.000 abstract description 15
- 229910021420 polycrystalline silicon Inorganic materials 0.000 abstract description 8
- 229920005591 polysilicon Polymers 0.000 abstract description 7
- 230000003071 parasitic effect Effects 0.000 abstract description 5
- 108091006146 Channels Proteins 0.000 description 8
- 238000000034 method Methods 0.000 description 8
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 4
- 102000004129 N-Type Calcium Channels Human genes 0.000 description 3
- 108090000699 N-Type Calcium Channels Proteins 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000003321 amplification Effects 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 239000000470 constituent Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000007261 regionalization Effects 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は、半導体装置に関し、寄
生効果が少なく高逆耐圧のダイオードを形成する技術を
提供するものである。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device, and provides a technique for forming a diode having a high reverse breakdown voltage with less parasitic effect.
【0002】[0002]
【従来の技術】マスタースライス方式の半導体装置で
は、回路に必要なダイオードは、トランジスタの拡散層
を利用して形成される。従って、ラテラル型PNPトラ
ンジスタを主な構成素子とするマスタースライス半導体
装置では、ラテラル型PNPトランジスタの拡散層を利
用してダイオードが形成される。2. Description of the Related Art In a master slice type semiconductor device, a diode required for a circuit is formed by utilizing a diffusion layer of a transistor. Therefore, in the master slice semiconductor device having the lateral PNP transistor as a main constituent element, the diode is formed by using the diffusion layer of the lateral PNP transistor.
【0003】図2(a)及び(b)は夫々、ラテラル型
PNPトランジスタの拡散層を利用した従来のダイオー
ドの構造を示す平面図及び断面図である。このダイオー
ドは、同図に示すように、ラテラル型PNPトランジス
タのエミッタ5をアノードとし、またカソードはコレク
タ6及びベース7をアルミ配線11でショートした状態
で使用する。2A and 2B are a plan view and a sectional view, respectively, showing a structure of a conventional diode using a diffusion layer of a lateral PNP transistor. As shown in the figure, this diode is used in a state in which the emitter 5 of the lateral PNP transistor is the anode, and the cathode is the collector 6 and the base 7 shorted by the aluminum wiring 11.
【0004】[0004]
【発明が解決しようとする課題】ところで、上記構造の
ダイオードでは、エミッタ拡散層5とコレクタ拡散層6
との間にアノード電極配線11をゲートとする寄生MO
Sトランジスタが形成される。従って、ダイオード電極
間に逆方向電圧が印加され、その電圧によりアノード電
位とカソード電位との電位差が、N型エピタキシャル層
3の表面の反転電圧を越える、即ち寄生MOSトランジ
スタのスレッショルド電圧を越える場合には、アノード
側のアルミ配線11の直下に、図2(b)に示す反転層
13が生ずる。かかる反転層13の形成は、エミッタ拡
散層5及びコレクタ拡散層6間の耐圧を低くし、結果と
して、ダイオードの逆耐圧を低くするという問題があっ
た。By the way, in the diode having the above structure, the emitter diffusion layer 5 and the collector diffusion layer 6 are formed.
And a parasitic MO whose gate is the anode electrode wiring 11 between
An S transistor is formed. Therefore, when a reverse voltage is applied between the diode electrodes and the voltage causes the potential difference between the anode potential and the cathode potential to exceed the inversion voltage on the surface of the N-type epitaxial layer 3, that is, the threshold voltage of the parasitic MOS transistor. The inversion layer 13 shown in FIG. 2B is formed immediately below the aluminum wiring 11 on the anode side. The formation of the inversion layer 13 has a problem that the breakdown voltage between the emitter diffusion layer 5 and the collector diffusion layer 6 is lowered, and as a result, the reverse breakdown voltage of the diode is lowered.
【0005】図3(a)及び(b)は、上記問題を解決
する改良型のダイオード構造を有する従来の半導体装置
の構造を示す。同図は、かかるラテラル型PNPトラン
ジスタ構造のダイオードを、図2と同様に示すものであ
る。このダイオードでは、図2に示す構造に加え、ラテ
ラル型PNPトランジスタのエミッタ拡散層5とコレク
タ拡散層6との間に、エミッタ拡散層5を囲むようにベ
ース拡散層7と同一導電型の高濃度のチャネルストップ
領域14を設ける。これにより、エミッタ及びコレクタ
拡散層5、6相互間に寄生MOSトランジスタが形成さ
れることを防止する。FIGS. 3A and 3B show the structure of a conventional semiconductor device having an improved diode structure that solves the above problems. This figure shows a diode of such a lateral PNP transistor structure as in FIG. In this diode, in addition to the structure shown in FIG. 2, between the emitter diffusion layer 5 and the collector diffusion layer 6 of the lateral PNP transistor, a high concentration of the same conductivity type as the base diffusion layer 7 is provided so as to surround the emitter diffusion layer 5. The channel stop region 14 is provided. This prevents formation of a parasitic MOS transistor between the emitter and collector diffusion layers 5 and 6.
【0006】しかし、上記構造のダイオードでは、高濃
度のN型チャネルストップ領域14の形成により、ダイ
オードの逆耐圧の向上は可能であるが、高濃度N型チャ
ネルストップ領域14の存在により、反転層が生じない
構造が提供できた場合のチャネルストップ領域14を有
しない同様な構造のダイオードの逆耐圧に比べると、そ
の逆耐圧が低いという欠点がある。However, in the diode having the above structure, although the reverse breakdown voltage of the diode can be improved by forming the high-concentration N-type channel stop region 14, the inversion layer is formed by the existence of the high-concentration N-type channel stop region 14. The reverse breakdown voltage is lower than the reverse breakdown voltage of a diode having a similar structure without the channel stop region 14 in the case where a structure in which the above phenomenon does not occur can be provided.
【0007】さらに、マスタースライス方式の半導体装
置に上記改良型のダイオードを採用した場合には、同じ
拡散層構造のトランジスタを本来のラテラル型PNPト
ランジスタとして使用するには、前記高濃度のN型チャ
ネルストップ領域がエミッタ接地の電流増巾率(hFE)
を低下させるので、PNPトランジスタとしての機能が
不十分である。従って、上記構造はマスタースライス方
式の半導体装置では採用し難い。Further, when the improved diode is adopted in the master slice type semiconductor device, in order to use the transistor having the same diffusion layer structure as the original lateral PNP transistor, the high concentration N-type channel is used. Current amplification rate (h FE ) when the stop region is grounded
, So that the function as a PNP transistor is insufficient. Therefore, the above structure is difficult to be adopted in the semiconductor device of the master slice type.
【0008】本発明は、上記に鑑み、ラテラル型トラン
ジスタ本来の機能を果たすと共に逆耐圧が充分に高いダ
イオードとして構成することも可能なラテラル型トラン
ジスタを、ダイオード接続して備える半導体装置を提供
し、もって、マスタースライス方式の半導体装置に好適
な半導体装置を提供することを目的とする。In view of the above, the present invention provides a semiconductor device provided with a diode-connected lateral transistor that performs the original function of the lateral transistor and can be configured as a diode having a sufficiently high reverse breakdown voltage. Therefore, an object is to provide a semiconductor device suitable for a master slice type semiconductor device.
【0009】[0009]
【課題を解決するための手段】上記目的を達成するため
に、本発明の半導体装置は、アノード電極配線に接続さ
れたエミッタと、カソード電極配線に接続されたコレク
タ及びベース領域とを半導体基板の表面領域に有するラ
テラル型PNPトランジスタ構造のPN接合ダイオード
を備えた半導体装置において、前記アノード電極配線を
構成する配線層と少なくとも前記ベース領域との間に配
設されて所定電位に維持される導電膜を更に備えること
を特徴とする。In order to achieve the above object, a semiconductor device of the present invention includes an emitter connected to an anode electrode wiring, and a collector and base region connected to a cathode electrode wiring of a semiconductor substrate. In a semiconductor device including a PN junction diode having a lateral PNP transistor structure in a surface region, a conductive film disposed between a wiring layer forming the anode electrode wiring and at least the base region and maintained at a predetermined potential. Is further provided.
【0010】前記導電膜は、例えば、基板上に多結晶シ
リコン(ポリシリコン)層として形成することが好まし
い。また、前記所定の電位としては、前記カソード電極
配線と同電位を選定することが好ましく、この場合、導
電膜のパターン形成が容易である。The conductive film is preferably formed, for example, as a polycrystalline silicon (polysilicon) layer on the substrate. Further, it is preferable to select the same potential as the cathode electrode wiring as the predetermined potential, and in this case, pattern formation of the conductive film is easy.
【0011】[0011]
【実施例】以下、図面を参照して本発明を更に説明す
る。図1(a)及び(b)は夫々、本発明の一実施例を
成す、マスタースライス方式で形成される半導体装置に
おけるダイオード部分のチップ平面図及び断面図であ
る。また、同図(c)は、その等価回路図である。The present invention will be further described below with reference to the drawings. 1A and 1B are a chip plane view and a cross-sectional view of a diode portion in a semiconductor device formed by a master slice method, which form an embodiment of the present invention, respectively. Further, FIG. 6C is an equivalent circuit diagram thereof.
【0012】上記半導体装置の製造に際しては、まず、
従来の半導体製造技術を用いて、P型シリコン基板1内
に、イオン注入法によってN型埋込層2を形成し、その
上に成長させたN型エピタキシャル層3内に、P型拡散
層5、6及びN型拡散層7をイオン注入法により形成し
て、ラテラル型PNPトランジスタのためのエミッタ
5、コレクタ6及びベース7を形成する。In manufacturing the above semiconductor device, first,
Using a conventional semiconductor manufacturing technique, an N type buried layer 2 is formed in a P type silicon substrate 1 by an ion implantation method, and a P type diffusion layer 5 is formed in an N type epitaxial layer 3 grown on the N type buried layer 2. , 6 and the N-type diffusion layer 7 are formed by the ion implantation method to form the emitter 5, the collector 6 and the base 7 for the lateral PNP transistor.
【0013】次に、シリコン基板1上の全面に第1絶縁
膜8を形成し、フォトリソグラフィ技術によりパターニ
ングする。次いで、第1絶縁膜8上の全面にN型ポリシ
リコン層9を形成し、ホトリソグラフィ技術を用いて、
図1に示すように、ラテラル型PNPトランジスタのベ
ース領域3上を覆うようにパターニングする。引き続
き、第2の絶縁膜10を全面に形成した後に、ホトリソ
グラフィ技術を用いて、エミッタコンタクト窓15、コ
レクタコンタクト窓16及びベースコンタクト窓17
を、夫々に対応する拡散層5、6、7上に開孔する。Next, the first insulating film 8 is formed on the entire surface of the silicon substrate 1 and patterned by the photolithography technique. Then, an N-type polysilicon layer 9 is formed on the entire surface of the first insulating film 8, and the photolithography technique is used to
As shown in FIG. 1, patterning is performed so as to cover the base region 3 of the lateral PNP transistor. Subsequently, after the second insulating film 10 is formed on the entire surface, the emitter contact window 15, the collector contact window 16 and the base contact window 17 are formed by using the photolithography technique.
Are opened on the diffusion layers 5, 6 and 7 respectively corresponding thereto.
【0014】その後、アノード電極配線11及びカソー
ド電極配線12をアルミニウム等のスパッタリング法に
より形成する。このとき、アノード配線11をエミッタ
拡散層5に接続し、カソード配線12をコレクタ6及び
ベース7に接続することにより、図1(c)に示すよう
に、エミッタEをアノードAとし、コレクタC及びベー
スBをカソードKとするダイオードが形成される。な
お、アルミニウム配線の選択により、図1の配線接続と
異なる構成を採用することで、本来のラテラル型PNP
トランジスタが形成される。After that, the anode electrode wiring 11 and the cathode electrode wiring 12 are formed by a sputtering method using aluminum or the like. At this time, the anode wiring 11 is connected to the emitter diffusion layer 5, and the cathode wiring 12 is connected to the collector 6 and the base 7, so that the emitter E is the anode A and the collector C and the collector C are as shown in FIG. A diode having the base B as the cathode K is formed. It should be noted that by adopting a configuration different from the wiring connection of FIG. 1 by selecting the aluminum wiring, the original lateral type PNP can be obtained.
A transistor is formed.
【0015】以上のように形成された本実施例の半導体
装置では、ダイオードのアノードA及びカソードKの間
に逆方向電圧が印加される場合にも、N型ポリシリコン
層9が高電位にバイアスされているので、ベース領域3
上部に形成され、低電位にバイアスされたアノード電極
配線11が存在しても、N型ポリシリコン層9の作用に
よりアノード電極配線11の電位がベース領域3に影響
を与えることはない。従って、アノード電極配線11直
下のベース領域3の表面に、図2に示したような反転層
13が生ずることはない。このため、従来の半導体装置
では、例えば約2V程度の逆耐圧しか得られなかった構
造のダイオードで、約30V程度の逆耐圧が得られる。In the semiconductor device of this embodiment formed as described above, the N-type polysilicon layer 9 is biased to a high potential even when a reverse voltage is applied between the anode A and the cathode K of the diode. The base area 3
Even if there is the anode electrode wiring 11 formed on the upper portion and biased to a low potential, the potential of the anode electrode wiring 11 does not affect the base region 3 due to the action of the N-type polysilicon layer 9. Therefore, the inversion layer 13 as shown in FIG. 2 does not occur on the surface of the base region 3 immediately below the anode electrode wiring 11. Therefore, in the conventional semiconductor device, for example, a diode having a structure in which only a reverse breakdown voltage of about 2 V is obtained can obtain a reverse breakdown voltage of about 30 V.
【0016】なお、反転層の形成を防止する高濃度チャ
ネルストップ領域14(図3)を形成した従来の改良型
半導体装置の場合には、高濃度チャネルストップ領域1
4で空乏層の広がりが抑えられるため、逆耐圧の大きさ
が低下し、高濃度チャネルストップ領域14がない場合
に比べて逆耐圧が低下していた。しかし、上記実施例に
係る半導体装置の構造では、逆耐圧が低下する欠点が生
じない。In the case of the conventional improved semiconductor device in which the high concentration channel stop region 14 (FIG. 3) for preventing the formation of the inversion layer is formed, the high concentration channel stop region 1 is formed.
Since the expansion of the depletion layer is suppressed in No. 4, the reverse breakdown voltage is reduced, and the reverse breakdown voltage is reduced as compared with the case where the high concentration channel stop region 14 is not provided. However, the structure of the semiconductor device according to the above-described embodiment does not have the drawback of lowering the reverse breakdown voltage.
【0017】更に、高濃度チャネルストップ領域を設け
る上記改良型の半導体装置の構造では、高濃度拡散層を
有する素子を本来のラテラル型PNPトランジスタとし
て使用する際には、電流増巾率が低下する等の欠点があ
り、事実上、PNPトランジスタとしては使用できない
欠点も存在したが、上記実施例の半導体装置の構造で
は、かかる欠点はなく、本来のラテラル型PNPトラン
ジスタとして使用した場合の機能を損うおそれがない。
従って、本発明の半導体装置をマスタスライス方式の半
導体装置に適用する際に、特にその利点が大きい。Further, in the structure of the improved semiconductor device in which the high-concentration channel stop region is provided, when the element having the high-concentration diffusion layer is used as the original lateral PNP transistor, the current amplification factor is lowered. However, the structure of the semiconductor device of the above-described embodiment does not have such a defect and the function when used as an original lateral type PNP transistor is impaired. There is no danger of
Therefore, when the semiconductor device of the present invention is applied to a master slice type semiconductor device, its advantages are particularly great.
【0018】なお、上記実施例の記述は例示を目的とし
てなされたものであり、上記実施例の構成から種々の修
正及び変更を施した半導体装置も本発明の半導体装置の
範囲に含まれる。例えば、上記実施例において、ポリシ
リコン層を、N型エピタキシャル層に反転層が生じない
範囲の電位で、カソード電極配線とは異なる電位に維持
する構成も可能である。また、本発明の半導体装置は、
マスタースライス方式の半導体装置に限定されるもので
もない。It should be noted that the description of the above embodiment is made for the purpose of illustration, and a semiconductor device in which various modifications and changes are made from the configuration of the above embodiment is also included in the scope of the semiconductor device of the present invention. For example, in the above-described embodiment, the polysilicon layer may be maintained at a potential different from that of the cathode electrode wiring within a range where the inversion layer is not formed in the N-type epitaxial layer. Further, the semiconductor device of the present invention is
The semiconductor device is not limited to the master slice type semiconductor device.
【0019】[0019]
【発明の効果】以上説明したように、本発明の半導体装
置は、アノード電極配線を構成する配線層とベース領域
との間に配設された所定電位の導電膜を備える構成の、
ラテラル型トランジスタ構造のダイオードを採用するこ
とにより、大きな逆電圧が印加された際にもベース領域
表面に反転層が形成されないので、逆耐圧の高いダイオ
ードを形成できると共に、単に配線層の選択により、ダ
イオードの形成に代えて本来のラテラル型トランジスタ
を形成できるので、本発明は、特にマスタスライス方式
の半導体装置として好適な半導体装置を提供できたとい
う顕著な効果を奏する。As described above, the semiconductor device of the present invention comprises the conductive film of a predetermined potential disposed between the wiring layer forming the anode electrode wiring and the base region.
By adopting the diode of the lateral type transistor structure, the inversion layer is not formed on the surface of the base region even when a large reverse voltage is applied, so that a diode with a high reverse breakdown voltage can be formed and simply by selecting the wiring layer, Since an original lateral transistor can be formed instead of forming a diode, the present invention has a remarkable effect that a semiconductor device suitable as a master slice type semiconductor device can be provided.
【図1】(a)及び(b)は夫々、本発明の一実施例の
半導体装置の平面図及び断面図。1A and 1B are a plan view and a cross-sectional view, respectively, of a semiconductor device according to an embodiment of the present invention.
【図2】(a)及び(b)は夫々、ラテラル型PNPト
ランジスタ構造を有する従来のダイオードを備える半導
体装置の平面図及び断面図。2A and 2B are a plan view and a sectional view of a semiconductor device including a conventional diode having a lateral PNP transistor structure, respectively.
【図3】(a)及び(b)は夫々、高濃度チャネルスト
ップ領域を形成した改良型ダイオードを備える従来の半
導体装置の平面図及び断面図。3A and 3B are a plan view and a cross-sectional view, respectively, of a conventional semiconductor device including an improved diode in which a high-concentration channel stop region is formed.
1 P型半導体基板 2 N型埋込層 3 N型エピタキシャル層 4 P型絶縁領域 5 P型エミッタ 6 P型コレクタ 7 N型ベース 8 第1絶縁層 9 N型ポリシリコン層 10第2絶縁膜 11 アノード電極配線 12 カソード電極配線 13 反転層 14 N型高濃度チャネルストップ領域 15 エミッタコンタクト窓 16 コレクタコンタクト窓 17 ベースコンタクト窓 1 P-type semiconductor substrate 2 N-type buried layer 3 N-type epitaxial layer 4 P-type insulating region 5 P-type emitter 6 P-type collector 7 N-type base 8 First insulating layer 9 N-type polysilicon layer 10 Second insulating film 11 Anode electrode wiring 12 Cathode electrode wiring 13 Inversion layer 14 N-type high-concentration channel stop region 15 Emitter contact window 16 Collector contact window 17 Base contact window
Claims (3)
と、カソード電極配線に接続されたコレクタ及びベース
領域とを半導体基板の表面領域に有するラテラル型PN
Pトランジスタ構造のPN接合ダイオードを備えた半導
体装置において、 前記アノード電極配線を構成する配線層と少なくとも前
記ベース領域との間に配設されて所定電位に維持される
導電膜を更に備えることを特徴とする半導体装置。1. A lateral type PN having an emitter connected to an anode electrode wiring and a collector and base regions connected to a cathode electrode wiring in a surface region of a semiconductor substrate.
A semiconductor device including a PN junction diode having a P-transistor structure, further comprising a conductive film that is disposed between a wiring layer that constitutes the anode electrode wiring and at least the base region and is maintained at a predetermined potential. Semiconductor device.
の電位である、請求項1に記載の半導体装置。2. The semiconductor device according to claim 1, wherein the predetermined potential is a potential of the cathode electrode wiring.
求項1又は2に記載の半導体装置。3. The semiconductor device according to claim 1, which is configured as a master slice.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP34894793A JPH07202225A (en) | 1993-12-28 | 1993-12-28 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP34894793A JPH07202225A (en) | 1993-12-28 | 1993-12-28 | Semiconductor device |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH07202225A true JPH07202225A (en) | 1995-08-04 |
Family
ID=18400463
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP34894793A Pending JPH07202225A (en) | 1993-12-28 | 1993-12-28 | Semiconductor device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH07202225A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007287985A (en) * | 2006-04-18 | 2007-11-01 | Sanyo Electric Co Ltd | Semiconductor device |
WO2024121936A1 (en) * | 2022-12-06 | 2024-06-13 | 日清紡マイクロデバイス株式会社 | Esd protection diode and structure thereof |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01274469A (en) * | 1988-04-26 | 1989-11-02 | Fuji Electric Co Ltd | diode |
JPH02260538A (en) * | 1989-03-31 | 1990-10-23 | Fujitsu Ltd | semiconductor equipment |
JPH03148866A (en) * | 1989-11-06 | 1991-06-25 | Seiko Epson Corp | Semiconductor device |
JPH06216401A (en) * | 1993-01-20 | 1994-08-05 | Hitachi Ltd | Semiconductor integrated circuit device |
-
1993
- 1993-12-28 JP JP34894793A patent/JPH07202225A/en active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01274469A (en) * | 1988-04-26 | 1989-11-02 | Fuji Electric Co Ltd | diode |
JPH02260538A (en) * | 1989-03-31 | 1990-10-23 | Fujitsu Ltd | semiconductor equipment |
JPH03148866A (en) * | 1989-11-06 | 1991-06-25 | Seiko Epson Corp | Semiconductor device |
JPH06216401A (en) * | 1993-01-20 | 1994-08-05 | Hitachi Ltd | Semiconductor integrated circuit device |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007287985A (en) * | 2006-04-18 | 2007-11-01 | Sanyo Electric Co Ltd | Semiconductor device |
KR100872272B1 (en) * | 2006-04-18 | 2008-12-05 | 산요덴키가부시키가이샤 | Semiconductor device |
WO2024121936A1 (en) * | 2022-12-06 | 2024-06-13 | 日清紡マイクロデバイス株式会社 | Esd protection diode and structure thereof |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6958519B2 (en) | Methods of forming field effect transistors and field effect transistor circuitry | |
US4825274A (en) | Bi-CMOS semiconductor device immune to latch-up | |
KR880006781A (en) | Semiconductor integrated circuit and manufacturing method | |
JPH01198076A (en) | Semiconductor device | |
US4887145A (en) | Semiconductor device in which electrodes are formed in a self-aligned manner | |
US4639757A (en) | Power transistor structure having an emitter ballast resistance | |
JPH0557741B2 (en) | ||
US4819055A (en) | Semiconductor device having a PN junction formed on an insulator film | |
US6525392B1 (en) | Semiconductor power device with insulated circuit | |
US6399989B1 (en) | Radiation hardened silicon-on-insulator (SOI) transistor having a body contact | |
JP2658842B2 (en) | Semiconductor device | |
JP3161091B2 (en) | Semiconductor integrated circuit device | |
JP2825038B2 (en) | Semiconductor device | |
JPH07202225A (en) | Semiconductor device | |
JPH0656890B2 (en) | Vertical conductivity type MOS-FET | |
US6716728B2 (en) | Radiation hardened silicon-on-insulator (SOI) transistor having a body contact | |
JPS6359262B2 (en) | ||
JP3217552B2 (en) | Horizontal high voltage semiconductor device | |
JP3130645B2 (en) | High voltage MOS transistor | |
JPH09181335A (en) | Semiconductor device | |
JPH02214164A (en) | MOSFET with input protection circuit | |
JPH07249760A (en) | Fabrication of semiconductor device | |
JP2546179B2 (en) | Semiconductor device | |
JP2680846B2 (en) | Semiconductor memory device | |
JPS628571A (en) | Semiconductor device |