JPH06164316A - Automatic equalizer - Google Patents
Automatic equalizerInfo
- Publication number
- JPH06164316A JPH06164316A JP33561392A JP33561392A JPH06164316A JP H06164316 A JPH06164316 A JP H06164316A JP 33561392 A JP33561392 A JP 33561392A JP 33561392 A JP33561392 A JP 33561392A JP H06164316 A JPH06164316 A JP H06164316A
- Authority
- JP
- Japan
- Prior art keywords
- unit
- signal
- multiplication coefficient
- automatic
- metric value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Filters That Use Time-Delay Elements (AREA)
- Error Detection And Correction (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は、自動等化器、特に、ト
ランスバーサルフィルタのように、可変乗算係数によっ
て等化特性が与えられる自動等化器に関するものであ
る。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an automatic equalizer, and more particularly to an automatic equalizer such as a transversal filter which is provided with equalization characteristics by a variable multiplication coefficient.
【0002】[0002]
【従来の技術】送受信間において伝送される信号の歪を
軽減するために、自動等化器が用いられる。その基本的
構成を図2に示す。図中、21は自動等化部、22は制
御部、23は判定部、24は誤差検出部、25は入力端
子、26は出力端子である。自動等化部21は、トラン
スバーサルフィルタなど遅延特性を有する回路や、Nビ
ットのシフトレジスタが用いられ、制御部22からの制
御信号によって可変乗算係数が制御され、等化特性が決
定される。したがって、入力端子25からの受信信号
は、自動等化部21で等化され、判定部23で判定され
る。誤差検出部24においては、判定部23の判定結果
と自動等化部21の出力との差を誤差信号として検出
し、それに応じて、制御部22を制御して等化特性を自
動制御する。2. Description of the Related Art An automatic equalizer is used to reduce distortion of a signal transmitted between a transmitter and a receiver. The basic structure is shown in FIG. In the figure, 21 is an automatic equalization unit, 22 is a control unit, 23 is a determination unit, 24 is an error detection unit, 25 is an input terminal, and 26 is an output terminal. The automatic equalization unit 21 uses a circuit having a delay characteristic such as a transversal filter or an N-bit shift register, and the variable multiplication coefficient is controlled by a control signal from the control unit 22 to determine the equalization characteristic. Therefore, the received signal from the input terminal 25 is equalized by the automatic equalization unit 21 and determined by the determination unit 23. The error detection unit 24 detects the difference between the determination result of the determination unit 23 and the output of the automatic equalization unit 21 as an error signal, and controls the control unit 22 accordingly to automatically control the equalization characteristic.
【0003】このような従来の自動等化器においては、
誤差信号に対して可変乗算係数が直接応答するから、瞬
時のエラーに対しても可変乗算係数が直ちに応答し、瞬
時エラーの応答前の等化特性あるいは重みに復元するの
に多くの時間を必要とするという問題があった。In such a conventional automatic equalizer,
Since the variable multiplication coefficient directly responds to the error signal, the variable multiplication coefficient immediately responds to an instantaneous error, and it takes a lot of time to restore the equalization characteristic or weight before the response of the instantaneous error. There was a problem to say.
【0004】また、判定部にビタビ復号を用いるものに
ついては、判定結果が得られたときの同定誤差(受信点
と、判定した信号点との誤差)は、すでに遅延時間が経
過しているものであり、可変乗算係数が時間遅れをもっ
て制御されることになり、適切な等化特性を得ることは
できない。Further, in the case of using the Viterbi decoding in the judging section, the identification error (error between the receiving point and the judged signal point) when the judgment result is obtained has already passed the delay time. Therefore, the variable multiplication coefficient is controlled with a time delay, and it is not possible to obtain an appropriate equalization characteristic.
【0005】[0005]
【発明が解決しようとする課題】本発明は、上述した事
情に鑑みてなされたもので、誤差の状況によって可変乗
算係数の変化幅を制御することによって、安定した等化
特性を実現できる自動等化器を提供することを目的とす
るものである。SUMMARY OF THE INVENTION The present invention has been made in view of the above-mentioned circumstances, and it is possible to realize stable equalization characteristics by controlling the change width of the variable multiplication coefficient according to the error condition. The purpose is to provide a chemical device.
【0006】[0006]
【課題を解決するための手段】本発明は、自動等化器に
おいて、自動等化部と、該自動等化部の出力を復号する
ビタビ復号部と、前記自動等化部の出力を仮判定する仮
判定部と、該仮判定部の同定誤差により前記自動等化部
の可変乗算係数を制御する制御部を有し、該制御部は前
記ビタビ復号部のパスメトリック値に応じて前記可変乗
算係数の制御幅を制御することを特徴とするものであ
る。According to the present invention, in an automatic equalizer, an automatic equalizer, a Viterbi decoder for decoding the output of the automatic equalizer, and a temporary determination of the output of the automatic equalizer are provided. And a control unit that controls the variable multiplication coefficient of the automatic equalization unit according to the identification error of the temporary determination unit, the control unit performing the variable multiplication according to the path metric value of the Viterbi decoding unit. It is characterized by controlling the control width of the coefficient.
【0007】[0007]
【作用】本発明によれば、仮判定部の同定誤差により可
変乗算係数を制御するので、時間遅れが少なく、また、
ビタビ復号部のパスメトリック値に応じて可変乗算係数
の制御幅を制御することにより、瞬時エラーの影響を小
さくでき、安定した等化特性が実現できる。According to the present invention, since the variable multiplication coefficient is controlled by the identification error of the provisional decision unit, the time delay is small, and
By controlling the control width of the variable multiplication coefficient according to the path metric value of the Viterbi decoding unit, the influence of the instantaneous error can be reduced and a stable equalization characteristic can be realized.
【0008】[0008]
【実施例】図1は、本発明の自動等化器の一実施例のブ
ロック図である。図中、1は自動等化部、2は制御部、
3はビタビ復号部、4は誤差検出部、5は仮判定部、6
は入力端子、7は出力端子である。自動等化部1は、上
述した従来例と同様のものであり、制御部2からの制御
信号によって可変乗算係数が制御され、等化特性が決定
される。自動等化部1で等化された信号は、ビタビ復号
部3で復号される。ビタビ復号部3では、パスメトリッ
ク値の最小値から同定した信号点を判定結果として出力
端子7に出力するとともに、復号の際に演算記憶してい
るパスメトリック値を出力する。パスメトリック値は、
最適のパスに対する誤差の過去から現在にいたる総和で
あり、ハミング距離やユークリッド距離の積算値で与え
られる。1 is a block diagram of an embodiment of an automatic equalizer according to the present invention. In the figure, 1 is an automatic equalization unit, 2 is a control unit,
3 is a Viterbi decoding unit, 4 is an error detection unit, 5 is a tentative determination unit, 6
Is an input terminal, and 7 is an output terminal. The automatic equalization unit 1 is the same as the conventional example described above, and the variable multiplication coefficient is controlled by the control signal from the control unit 2 to determine the equalization characteristic. The signal equalized by the automatic equalization unit 1 is decoded by the Viterbi decoding unit 3. The Viterbi decoding unit 3 outputs the signal point identified from the minimum value of the path metric value to the output terminal 7 as the determination result, and also outputs the path metric value that is calculated and stored at the time of decoding. The path metric value is
It is the sum of the error for the optimal path from the past to the present, and is given by the integrated value of the Hamming distance and the Euclidean distance.
【0009】仮判定部5は、自動等化部1の出力値であ
る受信点から、至近の点を信号点として判定し、これを
誤差検出部4に与える。誤差検出部4では、自動等化部
1の出力信号である受信点と、仮判定部5が判定した信
号点との差を誤差信号として導出する。誤差信号は、制
御部2に入力され、自動等化部1の可変乗算係数を制御
するが、制御幅はビタビ復号部4からのパスメトリック
値によって制御される。すなわち、パスメトリック値が
大きい場合には、誤差信号による可変乗算係数の変化を
大きくし、パスメトリック値が小さい場合には、誤差信
号による可変乗算係数の変化を小さくする。The tentative decision section 5 decides a point closest to the reception point, which is the output value of the automatic equalization section 1, as a signal point, and supplies this to the error detection section 4. The error detection unit 4 derives the difference between the reception point, which is the output signal of the automatic equalization unit 1, and the signal point determined by the temporary determination unit 5 as an error signal. The error signal is input to the control unit 2 and controls the variable multiplication coefficient of the automatic equalization unit 1, but the control width is controlled by the path metric value from the Viterbi decoding unit 4. That is, when the path metric value is large, the change in the variable multiplication coefficient due to the error signal is increased, and when the path metric value is small, the change in the variable multiplication coefficient due to the error signal is decreased.
【0010】このように、可変乗算係数の更新の際の変
化を、パスメトリック値に応じて行なうようにしたこと
により、パスメトリック値が大きい場合には、収束精度
が向上でき、パスメトリック値が小さい場合には、収束
精度を落とすことができる。瞬時エラーが生じた場合に
は、それだけでパスメトリック値が大きくなることはな
いから、誤差信号が大きくても、小さいパスメトリック
値により可変乗算係数を大きく変化させることはない。As described above, since the change in updating the variable multiplication coefficient is made according to the path metric value, the convergence accuracy can be improved and the path metric value can be improved when the path metric value is large. If it is small, the convergence accuracy can be reduced. When an instantaneous error occurs, the path metric value does not increase by itself. Therefore, even if the error signal is large, the variable multiplication coefficient is not greatly changed by the small path metric value.
【0011】パスメトリック値による可変乗算係数の制
御は、誤差信号にパスメトリック値を乗算するようにし
てもよいし、可変乗算係数の変化量をステップ値として
与え、誤差信号により決定されたステップ値を、パスメ
トリック値に応じて増減させるようにしてもよい。The control of the variable multiplication coefficient by the path metric value may be performed by multiplying the error signal by the path metric value, or by giving the change amount of the variable multiplication coefficient as a step value, the step value determined by the error signal. May be increased or decreased according to the path metric value.
【0012】図3は、本発明の自動等化器をファクシミ
リ装置に適用した実施例のブロック図である。このファ
クシミリ装置は、CCITT勧告V.17に則ったもの
である。図中、31はAGC回路、32はA/D変換
部、33は帰還回路、34は復調部、35は自動等化
部、36は基準信号部、37,38は制御部、39は位
相補正部、40はビタビ復号部、41は仮判定部、42
は等化誤差検出部、43は位相誤差検出部、44は入力
端子、45は出力端子である。入力端子44には、位相
変調信号が入力され、AGC回路31でゲイン調整が行
なわれて、A/D変換部32でディジタル信号に変換さ
れる。帰還回路33は、ディジタル信号の振幅値に基づ
いて、AGC回路31を制御する。復調部34は、基準
信号部36からの信号を用いて、ディジタル信号を、I
成分とQ成分に弁別する。弁別された各出力信号は、自
動等化部35により回線上で生じた信号の歪が除去され
る。自動等化部35で等化された信号は、ビタビ復号部
40で復号されるが、ビタビ復号部40では、判定結果
として信号点を出力端子45に出力するとともに、復号
の際に演算記憶しているパスメトリック値を制御部37
に出力する。出力端子45に出力された信号は、差分符
号が復号され、デスクランブラが行なわれて、元のデー
タ列に戻される。FIG. 3 is a block diagram of an embodiment in which the automatic equalizer of the present invention is applied to a facsimile machine. This facsimile machine is based on CCITT Recommendation V.6. It is based on 17. In the figure, 31 is an AGC circuit, 32 is an A / D conversion unit, 33 is a feedback circuit, 34 is a demodulation unit, 35 is an automatic equalization unit, 36 is a reference signal unit, 37 and 38 are control units, and 39 is a phase correction unit. Part, 40 is a Viterbi decoding part, 41 is a tentative determination part, 42
Is an equalization error detector, 43 is a phase error detector, 44 is an input terminal, and 45 is an output terminal. The phase modulation signal is input to the input terminal 44, the gain is adjusted by the AGC circuit 31, and the digital signal is converted by the A / D converter 32. The feedback circuit 33 controls the AGC circuit 31 based on the amplitude value of the digital signal. The demodulation unit 34 uses the signal from the reference signal unit 36 to convert the digital signal to I
Discriminate between component and Q component. The discriminated output signals are subjected to signal distortion generated on the line by the automatic equalizer 35. The signal equalized by the automatic equalization unit 35 is decoded by the Viterbi decoding unit 40. The Viterbi decoding unit 40 outputs the signal point to the output terminal 45 as a determination result and stores the operation at the time of decoding. Control unit 37
Output to. A differential code of the signal output to the output terminal 45 is decoded, a descrambler is performed, and the original data string is returned.
【0013】仮判定部41は、自動等化部35の出力値
である受信点の至近の点を信号点として判定する。受信
点と信号点との差が等化誤差検出部42で検出され、制
御部37に与えられ、自動等化部35の可変乗算係数を
制御する。同時に、ビタビ復号部40からのパスメトリ
ック値によって、制御部37が制御され、パスメトリッ
ク値が大きい場合には、誤差信号による可変乗算係数の
変化量を大きくし、パスメトリック値が小さい場合に
は、誤差信号による可変乗算係数の変化量を小さくす
る。The tentative decision section 41 decides a point near the reception point, which is an output value of the automatic equalization section 35, as a signal point. The difference between the reception point and the signal point is detected by the equalization error detection unit 42 and given to the control unit 37 to control the variable multiplication coefficient of the automatic equalization unit 35. At the same time, the control unit 37 is controlled by the path metric value from the Viterbi decoding unit 40. When the path metric value is large, the change amount of the variable multiplication coefficient due to the error signal is increased, and when the path metric value is small, , The amount of change in the variable multiplication coefficient due to the error signal is reduced.
【0014】位相誤差検出部43は、自動等化部35の
出力における受信点と仮判定部41による信号点との間
の位相誤差を検出し、制御部38を介して位相補正部3
9を制御し、位相ジッターを補償する。位相誤差検出部
43の出力は、基準信号部36にも与えられ、基準信号
の位相を調整する。The phase error detection unit 43 detects a phase error between the reception point in the output of the automatic equalization unit 35 and the signal point by the provisional determination unit 41, and the phase correction unit 3 via the control unit 38.
9 to compensate for phase jitter. The output of the phase error detection unit 43 is also given to the reference signal unit 36 and adjusts the phase of the reference signal.
【0015】可変乗算係数の更新の際の変化を、制御部
37において、パスメトリック値に応じて行なうように
したが、制御部38にもビタビ復号部40からのパスメ
トリック値を加えて、位相補正部の補正データも、パス
メトリック値に応じた補正係数を与えるようにしてもよ
い。瞬時エラーが生じた場合の位相補償も、より安定し
て行なうことができる。Although the change in updating the variable multiplication coefficient is performed in the control unit 37 according to the path metric value, the phase metric is also added to the control unit 38 by adding the path metric value from the Viterbi decoding unit 40. The correction data of the correction unit may also be provided with a correction coefficient according to the path metric value. Phase compensation when an instantaneous error occurs can be performed more stably.
【0017】なお、この実施例において説明した自動等
化器を含むモデムは、1チップ上にDSPを2つ形成
し、ビタビ復号部40と仮判定部41とを、第1のDS
Pで処理させ、その他の機能である、変調/復調,スク
ランブラ/デスクランブラ,自動等化等を、第2のDS
Pで処理させるようにすることができる。In the modem including the automatic equalizer described in this embodiment, two DSPs are formed on one chip, and the Viterbi decoding unit 40 and the tentative determination unit 41 are connected to the first DS.
P, and other functions such as modulation / demodulation, scrambler / descrambler, automatic equalization, etc.
It is possible to process with P.
【0018】[0018]
【発明の効果】以上の説明から明らかなように、本発明
によれば、パスメトリック値が大きい場合には、可変乗
算係数を大きい変化幅で変化させて収束精度を向上さ
せ、また、パスメトリック値が大きくない場合には、可
変乗算係数の変化幅を小さくすることにより、自動等化
器の可変乗算係数を最適に制御できるという効果があ
る。As is apparent from the above description, according to the present invention, when the path metric value is large, the variable multiplication coefficient is changed with a large change width to improve the convergence accuracy, and the path metric is improved. When the value is not large, there is an effect that the variable multiplication coefficient of the automatic equalizer can be optimally controlled by reducing the change width of the variable multiplication coefficient.
【図1】本発明の自動等化器の一実施例のブロック図で
ある。FIG. 1 is a block diagram of an embodiment of an automatic equalizer of the present invention.
【図2】従来の自動等化器の基本的構成を示すブロック
図である。FIG. 2 is a block diagram showing a basic configuration of a conventional automatic equalizer.
【図3】本発明の自動等化器をファクシミリ装置に適用
した実施例のブロック図である。FIG. 3 is a block diagram of an embodiment in which the automatic equalizer of the present invention is applied to a facsimile machine.
1 自動等化部 2 制御部 3 ビタビ復号部 4 誤差検出部 5 仮判定部 1 Automatic Equalization Unit 2 Control Unit 3 Viterbi Decoding Unit 4 Error Detection Unit 5 Temporary Judgment Unit
Claims (1)
号するビタビ復号部と、前記自動等化部の出力を仮判定
する仮判定部と、該仮判定部の同定誤差により前記自動
等化部の可変乗算係数を制御する制御部を有し、該制御
部は前記ビタビ復号部のパスメトリック値に応じて前記
可変乗算係数の制御幅を制御することを特徴とする自動
等化器。1. An automatic equalization unit, a Viterbi decoding unit that decodes the output of the automatic equalization unit, a temporary determination unit that temporarily determines the output of the automatic equalization unit, and an identification error of the temporary determination unit. An automatic equalizer having a control unit for controlling a variable multiplication coefficient of the automatic equalization unit, the control unit controlling a control width of the variable multiplication coefficient according to a path metric value of the Viterbi decoding unit; Chemist.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP04335613A JP3141591B2 (en) | 1992-11-20 | 1992-11-20 | Automatic equalizer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP04335613A JP3141591B2 (en) | 1992-11-20 | 1992-11-20 | Automatic equalizer |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH06164316A true JPH06164316A (en) | 1994-06-10 |
JP3141591B2 JP3141591B2 (en) | 2001-03-05 |
Family
ID=18290547
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP04335613A Expired - Lifetime JP3141591B2 (en) | 1992-11-20 | 1992-11-20 | Automatic equalizer |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3141591B2 (en) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5917862A (en) * | 1995-04-18 | 1999-06-29 | Fujitsu Limited | Information reproducing apparatus and its automatic equalization maximum likelihood detecting method |
WO2001091327A1 (en) * | 2000-05-25 | 2001-11-29 | Matsushita Electric Industrial Co.,Ltd. | Radio communication apparatus and radio communication method |
US6754263B1 (en) | 1999-08-23 | 2004-06-22 | Nec Corporation | Automatic equalizer |
US8050317B2 (en) | 2007-01-19 | 2011-11-01 | Samsung Electronics Co., Ltd. | Receiver with equalizer and method of operation |
-
1992
- 1992-11-20 JP JP04335613A patent/JP3141591B2/en not_active Expired - Lifetime
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5917862A (en) * | 1995-04-18 | 1999-06-29 | Fujitsu Limited | Information reproducing apparatus and its automatic equalization maximum likelihood detecting method |
US6754263B1 (en) | 1999-08-23 | 2004-06-22 | Nec Corporation | Automatic equalizer |
WO2001091327A1 (en) * | 2000-05-25 | 2001-11-29 | Matsushita Electric Industrial Co.,Ltd. | Radio communication apparatus and radio communication method |
US6959169B2 (en) | 2000-05-25 | 2005-10-25 | Matsushita Electric Industrial Co., Ltd. | Wireless communication apparatus and wireless communication method |
US8050317B2 (en) | 2007-01-19 | 2011-11-01 | Samsung Electronics Co., Ltd. | Receiver with equalizer and method of operation |
Also Published As
Publication number | Publication date |
---|---|
JP3141591B2 (en) | 2001-03-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2909509B2 (en) | Automatic gain control circuit | |
US5394110A (en) | Demodulation system having adaptive matched filter and decision feedback equalizer | |
US4718073A (en) | Demodulator for facsimile equipment | |
US20050286625A1 (en) | Equalizer capable of adjusting step size and equalization method thereof | |
US7489740B2 (en) | Receiver with baseline wander compensation | |
JP2586169B2 (en) | Demodulation system | |
JPH06164316A (en) | Automatic equalizer | |
JP3344353B2 (en) | Phase locked loop circuit and receiving system | |
US7054395B2 (en) | Automatic gain control for digital demodulation apparatus | |
US4041418A (en) | Equalizer for partial response signals | |
US8358683B2 (en) | Channel equalizer | |
JPH11136301A (en) | Carrier reproducing circuit | |
JPH08317012A (en) | Digital demodulator | |
US5381448A (en) | Data receiving apparatus | |
JP2639948B2 (en) | Adaptive reference equalizer | |
JP3080642B2 (en) | Automatic equalization system | |
JP2533145B2 (en) | CAPC method | |
JPH06338796A (en) | Receiver | |
JPH06164453A (en) | Automatic equalizer | |
JP2966000B2 (en) | Data modem | |
JPH09282808A (en) | Data processing apparatus and method therefor | |
JPH05110472A (en) | Code receiver | |
JP2826335B2 (en) | Track equalizer | |
JPH02288640A (en) | Optical reception circuit | |
JPS58156207A (en) | Automatic gain control circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 8 Free format text: PAYMENT UNTIL: 20081222 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 11 Free format text: PAYMENT UNTIL: 20111222 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 12 Free format text: PAYMENT UNTIL: 20121222 |
|
EXPY | Cancellation because of completion of term |