[go: up one dir, main page]

JPH04213866A - 樹脂封止型半導体装置 - Google Patents

樹脂封止型半導体装置

Info

Publication number
JPH04213866A
JPH04213866A JP2401221A JP40122190A JPH04213866A JP H04213866 A JPH04213866 A JP H04213866A JP 2401221 A JP2401221 A JP 2401221A JP 40122190 A JP40122190 A JP 40122190A JP H04213866 A JPH04213866 A JP H04213866A
Authority
JP
Japan
Prior art keywords
resin
lead frame
semiconductor device
lead
island
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2401221A
Other languages
English (en)
Inventor
Hidemi Matsukuma
松隈 秀実
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Kyushu Ltd
Original Assignee
NEC Kyushu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Kyushu Ltd filed Critical NEC Kyushu Ltd
Priority to JP2401221A priority Critical patent/JPH04213866A/ja
Publication of JPH04213866A publication Critical patent/JPH04213866A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Lead Frames For Integrated Circuits (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は半導体装置に関し、特に
樹脂封止型半導体装置に関する。
【0002】
【従来の技術】従来この種の樹脂封止型半導体装置は図
2に示すように、リードフレーム1にペレット3をマウ
ントし、内部リード6とペレット3をワイヤーボンディ
ング後樹脂封止する構造となっていた。
【0003】
【発明が解決しようとする課題】この従来の樹脂封止型
半導体装置はリードフレーム1にペレット3をマウント
しペレットと内部リードをワイヤーボンディング後樹脂
封止する構造となっているので、樹脂封止後、封止樹脂
とリードフレーム材の収縮率の差により応力が発生し、
パッケージが反る。この反りは最終的にリードを製品最
終形状の成形した後にリード先端の平坦性を悪化させ、
実装不良を増加させるという問題点があった。
【0004】本発明の目的は、樹脂封止後に生じるパッ
ケージの反りを防止する樹脂封止型半導体装置を提供す
ることにある。
【0005】
【課題を解決するための手段】本発明の樹脂封止型半導
体装置は、内部リードのワイヤーボンディング部を除く
表面及び裏面、アイランド裏面に封止樹脂とリードフレ
ームの中間の収縮率をもつ薄膜を備えている。
【0006】
【実施例】次に本発明について図面を参照して説明する
。図1は本発明の一実施例の部分断面図である。リード
フレーム1はワイヤーボンディング部を除く内部リード
6の表面及び裏面、アイランド5の裏面に封止樹脂とリ
ードフレーム材の中間の収縮率をもつポリイミド等から
なる薄膜7を有し、アイランド5にペレット3をマウン
トし内部リード6とペレット3をボンディングワイヤ4
でボンディングした後、樹脂封止されてパッケージ2が
形成される。
【0007】このときこの薄膜7は、リードフレーム状
態ですでに内部リード表裏面、アイランド裏面に接着さ
れていてもよく、又、リードフレーム1にペレット3を
マウントし内部リード6とペレット3をボンディングワ
イヤ4でボンディング後接着又は蒸着されてもよい。
【0008】樹脂封止後にこの薄膜7は封止樹脂とリー
ドフレーム材の収縮率の差による応力の発生を緩和しパ
ッケージ2の反りの発生を防止する。
【0009】
【発明の効果】以上説明したように本発明は樹脂封止型
半導体装置においてワイヤーボンディング部を除く内部
リード表面及び裏面、アイランド裏面に封止樹脂とリー
ドフレーム材の中間の収縮率をもつ薄膜を備える構造に
することによりリードフレームと封止樹脂の収縮率の差
により発生する応力により樹脂封止後に生ずるパッケー
ジの反りがなくなりこの反りが原因で起こる最終形状製
品のリード先端の平坦性の悪化を防止でき実装時の実装
性を向上でき品質が向上できるという効果がある。
【図面の簡単な説明】
【図1】本発明の一実施例の部分断面図である。
【図2】従来の一例の部分断面図である。
【符号の説明】
1    リードフレーム 2    パッケージ 3    ペレット 4    ボンディングワイヤー 5    アイランド 6    内部リード 7    薄膜

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】  リードフレームの内部リードのワイヤ
    ーボンディング部を除く表面及び裏面とアイランド裏面
    のそれぞれの一部に封止樹脂とリードフレーム材の中間
    の収縮率をもつ薄膜を備えることを特徴とする樹脂封止
    型半導体装置。
JP2401221A 1990-12-11 1990-12-11 樹脂封止型半導体装置 Pending JPH04213866A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2401221A JPH04213866A (ja) 1990-12-11 1990-12-11 樹脂封止型半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2401221A JPH04213866A (ja) 1990-12-11 1990-12-11 樹脂封止型半導体装置

Publications (1)

Publication Number Publication Date
JPH04213866A true JPH04213866A (ja) 1992-08-04

Family

ID=18511064

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2401221A Pending JPH04213866A (ja) 1990-12-11 1990-12-11 樹脂封止型半導体装置

Country Status (1)

Country Link
JP (1) JPH04213866A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4425943B4 (de) * 1994-02-28 2005-07-07 Technical Materials, Inc. Verfahren zur Herstellung eines mehrschichtigen Leiter- bzw. Anschlusselements und Leiter- bzw. Anschlusselement

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4425943B4 (de) * 1994-02-28 2005-07-07 Technical Materials, Inc. Verfahren zur Herstellung eines mehrschichtigen Leiter- bzw. Anschlusselements und Leiter- bzw. Anschlusselement

Similar Documents

Publication Publication Date Title
JP2670408B2 (ja) 樹脂封止型半導体装置及びその製造方法
JPS6249741B2 (ja)
JPH08236683A (ja) リードフレーム
JPH04213866A (ja) 樹脂封止型半導体装置
JPH10223819A (ja) 半導体装置
JPH0777257B2 (ja) リードフレーム
JPS60136254A (ja) 固体撮像装置およびその製造方法
JPH06268146A (ja) 半導体装置
KR100268756B1 (ko) 리드프레임의 분리형 다이패드구조
JP2988986B2 (ja) 半導体装置及びその製造方法
JPH04316356A (ja) 樹脂封止形半導体装置
JPH09116076A (ja) リードフレーム及び半導体装置
JPH0239442A (ja) 半導体装置の製造方法
JPH0669381A (ja) 半導体集積回路装置
JPH05326799A (ja) 半導体装置用リードフレーム及びこれを用いた半導体チップの樹脂封止方法
JPS6154259B2 (ja)
JPH02105545A (ja) 樹脂封止型半導体装置の製造方法
JPH05251619A (ja) 樹脂封止半導体装置およびその製造方法
JPH0513652A (ja) リードフレーム
JPS63308357A (ja) 半導体装置用リ−ドフレ−ム
JPS6123347A (ja) 半導体装置
JPH0787228B2 (ja) Icデバイス
JPH05129469A (ja) 樹脂封止型半導体装置
JPS63177542A (ja) 半導体装置
JPH0536882A (ja) 半導体用フレーム